第45章触发器时序逻辑电路习题答案(共8页).doc
-
资源ID:12088290
资源大小:2.43MB
全文页数:8页
- 资源格式: DOC
下载积分:20金币
快捷下载
会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
第45章触发器时序逻辑电路习题答案(共8页).doc
精选优质文档-倾情为你奉上第4章 触发器4.3 若在图4.5电路中的CP、S、R输入端,加入如图4.27所示波形的信号,试画出其 和端波形,设初态=0。图4.27 题4.3图解:图4.5电路为同步RS触发器,分析作图如下:4.5 设图4.28中各触发器的初始状态皆为Q=0,画出在CP脉冲连续作用下个各触发器输出端的波形图。图4.28 题4.5图解: 4.6 试写出 图4.29(a)中各触发器的次态函数(即Q1 n+1 、 Q2 n+1与现态和输入变量之间的函数式),并画出在图4.29(b)给定信号的作用下Q1 、Q2的波形。假定各触发器的初始状态均为Q=0。图4.29 题4.6图解:由图可见: 4.7 图4.30(a)、(b)分别示出了触发器和逻辑门构成的脉冲分频电路,CP脉冲如图4.30(c)所示,设各触发器的初始状态均为0。(1)试画出图(a)中的Q1、Q2和F的波形。(2)试画出图(b)中的Q3、Q4和Y的波形。图4.30 题4.7图解: (a) R2 = Q1 低电平有效(b) CP3= CP 上降沿触发 CP4= CP下降沿触发4.8 电路如图4.31所示,设各触发器的初始状态均为0。已知CP和A的波形,试分别画出Q1、Q2的波形。图4.31 题4.8图解:由图可见 4.9 电路如图4.32所示,设各触发器的初始状态均为0。已知CP1、CP2的波形如图示,试分别画出Q1、Q2的波形。图4.32 题4.9图解: 第5章 时序逻辑电路5.1 分析图5.39时序电路的逻辑功能,写出电路的驱动方程、状态方程,设各触发器的初始状态为0,画出电路的状态转换图,说明电路能否自启动。图5.39 题5.1图解: 驱动方程:J0=K0=1, J1=K1=Q0, J2=K2=Q0Q1状态方程:,状态转换图:功能:同步三位二进制加法计数器,可自启动 。5.5 用JK触发器和门电路设计满足图5.43所示要求的两相脉冲发生电路。图5.43 题5.5图解: 分析所给波形,可分为4个状态,00、01、11、01、00,由于有2个状态相同但次态不同,在实现途径上采用设计一个4进制计数器,再通过译码实现。计数器采用同步二进制加法计数器,其状态方程如下: 采用JK触发器,把上述状态方程与其特性方程比较系数,可见J0=K0=1,J1=K1= Q0,设计电路如下:分析图示电路,可得其工作波形如下所示,可见满足题目要求。5.6 试用双向移位寄存器74194构成6位扭环计数器。解:作状态转换图如下:用74194实现,首先扩展成8位移位寄存器;其次反馈形成扭环形计数器;解决启动的方法可采用清零或者置数法。此处采用清零法。5.7 由74290构成的计数器如图5.44所示,分析它们各为几进制计数器。图5.44 题5.7图解:CP1=CP, S91= S92=0,R01= R02= Q3。电路的基本连接形式是5进制计数器,采用反馈清零法形成4进制计数器。其状态转换图如下:CP1=CP, S91= S92=0,R01= Q1 ,R02= Q2。电路的基本连接形式是5进制计数器,采用反馈清零法形成3进制计数器。其状态转换图如下:CP0=CP, CP1= Q0,S91= S92=0,R01=R02= Q3。电路的基本连接形式是10进制计数器,采用反馈清零法形成8进制计数器。其状态转换图如下:CP0=CP, CP1= Q0,S91= S92=0,R01= Q0,R02= Q3。电路的基本连接形式是10进制计数器,采用反馈清零法形成9进制计数器。其状态转换图如下:5.8 试画出图5.45所示电路的完整状态换图。图5.45 题5.8图解:EP=ET= 1,RD=1,LD= Q2,DCBA= Q3100。电路采用反馈置数法,且2次所置的数不同。采用反馈置数法形成10进制计数器。其状态转换图如下:试用74161设计一个计数器,其计数状态为01111111。解: 作状态转换图,并作电路图如下:5.10 试分析图5.46所示电路,画出它的状态图,说明它是几进制计数器。图5.46 题5.10图解: 分析图示电路,可见采用反馈清零法实现10进制计数器,其状态转换图如下:5.11 试用74160构成二十四进制计数器,要求采用两种不同的方法。解:74160为同步10进制加法计数器,功能表及管脚与74161相同。实现24进制计数器的途径是:先用2片74160扩展为100进制计数器,然后采用反馈清零法或者反馈置数法实现24进制计数器。反馈清零法:LD=1,反馈置数法:RD=1, DCBA=0000讨论: 也可用74160分别实现4进制和6进制计数器,然后级联;或者分别实现3进制和8进制计数器,然后级联。5.12 试设计一个能产生1110的序列脉冲发生器。解:采用计数器 数据选择器的实现途径。按题意应有一个15进制计数器和一个16选1数据选择器。计数器采用74161通过反馈置数法实现,数据选择器采用2片74151扩展构成。电路图如下:5.13 设计一个灯光控制逻辑电路。要求红、绿、黄三种颜色的灯在时钟信号作用下按表5.14规定的顺序转换状态。表中的1表示灯“亮”,0表示灯“灭”。解:分析题目要求,方案一 可用8进制计数器和3个数据选择器实现;方案二 用计数器和门电路实现。此处采用方案二设计电路如下。5.14 试用JK触发器和与非门设计一个11进制加计数器。解:作状态转换表如下: K0=1 5.15 试用JK触发器(具有异步清零功能)和门电路采用反馈清零法设计一个9进制计数器。解:依据题意,先用4个JK触发器组成4位二进制计数器,然后利用反馈清零法实现9进制计数器。上述电路存在的问题是:如果FF0或者FF3先清零,则RD端的清零信号消失,FF1、FF2可能达不到清零的目的。改进的电路如下图所示,电路中利用了基本RS触发器的记忆功能。专心-专注-专业