EDA实验四数字频率计实验报告(共5页).doc
精选优质文档-倾情为你奉上EDA技术与应用实验报告学院:电气与信息工程学院班级: 指导老师:谭会生老师 姓名: 学号: 实验四:数字频率计的设计一.实验目的(1)熟悉artus I/ISE Suite/ispLEVNRI软件的基本使用方法。(2)熟悉和掌握GW48-CK或其他EDA实验开发系统的使用。(3)学习VHDL程序中数据对象、数据类型、顺序语句和并行语句的综合使用。二实验条件与要求(1)开发软件:Quartus II 9.0(2)实验设备:PC、GW48-CK EDA实验开发系统。(3)画出系统的原理框图,说明系统中各个主要功能、编写各个VHDL源程序。画出输入信号波形并调试和仿真。三.实验内容设计并调试好八位十进制数字频率计,用GW48-CK实验开发系统进行硬件验证(实现应选择拟采用的实验芯片的型号)进行硬件验证。四实验设计(1)VHDL源程序1、8位可自加载加法计数器的源程序CNT10.VHD如下-CNT10.VHDLIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY CNT10 ISPORT(CLK:IN STD_LOGIC; CLR:IN STD_LOGIC; ENA:IN STD_LOGIC; CQ:OUT INTEGER RANGE 0 TO 15; CO:OUT STD_LOGIC); END ENTITY CNT10; ARCHITECTURE ART OF CNT10 IS SIGNAL CQI:INTEGER RANGE 0 TO 15; BEGIN PROCESS(CLK,CLR,ENA) IS BEGIN IF CLR='1'THEN CQI<=0; ELSIF CLK'EVENT AND CLK='1'THEN IF ENA='1'THEN IF CQI<9 THEN CQI<=CQI+1; ELSE CQI<=0; END IF; END IF; END IF; END PROCESS; PROCESS(CQI) IS BEGIN IF CQI=9 THEN CO<='1' ELSE CO<='0' END IF; END PROCESS; CQ<=CQI; END ARCHITECTURE ART;(3).完成设计文件输入后,保存文件,对文件进行编译和仿真。6.实验总结通过本次实验更加熟练了Quartus II的文本输入方式, 掌握其编辑、编译综合、仿真的操作方法,VHDL文件的编译与仿真,在编辑程序的同时对Quartus II有了更深的了解。一旦编译出现错误,就不能继续成功仿真,源程序必须要严格认真查看,否则一切的调用和调试都不出结果。专心-专注-专业