欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    基于FPGA的全数字锁相环设计-河科大开题报告(共3页).doc

    • 资源ID:16276907       资源大小:25KB        全文页数:3页
    • 资源格式: DOC        下载积分:20金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要20金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    基于FPGA的全数字锁相环设计-河科大开题报告(共3页).doc

    精选优质文档-倾情为你奉上河南科技大学毕业设计(论文)开题报告(学生填表)院系:电子信息工程学院 2010 年 03 月 21 日课题名称基于FPGA的全数字锁相环设计1. 设计(或研究)的依据与意义锁相环在通信、雷达、测量和自动化控制等领域应用极为广泛,已经成为各种电子设备中必不可少的基本部件。随着电子技术向数字化方向的迅速发展,需要采用数字方式实现信号的锁相处理。目前,由于大规模、超高速数字集成电路的发展及计算机得到了普遍应用,于是出现了全数字锁相环路。因为是全数字电路,因此它对数字电路的噪声容忍能力很强。并且,全数字锁相环路设计还可以借鉴流行的ASIC设计流程,即编写硬件描述语言,进行逻辑综合,采用自动布局布线获得版图,因而全数字锁相环具有很强的可移植性。此外,由于其所具有的数字特性,全数字锁相环的捕获时间也很快。本设计是一种基于FPGA的二阶全数字锁相环,采用EDA 技术进行系统设计。该锁相环电路,环路部件全部数字化,采用数字鉴相器(DPD),数字环路滤波器(DLF),数控振荡器(DCO)构成锁相环路。它使用比例积分(PI)算法代替传统锁相环路系统的环路滤波,并使用相位累加器实现数控振荡器的功能。理论分析和仿真实验表明,改变比例积分控制参数,可以很方便地调节锁相系统的锁相速度和稳定性。利用VHDL硬件描述语言编写了数字锁相环各模块中器件的程序,这些器件主要有:分频器,触发器,寄存器,全加器。并且编写了本设计的系统顶层程序,利用Quartus软件对所有程序进行编译与波形仿真。2.国内外同类设计(或同类研究)的概况综述第一代的锁相环是用分立元件实现的,直至1965年出现了集成锁相环。最早的集成锁相环是纯粹的模拟电路,它采用模拟乘法器作为鉴相器(PD),采用无源或有源RC滤波器作为环路滤波器(LP),利用压控振荡器(VCO)产生锁相环的输出信号。这种类型的锁相环被称为“线性锁相环” (LPLL)。随着大规模、超高速数字集成电路的发展以及计算机的普遍应用,在传统的模拟锁相环路(APLL)应用领域中,一部分已被数字锁相环路(DPLL)所取代。从六十年代起,人们就开始了对数字锁相环的研究。起初,只是把模拟环路中的部分部件数字化。例如,它只有鉴相器是用数字电路实现的,而其它部分仍然是由模拟电路实现,因此严格地来说,它是一个数模混合系统。这样做的优点是,能够在不牺牲压控振荡器频率稳定度的情况下,加入频率牵引范围,从而提高了整个环路的工作稳定性和可靠性。大约在1970年左右,还出现了另一种类型的锁相环“全数字锁相环”(ADPL)。与DPLL相比,ADPLL是一个数字系统,即电路全部由数字电路实现,而且内部信号也全是数字信号。它不含有无源器件,如电容、电阻。传统的数字锁相环是由中、小规模TTL集成电路构成的,这类DPLL存在着工作频率低、可靠性差、设计灵活性差等缺点随着集成电路技术的进一步发展,不仅能够支撑频率较高的单片集成锁相环路,而且可以把整个系统集成到一个芯片上去,实现所谓的本设计基于FPGA的全数字锁相环技术,应用硬件描述语言VHDL使设计更加灵活,缩短设计周期,而且可实现复杂数字电路系统,集成数字锁相环路最大限度的提高了时钟频率,增强了电路自身抗干扰能力,具有良好的跟踪与滤波性能,这对数字通讯系统同步的实现和对变频载波的跟踪提取以实现同步解调有着重要的意义。尤其是随着集成技术的不断发展,系统主时钟频率进一步提高,数字锁相环技术将有着不可替代的优势,得到更广泛的应用。2. 课题设计(或研究)的内容数字锁相环路已在数字通信、无线电电子学及电力系统自动换等领域中的得到了极为广泛的应用,本题目就是基于FPGA设计锁相环路各个组成单元鉴相器、环路滤波器和压控振荡器来实现一个倍频/分频调节方便的全数字锁相环路。3. 设计(或研究)方法利用VHDL硬件描述语言编写数字锁相环各模块中器件的程序,这些器件主要有:分频器,触发器,寄存器,全加器。并编写本设计的系统顶层程序,利用Quartus软件对所有程序进行编译与波形仿真。5. 实施计划a. 04-05周:查阅文献资料,准备开题报告,进行信号发生器的技术方案设计;b. 6 -07周:掌握基本原理,进行结够分析,硬件电路原理图的设计;c. 8 -11周:编写程序,完成总体设计;d. 12-14周:软件编码、单元测试、集成测试进度计划;e. 15-16周:完成资料整理,完成论文,准备答辩。指导教师意见指导教师签字: 年 月 日研究所(教研室)意见研究所所长(教研室主任)签字: 年 月 日专心-专注-专业

    注意事项

    本文(基于FPGA的全数字锁相环设计-河科大开题报告(共3页).doc)为本站会员(飞****2)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开