欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    高速PCB中旁路电容的分析.docx

    • 资源ID:17781049       资源大小:20.81KB        全文页数:9页
    • 资源格式: DOCX        下载积分:15.18金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要15.18金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    高速PCB中旁路电容的分析.docx

    高速PCB中旁路电容的分析EMI电源滤波器对干扰噪声的抑制才能通常用插入损耗InsertionLoss特性来衡量。插入损耗的定义为:没有滤波器接入时,从噪声源传输到负载的噪声功率P1和接入滤波器后,噪声源传输到负载的噪声功率P2之比,用dB分贝表示。图1是理想电容的插入损耗特性,可以看出,1F电容对应的插入损耗曲线斜率接近20dB/10倍频。观察其中某一条插入损耗特性,当频率增加时,电容的插入损耗值是增加的,也就是讲P1/P2值是增加的,这意味着系统通过电容滤波以后,可以传输到负载的噪声减少,电容滤除高频噪声的才能增强。从理想电容的公式分析,当电容一定时,信号频率越高,回路阻抗越低,也即电轻易于滤除高频的成分。从两个方面得出的结论是一样的。再观察不同电容所对应的曲线,在频率很低的情况下,各种电容所对应的插入损耗值是近似一样的,但是随着频率的增加,小电容的插入损耗值增加的幅度较大电容要慢一些,P1/P2值增加得也就较慢,也就是讲大电容更轻易滤除低频噪声。因此我们在设计高速电路板时,通常在电路板的电源接入端放置一个110F的电容,滤除低频噪声;在电路板上每个器件的电源与地线之间放置一个0.010.1F的电容,滤除高频噪声。连接在电源和地之间的电容的阻抗可由如下公式计算:,电容滤波的目的是滤除叠加在电源系统中的沟通成分,从上面的公式可以看出,当频率一定时,电容值越大,回路中的阻抗就越小,这样沟通信号就越轻易通过电容流到地平面上去,换句话讲,即似乎电容值越大其滤波效果越好,事实上并非如此,由于实际电容并不具有理想电容的所有特性。实际电容存在寄生成分,这是构造电容器极板和引线时所形成的,而这些寄生成分可等效为串联在电容上的电阻与电感,通常称之为等效串联电阻ESR和等效串联电感ESL,其模型如图2的左半局部所示。假如忽略电容的寄生电阻那么模型可等效为图2的右半局部。这样电容实际上就是一个串联谐振电路。在实际的电路或PCB设计中,电容寄生电感的存在将对电容的滤波性能带来很大的影响,因此在系统设计时应该选择寄生电感比拟小的电容。2.2实际电容的高频响应特性从2.1节我们知道,实际电容在工作时由于存在寄生电感的缘故,使得电容回路成为一个串联谐振回路。谐振频率为,式中:L为等效电感;C为实际电容。如图3所示,当频率小于f0时,呈现为电容;频率大于f0时,呈现为电感。所以,电容器更像是一个带阻滤波器,而不是一个低通滤波器。电容的ESL和ESR是由电容的构造和所用介质材料决定的,与电容容量无关。对于高频的抑制才能并不会由于更换大容量的同类型电容而增强。更大容量的同类型电容器的阻抗在频率低于f0时,比小容量电容器的阻抗小,但是,当频率大于f0时,ESL决定了二者的阻抗没有差异。可见,为了改良高频滤波特性,必须使用具有较低ESL的电容器。任何一种电容器的有效频率范围是有限的,而对于一个系统,既有低频噪声,又有高频噪声,所以通常要用不同类型的电容并联来到达更宽的有效频率范围。3、利用电容模型分析PCB中的环流问题电源去耦电容放置位置不当将会在印制电路板上产生很大的电流环。为了减少噪声,在高速印制电路板的设计当中,有一个很重要的原那么是:减少信号电流环的面积。过去我们习惯于只考虑电流的流出出发点、途径及终点,而很少去考虑电流的返回途径。在高频电路中,通常以为电源和地是等价的,因此电流的流出途径和返回途径将形成一个电流环,在这些电流环中,会由于种种原因,例如电容的寄生电感,PCB连线的固有电感等,使得环路的阻抗不为零,这样电流流经这一环路时将产生电势差,假如电流是变化的,那么将产生辐射,对系统产生干扰。为了给电源滤波,在电路设计中经常要在电源和地之间加上一些旁路电容,在回路中增加旁路电容主要有两个目的,一是增加环路中存储电荷的才能,以免瞬间电流过大,产生地弹噪声。二是适当的放置旁路电容的位置,可为噪声信号提供就近的地回路,减少电流环路的面积,进而减少了环路的电感。采用了旁路电容的回路中,由于欲滤除的噪声频率通常是高频沟通信号,因此这样的回路仍然将会对外产生辐射。为了减少这一辐射,我们需要尽可能的降低回路的阻抗,必须公道放置旁路电容的位置。图4显示了由于滤波电容放置位置不当产生的大电流环。图5为电流环的模型。从电流环模型中我们可以看出,环路中存在寄生电感,它们在高频状态下表现为环路的阻抗可导致供应电源产生尖峰,并会辐射电磁波进而干扰系统的其他局部。环路中Ll为电容管脚引线的封装电感;Lpc为电容管脚到器件电源或地管脚之间的PCB传输线的寄生电感;Lic为器件管脚引线的寄生电感。另外,在前面我们讨论过电容本身也是具有寄生电感ESL的。这样回路的总电感为:L2Ll+2Lpc+2Lic+ESL。由于环路的寄生电感将会给整个系统带来电磁干扰,产生电压尖峰,这个电压尖峰值同串联电感之间存在一定的关系,近似计算公式如下:这里V为最大噪声电压尖峰值,t为瞬态持续时间,I为器件瞬态电流,t、I值可以从器件手册中查得。例如74HC的瞬态电流典型值Icc为20mA,输出信号从零上升到Icc或从Icc下降到零需要的时间为4ns,假如如今我们试图控制感性噪声的尖峰在100mV以内,那么由上面的公式我们可以求得串联电感L的最大值不超过20nH。在PCB板设计时,设计者可以通过以下几种方式来降低回路电感:选择寄生电感比拟小的电容,降低ESL不同型号电容的寄生电感值见表1;尽量使用贴片电容以减小电容引线长,降低Ll值;公道的放置电容,使用电源层或者地平面层代替电源或地传输线,减小电源地传输线电感Lpc;公道选择集成器件的封装,以降低Lic值,比方对于器件ADV478来讲,PLCC封装的寄生电感比DIP封装的寄生电感要小2nH到3nH。4、电源扰动及地弹噪声的产活力理图6为一个简单的图腾柱I/O口电路,驱动一个串联源端匹配的传输线。图中LV和LG为器件电源管脚和地管脚的封装电感,A、B为两个场效应管,作为开关使用。假设初始时刻传输线上各点的电压和电流均为零,在某一时刻器件将驱动传输线为高电平,这时候器件就需要从电源管脚吸收电流。在时间t1,合上开关A,电流从PCB板上的VCC流入,流经封装电感LV,跨越开关A,串联终端电阻,然后流入传输线,输出电流幅度为1/2VCC/Z0。电流在传输线网络上持续一个完好的轮回round-trip时间,在时间t2完毕。至此以后,整个传输线处于电荷充满状态,不需要额外流入电流来维持。当电流瞬间涌过封装电感LV时,将在结点V1处导致芯片电压的扰动。在时间t3,关闭开关A,这一动作不会导致脉冲噪声的产生,由于在开关A翻开的瞬间是没有电流流过的。同时,合上开关B,这时传输线、地平面、封装电感LG以及开关B形成一环路,有瞬间电流流过开关B,这样在结点G1处产生地弹扰动。假如在V1和G1之间加上一旁路电容放置在芯片内部的话,可以使得V1点处和G1点处的瞬态电压扰动一样,这样在每一次开关切换时,V1点和G1点均会产生电压扰动,然而幅度将会减半。在高速PCB设计中,在电源管脚附近放置滤波电容就是为了消除电源扰动以及地弹噪声的。系统加上旁路电容以后,由于电容寄生电感的存在,环路的总电感将增加,可能产生的噪声强度也就会更大。因此设计者应该尽可能的选择寄生电感小的旁路电容并公道的将其放置在PCB中。5、器件电源管脚旁路电容的放置当电流在瞬间通过器件电源管脚流入器件或通过地管脚流入地时,由于器件封装电感的存在以及电源供应环路中电感的存在,将会产生电源扰动和地弹噪声,因此需要在电源管脚附近放置滤波电容以到达消除电源扰动以及地弹噪声目的。从上文可知,电源扰动和地弹噪声主要来自于芯片的引脚,由于芯片的输出阻抗芯片的电源或地管脚的输出阻抗一般要比电源平面或地平面的阻抗大得多假如不是这样的话,将会有大量的电源、地噪声产生,因此可将芯片看作一个噪声源,对于一块公道设计的电路板而言,无论在什么时候,当噪声源的阻抗比负载大得多的时候,噪声源可以看作一个电流源,它将灌入一定量的电流到电源或地系统中。为了减小电源或地噪声,就需要采取措施来减小灌入到电源或地平面当中的电流量。为了实在做到这一点,理论上需要将电源或地管脚串联一个阻抗,这个阻抗必须足够大,最好比芯片电源地管脚的输出阻抗还大。但串联这样一个大的阻抗是不现实的,由于假如这样的话,将会在芯片内部产生更大的地弹噪声或电源扰动,导致芯片不可以正常工作。因此正确的做法还应该是设法将噪声通过低阻抗的回路引到地平面上去。通常的做法是给芯片的电源管脚加旁路电容。下面简单的分析了电容的四种放置方式。如图7及图8a所示,为旁路电容的一种放置方式。将芯片的地管脚直接通过一个低阻抗的过孔D一般过孔的寄生电感约为12nH连接到地平面上,这样芯片地管脚上的地弹噪声将通过过孔流入到地平面上,抑制了地弹噪声对芯片的影响。芯片的电源管脚通过一小段传输线通常约为5080mil长,寄生电感约为11.6nH连接到电容的电源盘垫上,电容的电源盘垫和地盘垫直接通过过孔连接到电源平面和地平面上,这样电源管脚到地平面之间也将有一条低阻抗的通路,有效的克制了电源管脚上的电源噪声对芯片的影响。同时旁路电容附近的电源层上的噪声也将通过过孔B、旁路电容、过孔C这样一条低阻抗通道流入到地平面上,这样的放置方式有效的抑制了噪声对芯片以及电源和其他系统的影响。如图8b所示,将过孔B放在电容电源管脚和芯片电源管脚之间,这样将增加通路A的环路电感,当电容和芯片不是位于同一层时,一般采用这种方式。如图8c所示,将电容电源管脚处的电源过孔B改打到接近芯片电源管脚A处,这种放置方式类似于上述第二种放置方式,将导致环路电感的增加,此方式应防止。如图8d所示去掉电容电源管脚和芯片电源管脚之间的传输线,而将芯片电源管脚直接通过一个过孔连接到地平面上,电容电源管脚和芯片电源管脚之间通过大的电源平面连接到一起,这样通路A包括:两个过孔、一个电源平面、一个电容,也同样增加了环路的电感,而且噪声将对电源平面带来不可预知的影响,另外还增加了过孔的数目,减少了板子上的布线面积。此方式也应尽量防止。6、完毕语当前数字系统板级频率越来越高,各种EMI问题也越来越严重。公道的选择和使用旁路电容是消除EMI、获得电源完好性的一个关键方面。而且,随着半导体技术的进一步开展,电容也在不同的更新换代以知足高速电路设计的要求。因此,旁路电容选择、旁路电容的摆放等问题需要不断的进展深化讨论。1BillSlatteryandJohnWynne.DesignandLayoutofaVideoGraphicsSystemforReducedEMI.AN-333Applicationnote,ANALOGDEVICES.2HowardJohnson.OnChipBypassingwithSeriesTerminations.EDNMagazine,April29,2004.3HowardJohnsonandMartinGraham.High-SpeedDigitalDesign,AHandbookofBlackMagic.NewJersey:PearsonEducation,Inc4ThedatasheetofAV9170,IntegratedCircuitSystems.5HowardJohnson.BypassArrays.0

    注意事项

    本文(高速PCB中旁路电容的分析.docx)为本站会员(安***)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开