2022年2022年计算机组成原理练习题答案 5.pdf
-
资源ID:27239618
资源大小:1.46MB
全文页数:13页
- 资源格式: PDF
下载积分:4.3金币
快捷下载
会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
2022年2022年计算机组成原理练习题答案 5.pdf
一、填空题1对存储器的要求是速度快,_容量大 _,_价位低 _。为了解决这方面的矛盾,计算机采用多级存储体系结构。2指令系统是表征一台计算机_性能 _的重要因素,它的_格式 _和_功能 _不仅直接影响到机器的硬件结构而且也影响到系统软件。3CPU 中至少有如下六类寄存器_指令 _寄存器, _程序 _计数器, _地址 _寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。4完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作。5常见的数据传送类指令的功能可实现寄存器和 寄存器之间, 或 寄存器和 存储器之间的数据传送。6微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构。7对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中8设浮点数阶码为8位(含 1位阶符),尾数为 24位(含 1位数符),则 32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为2127(1-2 23) ,最小正数为2129 ,最大负数为2 128(-21-2 23) ,最小负数为-2127 。9某小数定点机,字长8 位(含 1 位符号位),当机器数分别采用原码、补码和反码时,其对 应 的 真 值 范 围 分 别 是-127 /128 +127/128 -1 +127 /128 -127/128 +127/128 (均用十进制表示) 。10在 DMA 方式中, CPU 和 DMA 控制器通常采用三种方法来分时使用主存,它们是停止 CPU访问主存、 周期挪用和DMA 和 CPU交替访问主存。11设n = 8 (不包括符号位) ,则原码一位乘需做8 次移位和最多8 次加法,补码 Booth 算法需做8 次移位和最多9 次加法。12设浮点数阶码为8 位(含 1 位阶符),尾数为24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。13一个总线传输周期包括申请分配阶段、 寻址阶段、 传输阶段和结束阶段四个阶段。14CPU采用同步控制方式时,控制器使用机器周期和 节拍组成的多极时序系统。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 13 页 - - - - - - - - - 15在组合逻辑控制器中,微操作控制信号由指令操作码、时序和状态条件决定。位字长的浮点数,其中阶码8 位(含 1 位阶符),基值为2,尾数 24 位(含 1 位数符),则其对应的最大正数是,最小的绝对值是;若机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是,最小负数是。 (均用十进制表示)16 CPU 从主存取出一条指令并执行该指令的时间叫指令周期,它通常包含若干个机器周期, 而后者又包含若干个节拍。机器周期和节拍组成多级时序系统。17假设微指令的操作控制字段共18 位,若采用直接控制,则一条微指令最多可同时启动18 个微操作命令。若采用字段直接编码控制,并要求一条微指令能同时启动 3 个微操作,则微指令的操作控制字段应分3 段,若每个字段的微操作数相同,这样的微指令格式最多可包含192 个微操作命令。18在组合逻辑控制器中,微操作控制信号由指令操作码、时序和 状态条件决定。19I/O 与主机交换信息的控制方式中,程序查询方式 CPU和设备是串行工作的。程序中断和 DMA 方式 CPU和设备是并行工作的,前者传送与主程序是并行的,后者传送和主机是串行的。20设 n =16 位(不包括符号位在内) ,原码两位乘需做8 次移位, 最多做9 次加法;补码Booth 算法需做16 次移位,最多做17 次加法。一、简答题:1.主存储器的性能指标有哪些含义是什么存储器的性能指标主要是存储容量、存储速度和存储器带宽。存储容量是指在主存能存放二进制代码的总位数。存储速度是由存取时间和存取周期来表示的。存取时间又称存储访问时间,是指从启动一次存储器操作到完成该操作所需的全部时间。存储周期是指存储器进行连续两次独立的存储器操作(如连续两次读操作)所需的最小间隔时间。存储器带宽是指单位时间内存储器存取的信息量。2.请说明指令周期、机器周期、时钟周期之间的关系。指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。机器周期也称为CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间) 。时钟周期是时钟频率的倒数,也可称为节拍脉冲或T 周期,是处理操作的最基本单位。一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 13 页 - - - - - - - - - 3.CPU响应中断应具备哪些条件(1)在 CPU内部设置的中断允许触发器必须是开放的。(2)外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3)外设(接口)中断允许触发器必须为“1” ,这样才能把外设中断请求送至CPU。(4)当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。4.从计算机的各个子系统的角度分析,指出提高整机速度的措施。针对存储器,可以采用Cache-主存层次的设计和管理提高整机的速度;针对存储器,可以采用主存-辅存层次的设计和管理提高整机的速度;针对控制器,可以通过指令流水或超标量设计技术提高整机的速度;针对控制器,可以通过超标量设计技术提高整机的速度;针对运算器,可以对运算方法加以改进,如进位链、两位乘除法;针对 I/O 系统,可以运用DMA 技术来减少CPU对外设访问的干预。5. 控制器中常采用哪些控制方式,各有何特点答:控制器常采用同步控制、异步控制和联合控制。同步控制即微操作序列由基准时标系统控制,每一个操作出现的时间与基准时标保持一致。异步控制不存在基准时标信号,微操作的时序是由专用的应答线路控制的,即控制器发出某一个微操作控制信号后,等待执行部件完成该操作时所发回的“回答”或“终了”信号,再开始下一个微操作。联合控制是同步控制和异步控制相结合的方式,即大多数微操作在同步时序信号控制下进行,而对那些时间难以确定的微操作,如涉及到I/O 操作, 则采用异步控制。6. 指令和数据都以二进制代码存放在内存中,CPU如何区分它们是指令还是数据指令和数据的区分:(1)从主存中取出的机器周期不同,取指周期取的是指令,分析取数或执行周期取的是数据。(2)取指令和取数据时地址的来源不同,指令地址来自程序计数器PC,数据地址来自地址形成部件7. 请说明 SRAM的组成结构,与SRAM相比 DRAM在电路组成上有什么不同之处SRAM存储器由存储体、读写电路、地址译码电路、控制电路组成,DRAM 还需要有动态刷新电路。8说明微程序控制器中微指令的地址有几种形成方式。(1)直接由微指令的下地址字段指出。(2)根据机器指令的操作码形成。(3)增量计数器法。(4)根据各种标志决定微指令分支转移的地址。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 13 页 - - - - - - - - - (5)通过测试网络形成。(6)由硬件产生微程序入口地址。9外围设备要通过接口与CPU 相连,接口有哪些功能外围设备要通过接口与CPU相连的原因主要有:(1)一台机器通常配有多台外设,它们各自有其设备号(地址),通过接口可实现对设备的选择。(2)I/O 设备种类繁多,速度不一,与CPU 速度相差可能很大,通过接口可实现数据缓冲,达到速度匹配。(3)I/O设备可能串行传送数据,而CPU一般并行传送, 通过接口可实现数据串并格式转换。(4)I/O 设备的入 / 出电平可能与CPU的入 /出电平不同,通过接口可实现电平转换。(5)CPU启动 I/O设备工作,要向外设发各种控制信号,通过接口可传送控制命令。(6)I/O设备需将其工作状况(“忙”、“就绪”、“错误”、“中断请求”等)及时报告CPU,通过接口可监视设备的工作状态,并保存状态信息,供CPU查询。可见归纳起来,接口应具有选址的功能、传送命令的功能、反映设备状态的功能以及传送数据的功能(包括缓冲、数据格式及电平的转换)。10以 I/O 设备的中断处理过程为例,说明一次程序中断的全过程。一次程序中断大致可分为五个阶段。中断请求,中断判优,中断响应,中断服务,中断返回11、基址寻址方式和变址寻址方式的应用场合有什么不同(1)基址寻址方式面向系统,主要用于逻辑地址到物理地址的交换,解决程序在存储器中的定位,扩大寻址空间等问题。(2)变址寄存器方式面向用户,主要用于解决程序循环控制问题,用于访问成批数据,支持向量线性表操作等。12、一个典型CPU应由哪几部分组成一个典型的CPU组成应该包括:(1)六个主要寄存器,保存CPU 运行时所需的各类数据信息或运行状态信息。(2)算术逻辑电路 (ALU),对寄存器中的数据进行加工处理。(3)操作控制器和指令译码器,产生各种操作控制信号,以便在各寄存器之间建立数据通路。(4)时序产生器,用来对各种操作控制信号进行定时,以便进行时间上的约束。二、设计题:1设 CPU共有 16根地址线, 8根数据线,并用MREQ作访存控制信号(低电平有效),用 WR作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。其中有2K8 位、8K8 位、32K8 位的 ROM芯片; 1K4位、2K8 位、8K8 位、16K1位、 4K4 位的 RAM芯片,画出 CPU 与存储器的连接图,要求:名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页,共 13 页 - - - - - - - - - (1)存储芯片地址空间分配为:08191为系统程序区;819232767为用户程序区。(2)指出选用的存储芯片类型及数量;(3)详细画出片选逻辑。(1)二进制地址码(2)08191 为系统程序区,选用1 片8K8 位 ROM 芯片819232767 为用户程序区,选用3 片8K 8 位RAM 芯片。(3)存储器片选逻辑图2、1.设 CPU共有 16 根地址线, 8 根数据线,并用MREQ作访存控制信号(低电平有效),名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 13 页 - - - - - - - - - 用 WR 作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定) ,如下图所示。其中有2K8 位、 4K8 位、 8K8 位、 32K8 位的 ROM 芯片; 1K4 位、 2K8 位、 8K 8 位、 16K1 位、 4K4 位的 RAM 芯片,画出CPU与存储器的连接图,要求:(1)存储芯片地址空间分配为:最小4K 地址空间为系统程序区,相邻的4K 地址空间为系统程序工作区, 与系统程序工作区相邻的是24K 用户程序区;(2)指出选用的存储芯片类型及数量;(3)详细画出片选逻辑。(2)选出所用芯片类型及数量最小 4K 地址空间为系统程序区,选用1 片 4K 8 位 ROM 芯片 ;相邻的 4K 地址空间为系统程序工作区,选用2 片 4K 4 位 RAM 芯片与系统程序工作区相邻的24K 为用户程序区,选用3 片 8K8 位 RAM 芯片。(3)CPU 与存储芯片的连接图如图所示名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 13 页 - - - - - - - - - 3、某机器中,已知配有一个地址空间为0000H-3FFFH的 ROM 区域。现在再用一个RAM 芯片(8K8) 形成 40K16位的 RAM 区域,起始地址为6000H,假定 RAM 芯片有和信号控制端。CPU的地址总线为A15-A0, 数据总线为D15-D0, 控制信号为R/(读/写),(访存),要求:(1) 画出地址译码方案。 (2) 将 ROM 与 RAM 同 CPU连接。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 13 页 - - - - - - - - - 4、设某计算机主存容量为64K 32 位。要求完成以下设计内容:(1)画出主机框图(要求画到寄存器级)并指出图中各寄存器的位数;(2)写出组合逻辑控制器完成STA X (X为主存地址)指令发出的全部微操作命令及节拍安排。(3)若采用微程序控制,还需要哪些微操作5、已知待返回指令的含义如下图所示。写出机器在完成待反转指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排,如果采用微程序控制需增加哪些微操作命令6、假设 CPU在中断周期用堆栈保存程序断点,而且进栈时指针减1,出栈时指针加1,分别写出组合逻辑控制和微程序控制在完成中断返回指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 8 页,共 13 页 - - - - - - - - - 三、应用题1、设机器A 的主频为8MHz,机器周期含4 个时钟周期,且该机的平均指令执行速度是,试求该机的平均指令周期和机器周期。每个指令周期包含几个机器周期如果机器B 的主频为 12MHz,且机器周期也含4 个时钟周期,试问B 机的平均指令执行速度为多少MIPS2、设某机有四个中断源A、B、C、D,其硬件排队器的优先次序为ABCD,现要求将中断处理次序改为DACB. 按下图的时间轴给出的四个中断源请求时刻.(1)写出每个中断源对应的屏蔽字。(2)画出 CPU执行程序的轨迹。设每个中断源的中断服务程序的执行时间是20us名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 9 页,共 13 页 - - - - - - - - - 3、某机主存容量为4M 16位,且存储字长等于指令字长,若该机的指令系统具备97 种操作。操作码位数固定且具有直接、间接、立即、相对、基址五种寻址方式。(本小题 6 分)(1)画出一地址指令格式并指出各字段的作用;(2)该指令直接寻址的最大范围(十进制表示);(3)一次间址的寻址范围(十进制表示);(4)相对寻址的位移量(十进制表示)。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 10 页,共 13 页 - - - - - - - - - 4、某计算机字长32位,有 16个通用寄存器,主存容量为1M 字,采用单字长二地址指令,共有64条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。5、有一个 K16位的存储器,由 1K4位的DRAM芯片构成(芯片是 6464结构)。问:(1)共需要多少RAM 芯片(2)存储体的组成框图(3)采用异步刷新方式,如单元刷新间隔不超过ms,则刷新信号周期是多少(4)如采用集中刷新方式,存储器刷新一遍最少用多少读写周期死时间率是多少名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 11 页,共 13 页 - - - - - - - - - 6、已知:两浮点数x = 210,y = 201求: x + y7、已知: x= ,y = - ,求 : 21x补, 41x补, - x 补,21y补,41y补, - y 补,x + y = , x y = 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 12 页,共 13 页 - - - - - - - - - 8、某机字长32 位,定位表示,尾数31 位,数符1 位,问:(1)定点原码整数表示时,最大正数是多少最小负数是多少(2)定点原码小数表示时,最大正数是多少最小负数是多少名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 13 页,共 13 页 - - - - - - - - -