2022年《微机原理与接口技术》习题答案 3.pdf
-
资源ID:32506851
资源大小:213.98KB
全文页数:18页
- 资源格式: PDF
下载积分:4.3金币
快捷下载
![游客一键下载](/images/hot.gif)
会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
2022年《微机原理与接口技术》习题答案 3.pdf
西安交通大学网络教育学院微机原理与接口技术习题答案一、单项选择题1、80486CPU 进行算术和逻辑运算时,可处理的信息的长度为( D )。A、32 位 B、16 位 C、8 位 D、都可以2、在下面关于微处理器的叙述中,错误的是( C ) 。A、微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片B、一台计算机的CPU 含有 1 个或多个微处理器C 、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分D 、不同型号的 CPU 可能具有不同的机器指令3、若用 MB作为 PC机主存容量的计量单位, 1MB 等于( B )字节。A、210 个字节 B、220 个字节 C、230 个字节 D、240个字节4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为( D )。A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出B、两个整数相加,若结果的符号位为0,则一定发生溢出C 、两个整数相加,若结果的符号位为1,则一定发生溢出D 、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出5、运算器的主要功能是 ( C )。A、算术运算 B 、逻辑运算 C 、算术运算与逻辑运算 D 、函数运算6、指令 ADD CX ,55HBP的源操作数的寻址方式是 (D ) 。A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址7、设(SS)=3300H,(SP)=1140H,在堆栈中压入 5 个字数据后,又弹出两个字数据,则(SP)=(A ) A、113AH B 、114AH C 、1144H D 、1140H 8、若 SI=0053H,BP=0054H ,执行 SUB SI,BP后,则 ( C) 。A、CF=0 ,OF=0 B 、CF=0 ,OF=1 C 、CF=1 ,OF=0 D 、CF=1 ,OF=1 9、已知 (BP)=0100H,(DS)=7000H ,(SS)=8000H,(80100H)=24H,(80101H)=5AH ,(70100H)=01H,(70101H)=02H,指令 MOV BX ,BP 执行后, (BX)=(D ) 。A、0102H B 、0201H C 、245AH D 、5A24H 10、实模式下 80486CPU 对指令的寻址由 (A ) 决定。A、CS ,IP B、DS ,IP C、SS ,IP D、ES ,IP 11、使用 80486 汇编语言的伪操作指令定义: VAL DB 2 DUP(1 ,2,3 DUP(3),2 DUP(1,0) 则名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 1 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院在 VAL存储区内前十个字节单元的数据是( D) 。A、1,2,3,3,2,1,0,1,2,3 B、1,2,3,3,3,3,2,1,0,1 C 、2,1,2,3,3,2,1,0 D、1,2,3,3,3,1,0,1,0,1 12、下列四条指令都可用来使累加器清0 ,但其中不能清 进位 位的是 (C ) 。A、XOR AL ,AL B 、AND AL ,0 C、MOV AL ,0 D、SUB AL ,AL 13、若(AX)=96H,(BX)=65H,依次执行 ADD AX ,BX指令和 DAA指令后, (AL)=(C ) 。A、0FBH B 、01H C 、61H D 、0BH 14、下列能使 CF标志置 1 的指令是 (C ) 。A、CMC B 、CLC C 、STC D 、CLD 15、MOV AX ,BP+SI 隐含使用的段寄存器是 (D ) 。A、CS B 、DS C 、ES D 、SS 16、计算机工作中只读不写的存储器是( B )。A、DRAM B、ROM C、SRAM D 、EEPROM 17、下面关于主存储器(也称为内存) 的叙述中,不正确的是 ( B )。A、当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理B、存储器的读、写操作,一次仅读出或写入一个字节C 、字节是主存储器中信息的基本编址单位D 、从程序设计的角度来看,cache(高速缓存)也是主存储器18、CPU 对存储器或 I/O 端口完成一次读 / 写操作所需的时间称为一个( B )周期。A、指令 B、总线 C、时钟 D、读写19、存取周期是指 ( D )。A、存储器的写入时间B、存储器的读出时间C 、存储器进行连续写操作允许的最短时间间隔D 、存储器进行连续读 / 写操作允许的最短时间3 间隔20、下面的说法中, ( C )是正确的。A、EPROM 是不能改写的B、EPROM 是可改写的,所以也是一种读写存储器C 、EPROM 是可改写的,但它不能作为读写存储器D 、EPROM 只能改写一次21、主存和 CPU之间增加高速缓存的目的是( A )。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 2 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院A、解决 CPU 和主存间的速度匹配问题 B、扩大主存容量C 、既扩大主存容量,又提高存取速度 D、增强 CPU 的运算能力22、采用虚拟存储器的目的是( C )。A、提高主存速度 B、扩大外存的容量C 、扩大内存的寻址空间 D、提高外存的速度23、某数据段位于以 70000 起始的存储区,若该段的长度为64KB ,其末地址是 ( C )。A、70FFFH B 、80000H C、7FFFFH D 、8FFFFH 24、微机系统中的存储器可分为四级,其中存储容量最大的是( D )。A、内存 B、内部寄存器 C、高速缓冲存储器 D、外存25、下面的说法中, ( B )是正确的。A、指令周期等于机器周期 B、指令周期大于机器周期C 、指令周期小于机器周期 D、指令周期是机器周期的两倍26、按与存储器的关系, I/O 端口的编址方式分为( C ) 。A、线性和非线性编址 B、集中与分散编址C 、统一和独立编址 D、重叠与非重叠编址27、在中断传送方式下,主机与外部设备间的数据传送通路是( A ) 。A、数据总线 DB B、专用数据通路 C、地址总线 AB D、控制总线 CB 28、状态信息是通过( A )总线进行传送的。A、数据 B、地址 C、控制 D 、外部29、下列总线中,属于局部总线的是( D ) 。A、ISA B、EISA C、MCA D、PCI 30、利用程序查询方式传送数据时,CPU 必须读( A )以判断是否传送数据。A、外设的状态 B、DMA 的请求信号 C、数据输入信息 D、外设中断请求31、CPU 与外设间数据传送的控制方式有( D )。A、中断方式 B、DMA 方式C 、程序控制方式 D、以上三种都是32、CPU 与 I O设备间传送的信号有 ( D )。A、数据信息 B、控制信息C、状态信息 D、以上三种都是33、在中断方式下,外设数据输入到内存的路径是( D )。A、外设数据总线内存 B、外设数据总线 CPU 内存C、外设 CPU DMAC内存 D 、外设 I O接口 CPU 内存34、CPU 响应中断请求和响应DMA 请求的本质区别是 ( D )。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 3 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院A、中断响应靠软件实现 (B)速度慢 (C)控制简单D、响应中断时, CPU 仍然仍控制总线,而响应DMA 请求时, CPU 要让出总线35、将微处理器、内存储器及I/O 接口连接起来的总线是(C )。A、片总线 B 、外总线 C 、系统总线 D、局部总线36、在下列指令中,能使PC机 CPU对 I/O 端口进行读写访问的是( C )。A、中断指令 B、串操作指令 C、输入输出指令 D、传送指令37、下列几种芯片是 PC机的常用芯片,它们之中可接管总线控制数据传送的是( D )。A、定时器 / 计数器芯片 B、串行接口芯片C 、并行接口芯片 D、DMA 控制器芯片38、 下列几种芯片是 PC机的常用 I/O 接口芯片,它们之中可接管总线控制数据传送的是( B )A、8253A B、8237A C、8259A D、8255A 39、在下列指令中 , 能使 PC机 CPU 对 I/O 端口进行读写访问的是( C )。A、中断指令 B、串操作指令 C、输入 / 输出指令 D、传送指令40、将微处理器、内存储及I/O 接口连接起来的总线是( C )。A、片总线 B、外总线 C、系统总线 D、内部总线41、支持无条件传送方式的接口电路中,至少应包含( D )。A、数据端口,控制端口 B、状态端口 C、控制端口 D、数据端口42、CPU 与慢速的外设进行数据传送时,采用( B )方式可提高 CPU 的效率。A、查询 B、中断 C、DMA D 、无条件传送43、当采用 ( A )输入操作情况时,除非计算机等待,否则无法传送数据给计算机。A、程序查询方式 B、中断方式 C、DMA 方式 D、IOP处理机方式44、微机中地址总线的作用是( C )。A、用于选择存储单元 B、用于选择进行信息传输的设备C、用于指定存储单元和I/O 设备接口电路的选择地址 D、用于确定操作对象45、计算机使用总线结构便于增减外设,同时( C )。A、减少了信息的传输量 B提高了信息的传输量C、减少了信息传输线的条数 D、增加了信息传输线的条数46、若 AL=3BH ,AH=7DH ,则 AL和 AH中的内容相加后,标志CF 、SF和 OF的状态分别是( A )A、0、1、1 B、1、1、1 C、0、0、0 D、1、1、0 47、若 AL=3BH ,AH=7DH ,则 AL和 AH中的内容相减后,标志CF 、AF和 PF的状态分别是( B )A、0、0、1 B、1、1、1 C、0、1、0 D、1、0、0 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 4 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院48、下列有关指令指针寄存器的说法中,哪一个是正确的( B )。A、IP 存放当前正在执行的指令在代码段中的偏移地址B、IP 存放下一条将要执行的指令在代码段中的偏移地址C 、IP 存放当前正在执行的指令在存储器中的物理地址D 、IP 存放当前正在执行的指令在存储器中的段地址49、最小模式时,当 M/IO- - -为低电平时,表示CPU 正在对( B )进行访问。A、存储器 B、I/O 端口 C、外部存储器 D、EPROM 50、下面有关 MN/M X-的叙述正确的是( C )A、是工作模式选择信号,由CPU 产生,为高电平时CPU 工作在最小模式,为低电平时,CPU工作在最大模式B、是工作模式选择信号,由CPU 产生,为低电平时CPU 工作在最小模式,为高电平时,CPU工作在最大模式C 、是工作模式选择信号,由外部输入,为低电平时CPU 工作在最小模式,为高电平时,CPU工作在最大模式D 、是工作模式选择信号,由外部输入,为高电平时CPU 工作在最小模式,为低电平时,CPU工作在最大模式51、某 CPU 的主频为 250MHZ ,则它的时钟周期为( D )A、250ns B、50ns C、40ns D、4ns 52、如果访问存储器时使用BP寻址,则默认的段寄存器是( D )A、CS B、ES C、DS D、SS 53、某单元在数据段中,已知DS=1000H ,偏移地址为 1200H ,则它的物理地址为( B )A、10000H B 、11200H C 、12100H D 、13000H 54、某系统中,已知 SS=2360H ,SP=0800H ,若将 20H个字节的数据入栈,则SP的内容为( D )A、0780H B、0820H C、23E20H D 、07E0H 55、某系统中,已知建立堆栈时SS=2360H ,SP=0800H ,经过一段时间后, SP的内容变为 0700H ,则堆栈中有多少个字的数据( A )A、80H B、50H C、100 D 、100H 56、在下列伪指令中定义字变量的是( B) 。A、DD B 、DW C、DQ D、DT 57、下列指令中,能使AL的内容固定为偶数的是 ( C) 。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 5 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院A、ADD AL ,01 H B、OR AL ,0FEH C 、AND AL ,0FEH D 、XOR AL ,0FEH 58、改变 ( C) 寄存器的值,可改变堆栈中栈顶元素的位置。A、BP B 、IP C、SP D 、BX 59、加减类运算指令对标志位的状态( A) 。A、有影响 B、部分影响 C、无影响 D、任意60、当 AH=( C)时,执行 INT 21H 指令可在屏幕上显示一组字符。A、01H B 、02H C 、09H D 、0AH 61、已知 VAR DW 1 ,2,$+2,5,6 若汇编时 VAR分配的偏移地址是2010和,则汇编后 2014H单元的内容是 ( D) 。A、6H B 、14H C 、5H D 、16H 62、若某数据段位于存储区68000H 7FFFFH ,则该数据段的段基址是 ( D) 。A、68000H B 、7FFFFH C 、6000H D 、6800H 63、SP的作用是用来指示( A)。A、栈顶元素的有效地址 B、下一条要执行指令的地址C 、下一条要取的指令的地址 D、栈底元素的有效地址64、在数据传送指令执行过程中,不能直接与立即数进行传送的是(B)。A、通用寄存器 B、段寄存器 C、存储器 D、通用寄存器和存储器65、转移类指令对标志位的状态( C)。A、有影响 B、部分影响 C、无影响 D、随意66、欲从存储单元取某操作数,可采用( D)。A、寄存器寻址、寄存器间接寻址 B、立即寻址、直接寻址C 、立即寻址、寄存器间接寻址 D、寄存器间接寻址、直接寻址67、在指令 MOV AX ,0 执行后, CPU 状态标志位 ZF的取值( D)。A、为 0 B、为 1 C、不确定 D、不改变68、已知 AL=10010111H ,BL=00010101H ,执行 ADD AL ,BL指令后, OF 、SF 、CF 、ZF标志的状态为( B)。A)、1、0、1、1 B、1、1、0、0 C、0、0、1、1 D、0、1、0、1 69、下列指令中,错误的是( C)。A、MOV BX ,OFFSET BUF B、LEA SI,BUF C 、LEA DI,OFFSET BUF D、MOV BP ,SEG BUF 70、输入 / 输出指令对标志位的状态( C)。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 6 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院A、有影响 B、部分影响 C、无影响 D、任意71、用 3 片 8259A级联,最多可管理的中断数是( B )。A、24 级 B、22级C、23 级 D、21级72、CPU 响应 INTR和 NMI中断时,相同的必要条件是( A )。A、当前指令执行结束 B、允许中断C 、当前访问内存结束 D、总线空闲73、通常,中断服务程序中的一条STI 指令目的是 ( B )。A、允许低一级中断产生 B、开放所有可屏蔽中断C 、允许同级中断产生 D允许高一级中断产生74、特殊屏蔽方式要解决的主要问题是( C )。A、屏蔽所有中断 B、设置最低优先级 C、开放低级中断 D、响应同级中断75、对可编程接口芯片进行读/ 写操作的必要条件是( D ). A、RD=0 B、WR=0 C、RD=0或 WR=0 D、CS=0 76、用两只中断控制器8259A级联后, CPU 的可屏蔽硬中断可扩大到( D )。A、64 级 B、32 级 C、16 级 D、15 级77、在 PC机中,启动硬中断服务程序执行的是( B )。A、主程序中安排的中断指令 B、中断控制器发出的中断请求信号C 、主程序中安排的转移指令 D、主程序中安排的调用指令78、如果有多个中断请求同时发生, 系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序 , 则应使用( C )。A、中断嵌套 B、中断响应 C、中断屏蔽 D、中断向量79、当系统发生某个事件时, CPU 暂停现行程序的执行转去执行相应程序的过程,称为( B )。A、中断请求 B、中断响应 C、中断嵌套 D、中断屏蔽80、8086/8088CPU采用( B )方式,保证在有多个中断源的中断系统中,确定一个中断源并转入相应的中断服务程序。A、中断向量 B、向量中断 C、优先排队D、并行工作81、运算器由很多部件组成,其核心部分是( B )。A、数据总线 B、算术逻辑单元 C、累加器 D、多路开关82、在一般的微处理器中, ( D )包含在 CPU 中。A、内存 B、输入 / 输出单元 C、磁盘驱动器 D、算术逻辑单元83、80486CPU 的标志寄存器中, OF标志表示运算结果的 ( C )情况。A、进/ 借位 B、符号 C、溢出 D、辅助进位名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 7 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院84、若某数据段位于存储区38000H 47FFFH ,则该数据段的段基址为( D )。A、38000H B、47FFFH C 、3000H D、3800H 85、程序设计中所使用的地址是( A )。A、逻辑地址 B、有效地址 C、物理地址 D、段基址86、80X86执行程序时,对存储器进行访问时,物理地址可由( B )组合产生。A、SS和 IP B、CS和 IP C、DS和 IP D、CS和 BP 87、某处理器与内存进行数据交换的外部数据总线为32 位,它属于( C)。A、8 位处理器 B、16 位处理器 C、32 位处理器 D、64 位处理器88、在堆栈操作中,隐含使用的通用寄存器是( D )。A、AX B、BX C、SI D、SP 89、主要决定微机性能的是( A )A、CPU B、耗电量 C、质量 D、价格90、十进制负数38的八位二进制补码是( B )A、01011011B B、11011010B C 、11011011B D、01011010B 91、设 AL=7FH ,要使 AL=80H ,应使用下列哪一条指令 ( D ) 。A、AND AL ,80H B 、OR AL ,80H C 、XOR AL ,80H D 、NOT AL 92、在执行十进制调整指令 DAA,DAS 之前必须将结果存放于 ( C ) 中。A、AX B 、AH C 、AL D 、BL 93、下列指令执行后影响标志位的是( C ) 。A、MOV B 、PUSH C 、ADD D 、XCHG 94、唯一能对应存储单元的地址是( A ) 。A、物理地址 B、端口地址 C、有效地址 D、逻辑地址95、计算机能直接执行的语言是( A ) 。A、机器语言 B、汇编语言 C、高级语言 D、程序设计语言96、需采用先进后出原则操作的存储区是( D ) 。A、寄存器组 B、地址缓冲器 C、数据寄存器 D、堆栈区97、寄存器 SP用于对 ( B ) 的操作。A、空闲单元 B、堆栈单元 C、数据单元 D、指令单元98、若(BX)=1000H,(DS)=2000H,(21000H)=12H,(21001H)=34H,执行 LEA SI,BX 指令后, SI寄存器的内容是 ( C ) 。A、1234H B 、3412H C 、1000H D 、0010H 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 8 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院99、若(AL)=80H,执行 NEG AL指令后, CF和 OF标志位的状态分别为 ( C ) 。A、0 和 0 B、0 和 1 C、1 和 0 D、1 和 1 100、若要完成( AX )*7/2 运算,则在下列四条指令之后添加( C ) 指令。 MOV BX ,AX ;MOV CL ,3 ;SAL AX ,CL ;SUB AX,BX( ) 。A、ROR AX ,1 B、SAL AX ,1 C、SAR AX ,1 D、DIV AX,2101、计算机的主内存有3K字节,则内存地址寄存器需( C )位就足够。A、10 B、11 C、12 D、13 102、若 256KB的 SRAM 具有 8 条数据线,那么它具有 ( B )地址线。A、10 B、18 C、20 D、32 103、可以直接存取 1M字节内存的微处理器,其地址线需( C )条。A、8 B、16 C、20 D、24 104、规格为 40968 的存储芯片 4 片,组成的存储体容量为 ( C )。A、4KB B 、8KB C 、16KB D 、32KB 105、一个有 16 字的数据区,其起始地址为70A0 :DDF6H ,则该数据区末字单元的物理地址为( B )。A、14E96H B 、7E814H C 、7E7F6H D 、7E816H 106、某微型计算机可直接寻址64M字节的内存空间,其CPU 的地址总线至少应有 ( D ) 条。A、20 B、30 C、16 D、26 107、对于地址总线为32 位的微处理器来说,其直接寻址范围可达( D )。A、64MB B、256MB C、512MB D、4GB 108、通常高速缓存是由快速( A )组成。A、SRAM B 、DRAM C、EEPROM D 、Flash 109、CPU 在执行指令的过程中,每完成一次对存储器或I/O 端口的访问过程,称为( B )。A、时钟周期 B 、总线周期 C 、总线读周期 D 、总线写周期110、某 CPU有 32 条地址线,与之相连的一个I/O 芯片的口地址为210H 21FH ,则该 I/O 芯片的片选信号至少应由( D )条地址线译码后产生。A、16 B、10 C、4 D、6111、设某一个单元的物理地址是54321H ,则正确的逻辑地址表示为( C )A、4321H :50000H B 、54320H :1H C 、5430H :0021H D 、5432H :00001H 112、如果一个程序在执行前CS=1000H ,IP=2000H,该程序的起始地址是( B )A、3000H B、12000H C、21000H D、1000H 名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 9 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院113、如果一个堆栈从地址1250H :0100H开始, SP=0050 ,则 SS的段地址是( B )A、12600H B、1260H C、1265H D、125BH 114、若已知 X 补=11101011B ,Y 补=01001010B ,则X Y 补=( A )A、10100001B B、11011111B C、10100000B D、溢出115、下列描述正确的是( B )。A、汇编语言仅由指令性语句组成B、汇编语言包括指令性语句和伪指令语句C 、指令性语句和伪指令语句的格式是完全相同的D 、指令性语句和伪指令语句需经汇编程序翻译成机器代码后才能执行116、下列指令中不属于逻辑运算指令的是( B)。A、XOR B 、CWD C、NOT D 、OR 117、假定 DX=10111001B ,CL=3 ,CF=1 ,则执行指令 SHL DX ,CL后,DX的值为( D)。A、005CH B 、0017H C 、1700H D 、05C8H 118、下列指令中不会改变指令指针寄存器内容的是( A)。A、MOV B 、JMP C 、CALL D 、RET 119、伪指令 ENDP 告诉汇编程序( B)。A、宏定义结束 B、过程定义结束C 、段定义结束 D、过程运行结束120、利用 DOS 系统功能调用的 9 号(AH=9 )功能,显示一个字符串,其入口参数应为( A)。A、DS :DX= 字符串首地址 B、DS :DX= 字符串末地址C 、CS :DX= 字符串首地址 D、CS :DX= 字符串末地址121、PC机中,确定硬中断的服务程序入口地址的是( C )。A、主程序中的调用指令 B、主程序中的转移指令C 、中断控制器发出的类型码 D、中断控制器中的中断服务寄存器122、8086/8088 CPU的引脚中,接有硬中断信号的引脚有( C )。A、15个 B、8 个 C、2 个 D、1 个123、设 8259A当前最高优先级为IR5,如果要使该中断在下一循环中变为最低优先级,则OCW2应设为 ( C )。A、11100000 B 、10100101 C 、10100000 D、01100101 124、欲读取 8259A的 IMR内容,可 ( D )。A、先向 8259A写入 OCW3。然后读 8259A的奇地址 B 、直接读 8259A的偶地址名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 10 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院C 、先向 8259A写入 OCW3。然后读 8259A的偶地址 D 、直接读 8259A的奇地址125、80486CPU 响应中断时,自动压入堆栈的信息是( D )。A、AX ,BX ,CX ,DX的内容 B、AX ,CX的内容C 、CS ,IP,SP的内容 D、CS ,IP,标志寄存器的内容126、实模式下, 80486管理的内存空间中,地址为00000H 003FFH中存放着 ( D ) A、用户程序代码 B、BIOS代码 C、DOS 系统代码 D、中断向量表127、设某中断服务程序在中断向量表的地址为:0:70H ,则该中断的中断类型码应是( D )。A、35H B、18H C、1BH D 、1CH 128、下列引起 CPU程序中断的四种情况中, ( C )需要由硬件提供中断类型码。A、INTO B、NMI C、INT R D、INT n 129、 实模式下,对于 80486微机系统,其中断类型码为 18H的中断向量从内存中物理地址为( D )开始存放,共占 ( )个字节。A、00072H ,4 B、00048H ,2 C、00030H ,2 D、00060H ,4 130、若 8259 工作在自动循环方式下,当前IR3 上的中断请求已执行并返回,则8 个中断源中优先级最高的是 ( A )。A、IR4 B、IR2 C、IR3 D、IR0 131、8259A应用中,需对 IR5,IR3 进行屏蔽,操作命令字OCW1 应写入 ( B )。A、D7H B 、28H C、53H D、35H 132、中断向量可以提供 ( C )。A、被选中设备的起始地址 B、传送数据的起始地址C 、中断服务程序入口地址 D、主程序的断点地址133、非屏蔽中断的中断类型号是( B )。A、1 B、2 C、3 D、4 134、通常情况下,一个外中断服务程序的第一条指令是STI,其目的是 ( C )。A、开放所有屏蔽中断 B、允许低一级中断产生C 、允许高一级中断产生 D、允许同一级中断产生135、执行返回指令,退出中断服务程序,这时返回地址来自( C )。A、ROM 区 B、程序计数器 C、堆栈区 D、CPU 的暂存寄存器136、实模式下, NMI中断的中断矢量在中断矢量表中的位置是( C )。A、由 DOS 自动分配 B、由程序指定名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 11 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院C 、固定在已 0008H开始的 2 个字单元中 D、固定在中断矢量表表首137、4 片 8259级联工作,可管理的外部中断源的级数为( D )。A、4 B、32 C、28 D、29 138、PC机中为使工作于一般全嵌套方式的8259中断控制器能接受下一个中断请求,在中断服务程序结束处应 ( C )。A、执行 IRET指令 B 、执行 POP 指令 C 、发送 EOI命令 D 、发送 OCW3 命令139、80486CPU 工作在实模式下执行指令INT 30H时,中断服务程序的入口地址存放在以( C )开始的两个字节单元中。A、00120H B 、00090H C 、000C0H D 、00060H 140、下列说法中,错误的是( C )。A、8259A的自动 EOI 方式只适用于不出现多重中断的场合。B、8259A的初始化结束后,在写入OCW2 之前,它按完全嵌套方式工作。C 、在 PC/XT下不能扩展新的 8259A。D 、8259A的 8 个中断源的中断向量在中断向量表中是连续存放的。141、微机中控制总线提供 ( D )。A、来自 I/O 设备和存储器的响应信号 B、所有存储器和 I/O 设备的时序信号和控制信号C、存储器和 I/O 设备的地址码 D、上述 (B)(A) 142、占用 CPU 时间最长的数据传送方式是( C )。A、DMA B 、中断 C、查询 D、无条件143、在微型计算机中将各个主要组成部件连接起来,组成一个可扩充基本系统的总线称之为( D )。A、外部总线 B、内部总线 C、局部总线 D、系统总线144、现行 PC机中, I/O 口常用的 I/O 地址范围是 ( D )。A、0000H FFFFH B 、0000H 7FFFH C 、0000H 3FFFH D 、0000H 03FFH 145、PC机执行输出指令OUT 时,向相应的 I/O 接口芯片产生的有效控制信号是( C )。A、AEN B 、IOR C 、IOW D 、ALE 146、当 M/IO=0, W/R=0时,80486CPU 完成的操作为 ( B )。A、存储器读 B、I/O 读 C、存储器写 D、I/O 写147、以 80486CPU 构成的 PC机,其系统总线至少应采用( C )。A、EISA总线 B、S100总线 C、ISA 总线 D、PC/XT总线148、通常一个外设的状态信息在状态端口内占有( A )位。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 12 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院A、1 B、2 C、4 D、8 149、按与存储器的关系, I/O 端口的编址方式分为( C )。A、线性和非线性编址 B、集中与分散编址C、统一和独立编址 D、重叠与非重叠编址150、在中断传送方式下,主机与外部设备间的数据传送通路是( A )。A、数据总线 DB B、专用数据通路 C、地址总线 AB D、控制总线 CB 151、状态信息是通过( A )总线进行传送的。A、数据 B、地址 C、控制 D、外部152、下列总线中,属于局部总线的是( D )。A、ISA B、EISA C、MCA D、PCI 153、利用程序查询方式传送数据时,CPU 必须读( A )以判断是否传送数据。A、外设的状态 B 、DMA 的请求信号 C 、数据输入信息 D 、外设中断请求154、若 8259A工作在自动循环方式下,当前IR1 上的中断请求已执行并返回,则 8 个中断源中优先级最高的是( A )。A、IR2 B、IR0 C、IR7 D、IR5 155、要屏蔽某外部中断,可通过改变8259A( B )的内容实现。A、IRR B、IMR C、ISR D、PR 156、欲读取 8259A的 IRR的内容,必须先写( D )命令字。A、ICW1 B 、OCW2 C 、ICW2 D 、OCW3 157、80X86系统中硬件中断服务程序的入口地址可由( C )得到。A、主程序中的调用指令 B、主程序中的转移指令158、80486CPU 有( C )引脚可接收外部中断请求信号。A、15 个 B、8 个 C、2 个 D、1 个159、中断控制器 8259A采用级连方式时最多可管理( A )中断源。A、64 个 B、32 个 C、16 个 D、15 个160、在下列各种中断中,需由外部电路提供中断类型号的是( D )。A、INTO B、INT n C、NMI D、INTR 161、台微型计算机的型号是奔四800,则其中 800的含义是( D )A、CPU 中有 800 个寄存器 B、CPU 中有 800个运算器C 、该微机的内存为800MB D、时钟频率为 800MHZ162、算机内部,一切信息的存取,处理和传送都是以( D )形式进行。名师资料总结 - - -精品资料欢迎下载 - - - - - - - - - - - - - - - - - - 名师精心整理 - - - - - - - 第 13 页,共 18 页 - - - - - - - - - 西安交通大学网络教育学院A、EBCDIC 码 B、ASCII 码 C、十六进制编码 D 、二进制编码163、位 PC机中整数的有效范围是( D )A、- 32768 32767 B、- 32767 32767 C 、065535 D、- 32768 32767 或 065535 164、 C )表示中,二进制数11111111B表示十进制数 1 A、原码 B、反码 C、补码 D、BCD码165、位的二进制数的补码形式表示一个带符号数,它能表示的整数范围是( D )A、-127+127 B 、-128+128 C 、-127+128 D、-128+127 166、机中运算器和控制器合称为( A )A、CPU B、ALU C 、主机 D、ENIAC 167、位的个人计算机,一个字节(Byte)由( B )位( bit )组成。A、4 B、8 C、16 D、32 168、机器中浮点数的表示格式如下:阶符阶码尾符尾码15 14 12 11 10 0 当尾数用补码,阶码(阶码基数为2,尾数以规格化数表示)用补码表示时,- 123 . 625 的表示形式为 ( A )。A、0111100001000110 B、0111111111011010 C 、0111100001000101 D、1000000001000110 169、能上, 8086的 CPU 由( C )两部分组成。A、SP 、ALU B 、控制器、 FLAGS C 、EU 、BIU D 、EU 、ALU 170、存器 FLAGS 中存放两类标志,即( B )。A、符号标志、溢出标志 B、控制标志、状态标志C 、方向标志、进位标志