欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    组合逻辑电路的设计.doc

    • 资源ID:33567716       资源大小:91.50KB        全文页数:3页
    • 资源格式: DOC        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    组合逻辑电路的设计.doc

    组合逻辑电路的设计一实验目的1、 加深理解组合逻辑电路的工作原理。2、 掌握组合逻辑电路的设计方法。3、 掌握组合逻辑电路的功能测试方法。二实验器材实验室提供的芯片:74LS00与非门、74LS86异或门,74LS54与或非门,实验室提供的实验箱。三实验任务及要求1、设计要求(1)用与非门和与或非门或者异或门设计一个半加器。(2)用与非门和与或非门或者异或门设计一个四位奇偶位判断电路。2、实验内容(1) 测试所用芯片的逻辑功能。(2) 组装所设计的组合逻辑电路,并验证其功能是否正确。三实验原理及说明1、 简述组合逻辑电路的设计方法。(1) 分析实际情况是否能用逻辑变量来表示。(2) 确定输入、输出逻辑变量并用逻辑变量字母表示,作出逻辑规定。 (3) 根据实际情况列出逻辑真值表。 (4) 根据逻辑真值表写出逻辑表达式并化简。(5) 画出逻辑电路图,并标明使用的集成电路和相应的引脚。 (6) 根据逻辑电路图焊接电路,调试并进一步验证逻辑关系是否与实际情况相符。2、 写出实验电路的设计过程,并画出设计电路图。(1)半加器的设计如果不考虑有来自低位的进位将两个1位二进制数相加。A、 B是两个加数,S是相加的和,CO是向高位的进位。逻辑表达式S=AB+AB=ABCO=AB(2) 设计一个四位奇偶位判断电路。当四位数中有奇数个1时输出结果为1;否则为0。A, B, C, D 分别为校验器的四个输入端,Y时校验器的输出端逻辑表达式Y=ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD=(AB) (CD)四实验结果1、 列出所设计电路的MULTISM仿真分析结果。(1)半加器的设计,1-A被加数,2-B加数,XMMI(和数S)XMM2(进位数CO)ABSCO0000011010101101(2) 设计一个四位奇偶位判断电路。ABCD输出Y000000001100101001100100101010011000111110001100101010010111110001101111101111102、写出检查芯片好坏的办法。试连芯片,检测芯片的输入和输出是否符合芯片的逻辑功能3、记录所设计电路的测试结果。实验电路的测试结果与仿真结果一致。五实验总结1、实验故障及解决方法实验2中74LS86芯片接反了,实验中未留意导致烧坏了,在实验中导致无法显示出Y的状态,得去换芯片,同时实验箱仪器的老化,高低水平状态的显示有所影响,有时只能显示出低水平状态,得换另外的状态灯才行2、 实验体会实验中得提前检查好导线的好坏,不然后续操作一旦出错要检查起来会比较麻烦,同时,尽量少用导线,能在同一个芯片上进行的就用一个芯片。六思考题1、逻辑门电路不用的输入端该如何处置?TTL与COMS有差别,但为了避免干扰及逻辑清晰,将多余的输入端依据逻辑关系或接地或接电源端2.如何用两个半加器和一个或门来实现全加器电路?全加器就是带进位相加,把图里的AB对应A,B,它的和输出作为上一个半加器的下面的输入,上面半加器的和输出就是真正的和,或门输出是结果进位

    注意事项

    本文(组合逻辑电路的设计.doc)为本站会员(豆****)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开