计算机组成原理电大考试复习资料.docx
计算机组成原理 一, 选择题1以下数中最大的数是( )。2两个补码数相加,只有在( )时有可能产生溢出。 A. 符号位一样 B符号位不同 C. 两个正数相加结果为正 D数值位产生向符号位的进位,符号位也向更高位产生进位3定点数补码减法可以干脆用加法器完成,此时,符号位参及运算;并把补码形式的减数诸位求反发送至加法器,再向最低位给出进位信号( )A. 及数值位分别进展运算,0B及数值位起参及运算,1C. 及数值位分别进展运算,1D及数值位起参及运算,04长度一样但格式不同的2种浮点数,假设前者阶码短,尾数长,后者阶码长, 尾数短,其他规定均一样,那么它们可表示的敷的范围和精度为( ) A两者可表示的数的范围和精度一样 B. 前者可表示的数的范围大但精度低 C. 后者可表示的数的范围大但精度低 D前者可表示的数的范围大且精度高5变址寻址方式中,操作数的有效地址等于( )。 A. 基址存放器内容加上形式地址(位移量) B. 堆栈指示器内容加上形式地址 C. 变址存放器内容加上形式地址 D. 程序计数器内容加上形式地址6PUSH指令,按操作数的个数是分属于( ),运用的寻址方式是( )和( )。 A. 单操作数 B双操作数 C. 无操作数 D. 多操作数 E. 存放器寻址方式 F存放器间接寻址方式 G堆栈寻址方式 H. 相对寻址方式7以下说法中( )是正确的。 A半导体ROM信息可读可写,且断电后仍能保持记忆 B. 半导体ROM是非易失性的,断电后仍旧能保持记忆 C. 半导体ROM是易失性的,断电后不能保持记忆 DEPROM是可改写的,因而也是随机存储器的一种8在CPU及主存之间参与Cache,能够提高CPU访问存储器的速度,一般状况下Cache的容量命中串,因此Cache容量( )A越大,越高,及主存越接近越好B越小,越高,及主存越差异大越好C. 越大,越高,只要几百K就可达90以上D越小,越高,只要几K就可达90以:二, 填空属 116位定点原码整数能表示的正数范围是二进制敷的,对应的十进制数是,能表示的负数范围是二进制数的,对应的十进制数是, 2三级构造的存储器系统的运行原理,是建立在程序运行的 原理之上的。在三级构造的存储系统中,这三级不同的存储器中存放的信息必需满意如下两个原那么,即:原那么和原那么。 3存放器干脆寻址的操作数在中,存放器间接寻址的操作数在中,指令执行的速度前者比后者三, 计算把正确的答案写进括号内(假如须要,可在二进制小数点后保存8位)。四,筒答题1简述计算机运算器部件的主要功能。2从功能区分,总线由哪3个局部(3种类型)组成,各自对计算机系统性能有什么影响。试题答案及评分标准一, 选择题(每小属3分,共24分) 1D 2。A 3B 4C 5C 6AEG 7B 8C二, 填空题(每空3分,共30分) 2局部性 一样性 包含性 3通用存放器 主存单元 快三, 计算题(每空2分,共24分)四, 筒答题 1运算器部件是计算机五大功能部件中的数据加工部件。运算0S的首要功能是完成对数据的算术和逻辑运算,由其内部的ALU承当。运算器的第二项功能是暂存将参与运算的数据和中间结果,由其内部的一组存放器承当。另外,运算器通常还作为处理机内部传送数据的重要通路。2计算机的总线从它们承当的功能可以分为数据总线, 地址总线和限制总线3种类型,数据总线的位数和它的工作频率的乘积正比于数据传送的最高吞吐量,地址总线的位数确定了可以干脆访问的内存空间范围。一, 选择题(每题3分共24分) 1以下数中最小的数是( )。A(101001)2B.(52)8 C(00101001)BcD D(233)1621946年研制胜利的第一台计算机称为一,l949年研制胜利的第一台程序内存的计算机称为。( ) AEDVAC,MARKI BENIAC,EDSACCENIAC,MARKI DENIAC,UNIVACI3冯·诺依曼机工作方式的根本特点是( )。 A多指令流单数据流B按地址访问并依次执行指令C堆栈操作 D存储器按内部选择地址4两个补码数相加,只有在最高位一样时会有可能产生溢出,在最高位不同时( )。A有可能产生溢出 B会产生溢出 C肯定不会产生溢出 D不肯定会产生溢出5在指令的寻址方式中,存放器寻址,操作数在( )中,指令中的操作数是( ).A通用存放器 B存放器编号C内存单元 D操作数的地址E操作数地址的地址 F操作数本身G指令 6关于操作数的来源和去处,表述不正确的选项是( )。A第一个来源和去处是CPU存放器B第二个来源和去处是外设中的存放器C第三个来源和去处是内存中的存贮器D第四个来源和去处是外存贮器 7对磁盘进展格式化,在一个记录面上要将磁盘划分为假设干,在这根底上,又要将划分为假设干。( )A磁道,磁道,扇区 B扇区,扇区,磁道C扇区,磁道,扇区 D磁道,扇区,磁道8在采纳DMA方式的I0系统中,其根本思想是在( )之间建立干脆的数据通路。ACPU及外围设备 B主存及外围设备C外设及外设DCPU及主存二, 填空题(每空3分,共30分) 1计算机系统由硬件系统和软件系统构成,计算机硬件由, , , 输入设备和输出设备等五局部组成。 2运算器是计算机进展数据处理的部件,主要具有算术运算和的处理功能。运算器主要由, , 和假设干限制电路组成。 3执行一条指令,要经过,和所规定的处理功能三个阶段完成,限制器还要保证能按程序中设定的指令运行次序,自动地连续执行指令序列。三, 计算题(每题l2分,共24分)用补码运算方法计算X+Y的值及运算结果的特征(几个标记位的值):1X=0.1011 Y=0.1lOO2X= -0.1011 Y=0.1001四, 简答题(每题11分。共22分) 1简述计算机运算器部件的主要功能。 2在教学计算机的总线设计中,提到并实现了内部总线和外部总线,这指的是什么含义他们是如何连接起来的如何限制二者之间的通断以及数据传送的方向一, 选择题(每题3分,共24分) 1C 2B 3B 4C 5AB 6D 7A 8B二, 填空题(每空3分共30分) 1运算器· 限制器 存储器2逻辑运算 算术逻辑单元ALU 累加器 各种通用存放器3读取指令 分析指令 执行指令三, 计算题(每题l2分。共24分j (1)X=0.1011 Y=0.1100X补 O0 1011 Y补 +00 1100 01 0111 (2)X=一01011 Y一0100lX补 11 0101 Y补 +00 1001 11 1110 (无进位,结果非零,不溢出,符号位为负)四, 简答题(每题11分,共22分) 1运算器部件是计算机五大功能部件中的数据加工部件。运算器的首要功能是完成对数据的算术和逻辑运算,由其内部的ALU承当。运算器的第二项功能是暂存将参与运算的数据和中间结果,由其内部的一组存放器承当。另外,运算器通常还作为处理机内部传送数据的重要通路。 2在教学计算机的总线设计中,CPU侧运用的数据总线被称为内部总线,在内存储器和IO接口一侧运用的数据总线被称为外部总线,他们经过双向三态门电路实现相互连接,而双向三态门电路本身就有一个选择接通或断开两个方向的数据信息的限制信号,还有另一个选择数据传送方向的限制信号,只要根据运行要求正确地供应出这2个限制信号即可。一, 选择题(每题3分,共30分)2021年1月 1冯·诺依曼机工作方式的根本特点是( )。 A多指令流单数据流 B按地址访问并依次执行指令C堆栈操作 D存储器按内部选择地址 2计算机系统中的存储器系统是指 ,没有外部存储器的计算机监控程序可以存放在中。() ARAM,CPU BROM,RAM C主存储器,RAM和ROM D主存储器和外存储器,ROM 3某机字长l6位,采纳定点小数表示,符号位为1位,尾数为15位,那么可表示的最大正小数为 ,最小负小数为 。( )A+(2161),一(1215) B+(215一1),一(12-16)C+(12-15),一(12-15)D+(2151),一(12-15)4在定点数运算中产生溢出的缘由是( )。 A运算过程中最高位产生了进位或借位 B参与运算的操作数超出了机器的表示范围C运算的结果的操作数超出了机器的表示范围D存放器的位数太少,不得不舍弃最低有效位 5间接寻址是指( )。 A指令中干脆给出操作数地址B指令中干脆给出操作数 C指令中间接给出操作数D指令中间接给出操作数地址 6输入输出指令的功能是( )。 A进展算术运算和逻辑运算 B进展主存及CPU之间的数据传送C进展CPU和I0设备之间的数据传送D变更程序执行的依次7某计算机的字长是8位,它的存储容量是64KB,假设按字编址,那么它的寻址范围应当是( )。AO一128K BO一64KC032K DO一16K8假设主存每个存储单元为16位,那么( )。 A其地址线也为16位B其地址线及l6无关C其地址线为8位 D其地址线及l6有关 9在计算机IO系统中,在用DMA方式传送数据时,DMA限制器应限制( )。A地址总线 B数据总线 C限制总线 D以上都是 10在计算机总线构造的单机系统中,三总线构造的计算机的总线系统由( )组成。A系统总线, 内存总线和IO总线 B数据总线, 地址总线和限制总线 C内部总线, 系统总线和IO总线 , DISA总线, VESA总线和PCI总线二, 填空题(每空2分。共32分) 1主频是计算机的一个重要指标,它的单位是;运算速度的单位是MIPS,也就是 。 2十进制到二进制的转换,通常要区分数的 局部和 局部,并分别 和 局部两种不同的方法来完成。3寻址方式要解决的问题是如何在指令中表示一个操作数的地址,如何用这种表示得到操作数, 或怎样计算出操作数的地址。表示在指令中的操作数地址通常被称为 ;用这种形式地址并结合某些规那么,可以计算出操作数在存储器中的存储单元地址,这一地址被称为数据的 。4三级不同的存储器,是用读写速度不同, 存储容量不同, 运行原理不同, 管理运用方法也不尽一样的不同存储器介质实现的。高速缓冲存储器运用 实现主存储器运用 实现,而虚拟存储器那么运用 上的一片存储区。 5在计算机主机和IO设备之间,可以采纳不同的限制方式进展数据传送。通常分为以下五种方式,即 , , , 一和。,三, 计算题(共28分)1写出X=10llll01,Y=00101011的双符号位原码, 反码, 补码表示,并用双符号补码计算两个数的差。(每空2分,共18分)2把正确的答案或选择写进括号内(二进制须要小数点后保存8位)(每个2分,共10分)(071)10=( )BcD=( )2=( )16(1AB)16=( )2=( )10四, 简答题(每题5分,共10分) l-高速缓冲存储器在计算机系统中的主要作用是什么,用什么类型的存储器芯片实现,为什么 2开中断,关中断的含义是什么他们的作用是什么一, 选择题(每题3分。共30分)1B 2D 3C 4C 5D6C 7B 8B 9D l0B二, 填空题(每空2分,共32分) 1MHZ 每秒百万指令数2整数 小数 除2取余数 乘2取整数3形式地址 物理(有效)地址 4静态存储器芯片 动态存储器芯片 快速磁盘设备 5程序干脆限制方式 程序中断传送方式 干脆存储器存取方式IO通道限制方式 外围处理机方式三, 计算题(共28分) 1(每空2分,共18分) 2(每个2分,共l0分) (0.71)10=(0.01110001)BcD=(010110101)2=(0B5)16(1AB)16=(000110101011)2=(427)10四, 简答题(每题5分。共10分) 1高速缓冲存储器,是一个相对于主存来说容量很小, 速度特快, 用静态存储器器件实现的存储器系统。它的作用在于缓鳃主存速度慢, 跟不上CPU读写速度要求的冲突。它的实现原理,是把CPU最近最可能用到的少量信息(数据或指令)从主存复制到CACHE中,当CPU下次再用这些信息时,它就不必访问慢速的主存,而干脆从快速的CACHE中得到,从而提高了得到这些信息的速度,使CPU有更高的运行效率。 2通常是在CPU内部设置一个“中断允许触发器,只有该触发器被置为“l状态,才允许CPU响应中断恳求,该触发器被置为“0状态,那么制止CPU响应中断恳求。为此,在指令系统中,为操作中断允许触发器,应设置“开中断指令(置“l中断允许触发器)和“关中断指令(清“0”中断允许触发器)。一, 选择题(每题3分。共30分)1完整的计算机系统应当包括( )。A运算器, 存储器和限制器B外部设备和主机C主机和好用程序D配套的硬件设备和软件系统 2迄今为止,计算机中的全部信息仍以二进制方式表示的缘由是,计算机硬件能干脆执行的只有 。( )A节约元件,符号语言 B运算速度快,机器语言和汇编语言c物理器件性能所致,机器语言 D信息处理便利,汇编语言 3以下数中最小的数是( )。A(1010010)2 B(512)8 C(00101000)BcD D(235)164定点数补码加法具有两个特点:一是符号位( );二是相加后最高位上的进位要舍去。 A及数值位分别进展运算B及数值位一起参及运算C要舍去 D表示溢出 5长度一样但格式不同的2种浮点数,假设前者阶码长, 尾数短,后者阶码短, 尾数长,其他规定均一样,那么它们可表示的数的范围和精度为( )。A两者可表示的数的范围和精度一样B前者可表示的数的范围大但精度低C后者可表示的数的范围大且精度高D前者可表示的数的范围大且精度高6马上寻址是指( )。A指令中干脆给出操作数地址B指令中干脆给出操作数 C指令中间接给出操作数 D指令中间接给出操作数地址 7在限制器中,必需有一个部件,能供应指令在内存中的地址,效劳于读取指令,并接收下条将被执行的指令的地址,这个部件是( )。AIP BIR CPC DAR8某计算机的字长是16位,它的存储容量是64KB,假设按字编址,那么它的寻址范围应当是( )。AO一64K B032K C064KB D032KB9在采纳DMA方式的IO系统中,其根本思想是在( )之间建立干脆的数据通路。ACPU及外围设备B主存及外围设备C外设及外设 DCPU及主存 10在单级中断系统中,CPU一旦响应中断,那么马上关闭( )标记,以防止本次中断效劳完毕前同级的其他中断源产生另一次中断进展干扰。A中断允许 B中断恳求C中断屏蔽 D中断响应二, 填空题(每空2分。共36分)1计算机字长一般指的是-,所谓n比特的CPU,其中的n是指-。 2任何进位计数制都包含两个根本要素,即和。在8进制计数中,基数为,第i位上的位权是。 3当前流行的计算机系统中,广泛采纳由三种运行原理不同, 性能差异很大的存储介质,来分别构建, -和-,再将它们组成通过计算机硬软件统一管理及调度的三级构造的存储器系统。4计算机输入输出子系统,通常由 -, - 和- 等3个层次的逻辑部件和设备共同组成,-用于连接计算机的各个部件为一体,构成完整的整机系统,在这些部件之间实现信息的相互沟通及传送。 5可以从不同的角度对打印机进展分类。从- 的角度来分,可以把打印机分成击打式和非击打式,击打式打印机又被分为 -和 - 两种。非击打式打印机是通过 -和- 等非机械撞击方式完成在纸上着色。三, 计算题(共24分) 1写出X=01101,Y=-00111的双符号位原码, 反码, 补码表示,并用双符号补码计算数的和。(每空2分,共18分) 。2将十进制数47化成二进制数,再写出它的原码, 补码表示(符号位和数值位共8位)。(每个2分,共6分)四, 简答题(每题5分。共10分) 1举例说明计算机中存放器寻址, 存放器间接寻址方式,从形式地址到得到操作数的寻址处理过程。2多级构造的存储器是由哪3级存储器组成的每一级存储器运用什么类型的存储介质,这些介质的主要特性是什么一, 选择题(每题3分共30分)1D 2C 3C 4B 5B6B 7C 8B 9B l0C二, 填空题(每空2分共36分) 1总线宽度 数据总线宽度 2基数 位权 8 8i 3高速缓冲存储器 主存储器 虚拟存储器4计算机总线 输入输出接口 输入输出设备 计算机总线5印字方式 点阵式 活字式 静电 喷墨三, 计算题(共24分)1(每空2分,共18分) 原码 反码 补码 X= Y=- 11Olll 11.1001 X+Y 00OllO 00OllO2(每个2分,共6分)(2)原码 00101111补码 00101111四, 简答题(每题5分共l0分) 1(1)存放器寻址,形式地址为存放器名(或编号),存放器中的内容为操作数; (2)存放器间接寻址,形式地址为存放器名(或编号),存放器中的内容为操作数的地址,再读一次内存得到操作数。 2多级构造的存储器是由高速缓存, 主存储器和虚拟存储器组成的。高速缓冲存储器运用静态存储器芯片实现,主存储器通常运用动态存储器芯片实现,而虚拟存储器那么运用快速磁盘设备上的一片存储区。前两者是半导体电路器件,以数字逻辑电路方式进展读写,后者那么是在磁性介质层中通过电磁转换过程完成信息读写。一, 填空题:把正确的答案填在括号内每空1分,共9分1( 1AB )16 = ( )2 = ( )10 2X= -0.1101X原 = ( )X补 = ( )-X补 = ( )Y= 0.0001 Y原 = ( ) Y补 = ( ) -Y补 = ( )Y-X 补 = ( )二, 选择题:把正确选择的答案代码填在括号内每个2分,共38分1虚拟存储器是运用高速 上的一片存储空间,来保存原本应存放在 中的信息,来解决 的 不够大,存放不下足够多的数据和程序的问题,这不仅确保更大容量的程序可以在配备比拟小容量的主存储器的系统中运行,还使得保存单位信息的 得到降低,因为存放同等数量信息时,运用磁盘比运用 的本钱要低得多。但是磁盘的读写速度很慢,而且只能以数据块的方式和主存储器交换数据,CPU不能干脆以字为单位读磁盘中的数据。根据以何种方式来管理和安排主存储器空间,可以把对存储器管理区分为 和 两种根本的管理方案。其中 存储管理中段的长度是程序本身的规模确定的,可变,会在主存储器中形成 , 存储管理中的页长是根据须要对程序存储区域人为划分的结果。A 磁带 B 存储容量 C 读写 D 平均价格 E 数据 F 磁盘G 页式 H 光盘 I 碎块 J 存储空间 K主存储器L 段式 M状态 N主存储器分段 O 动态分区 P 恳求分页2奇偶校验码中的偶校验实现的是在k个 位之外,增加 个校验位,使得新得到的 k + 1位的码字具有某种特性,即新的码字中取值为1的 总保持为 ,例如对应4位数据0101的校验位的值必定为 ,数据1101的校验位的值必定为 ,奇偶校验码中的码距为 。当一个选用偶校验规那么的合法码字中的一个信息位出现错误时,可以发觉这一出了错的码字中取值为 的总位数变成奇数,不再具有规定的特性。正是通过检查奇偶校验码的码字仍保持规定的特性来区分是否某一位信息出现了错误。A 0 B 存储容量 C 4 D 一个 E 地址 F 数据 G 1 H 2 I 多个 J 限制K 3 L 位数 M 主存储器 N 偶数 O 奇数三, 简答题共53分1何谓主存储器的多体构造?为什么它能提高主存储器的读写速度?8分2衡量硬磁盘的主要性能指标有哪些?硬磁盘是如何实现数据读写操作的?硬磁盘在计算机系统中发挥哪2种重要功能?10分3简洁说明常规针式打印机的组成和打印一个字符的工作过程。8分4在微程序的限制器中,运用哪个部件来接续每条指令不同的执行步骤?有哪些从当前微指令找到下一条微指令的方法至少说出3种?9分5在教学计算机的总线设计中,提到并实现了内部总线和外部总线,这指的是什么含义?他们是如何连接起来的?如何限制二者之间的通断以及数据传送的方向?8分6从原理上讲,假设不计算读取指令和检查有无中断恳求的处理过程,下述类型的指令各自要用几个执行步骤来完成相应的操作要求,并写出每一步完成的详细功能。10分 CPU内部的存放器和存放器之间的数据运算及传送, 主存储器的一个存储单元及一个累加之间的数据传送, 主存储器的2个存储单元之间的数据传送一, 填空题:每空1分,共9分1 (000110101011 )2 ( 427 )10 2 (1 1101 ) (1 0011) ( 0 110(0 0001) (0 0001) ( 1 1111 )( 0 1110 )二, 选择题:每个2分,共38分1F, K, K, B, D, K, L, G, L, I, G2F, G, L, N, A, G, H, G三, 简答题共53分18分主存储器的多体构造是指实现多个可以各自独立完成读写操作的存储器模块体,即它们的读写操作有可能在时间上重叠起来,而存储器的总容量为这些存储器体容量的总和。对单一的容量更大的存储器,在一个读写周期内,只能读写一个主存字,但对多个存储体组成的存储器,却可以在一个读写周期内启动多个存储体的读写操作,从而有可能完成多个存储字的读写操作,即提高了主存储器平均的读写速度。210分主要性能指标包括存储容量存储密度,读写速度,存储本钱,设备的牢靠性等,硬磁盘的写操作,是把要写入的一串二进制数据信息进展指定的编码得到一串脉冲信号,送到磁头的线圈以产生出变更的磁场,从而在磁盘外表的磁层中得到不同的磁化状态。读出操作那么是磁头经过被磁化的磁层时,感应那里的不同的磁化状态,并在磁头线圈中得到不同的电信号,经过放大及处理变成一串二进制数据信息。硬磁盘在计算机系统中既可以作为外存储器设备,以文件形式比拟长时间地保存程序和数据,也可以作为协助存储器实现虚拟存储器的功能。38分针式打印机由字符发生器, 打印头, 色带和走纸机构等组成,打印头安装多个大体纵向排列的打印针,每个打印针可以通过一个脉冲信号使其向前移动撞色带打印出字符字形的一个点,那么多个打印针同时运行,一次就可以打印出一个字符字形在纵向一列上的全部点,假设限制打印头向右移动一点距离,再打印出下一列上的全部点,几次后那么可以打印出一个完整的字符。49分运用微称序限制器中的下地址形成部件,通过从限制存储器中读出不同的微指令,来完成每一条指令不同执行步骤的限制功能,即接续指令不同执行步骤。通常可以在当前的微指令中的下地址字段,干脆给出下一条微指令的地址,或指明把当前的微指令的地址加1的结果值作为下一条微指令的地址依次执行,或把刚得到的指令的操作码经过变换或映射形成下一条微指令的地址微指令的功能分支,如此等等,当然还有其他多种给出下一条微指令的地址的方法。58分在教学计算机的总线设计中,CPU一侧运用的数据总线被称为内部总线,在内存储器和I/O接口一侧运用的数据总线被称为外部总线,他们经过双向三态门电路实现相互连接,而双向三态门电路本身就有一个选择接通或断开两个方向的数据信息的限制信号,还有另一个选择数据传送方向的限制信号,只要根据运行要求正确地供应出这2个限制信号即可。610分CPU内部的存放器和存放器之间的数据运算及传送,通常用一步可以完成;例如R0+R1®R0;主存储器的一个存储单元及一个累加之间的数据传送,通常用2步可以完成,第一步把主存储器的一个存储单元的地址送地址存放器,第二步读主存储器,并把读出的数据传送到指定的累加器中;主存储器的2个存储单元之间的数据传送,通常可以用4步完成,第一步把主存储器的一个存储单元的地址送地址存放器,第二步读主存储器,并把读出的数据保存在一个数据存放器中;第三步把主存储器的另外一个存储单元的地址送地址存放器,第四步执行写主存储器,即把保存在那个数据存放器中的数据写进存储器的指定单元中。一, 填空题:把正确的答案小数点后保存8位填在括号内。每空1分,共10分1 ( 0.71 ) 10 = ( ) BCD = ( )2 = ( )162 X= -0.1101 X原 = ( ) X补 = ( ) -X补 = ( )Y= 0.0001 Y原= ( ) Y补 = ( ) -Y补 = ( )X+Y 补 = ( )二, 选择题:把正确选择的答案代码填在括号内每个2分,共38分1在计算机系统中,高速缓冲存储器是被设置在 和 之间,用于解决 读写速度慢,跟不上 快速取得指令或数据的冲突;通常选用 存储器芯片实现。它及主存储器的读写原理不同,执行写入操作时,在把有关 信息写入选中的高速缓冲存储器的某一单元时,还应当将及这一信息相关的 信息或其中的一局部写入及之对应的标记字段;在执行读出操作时,不能仅仅只通过对原本用于读主存储器的地址信息进展译码去选择高速缓冲存储器的某一单元来取得所须要的数据,还必需通过检查高速缓冲存储器的有关单元的标记位的值,才能确定得到的是否是所要求的数据,这是因为高速缓冲存储器的 单元对应 的多个存储单元。依据被读单元的内容或其一局部来推断得到的是否是所须要的数据的原理运行的存储器被称为 存储器。 A 数据 B 一个 C主存地址 D 可以 E 多个 F 主存储器G 不行以 H 中心处理器CPU I ROM J 静态 K 动态 L RAM M 不行以 N高位 O 低位 P 限制 Q 读/写 R运行 S 关联相联2 根据IEEE标准,一个浮点数由1位 ,n位 和m位 组成,其中的 局部选用移码表示, 选用原码表示。该浮点数的数值范围主要取决于 的位数,而数据的表示精度主要取决于 的位数。浮点数的零是 均为零,非零值的规格化的浮点数尾数数值的 必定为1。 A 浮点数 B 阶码 C 一位 D 符号 E 多位 F 中心处理器CPU G 移码 H 尾数 I 动态 J 最高位 K 每一位 L 限制三, 简答题共52分1 为了提高计算机系统的输入/输出实力,可以在总线的设计及实现中采纳哪些方案? 它们各自解决的是什么方面的问题?10分2 在组合逻辑的限制器中,哪个部件通过什么方法来区分每条指令不同的执行步骤?在教学试验中,要扩展加进几条新指令,须要经过那几个设计步骤?又是通过什么方法并如何来协调原有指令及扩展指令用到的不同的限制信号的关系?10分3在PC机系统中,为了使选用CRT器件的显示器既能显示字符又能显示简洁的图形,在显示接口卡中包括那些功能部件?显示字符和显示简洁的图形的运行过程的主要区分是什么?8分4 干脆限制方式,程序中断方式和干脆内存访问方式在计算机系统的输入/输出过程中,各自的主要作用是什么?各自对CPU的运行负荷有什么样的影响?8分5 动态及静态存储器芯片在特性和运用场合两个方面有那些区分?8分6从概念上讲,有哪几种指令会通过给出一个新的指令地址来变更指令依次执行的状况?通常可以采纳什么方案在指令字中给出这一新的指令地址至少说出3种和其他有关信息?8分一, 填空题:每空1分,共10分11110001 ) BCD (0.10110101 )2 (0.B5)162 (1 1101 ) (1 0011) ( 0 1101 )(0 0001) (0 0001) ( 1 1111 )( 1 0100 )二, 选择题:每个2分,共38分1 F, H, F, H, J, A, C, B, F, S2 D, B, H, B, H, B, H, K, J三, 简答题共52分110分提高总线时钟的频率,以便在单位时间内完成更屡次数的数据传送;增加数据总线的位数,以便在每次数据传送时同时传送更多位数的数据;采纳成组数据传送BURST传送方式,使得在一组数据传送的过程中,尽可能地把发送地址和传送数据在时间上重叠起来;采纳多总线构造,使得多个数据同时通过不同的总线完成传送。最终到达在单位时间内传送尽可能多的数据的目的,即提高了输出输入实力。210分是通过节拍发生器的几个触发器的不同的编码状态来区分每条指令不同的执行步骤;在教学试验中,要扩展加进几条新指令,须要经过:。定义指令格式和指令功能;。划分指令执行步骤并确定每个步骤应完成的处理功能;。设计为支持每一步骤用到的限制信号的取值状态设计指令执行流程表;。写出这几条指令用到的每个限制信号的逻辑表达式;。把这些限制信号分组,安排到相应的现场可编程器件中,完成逻辑表达式的编译操作,并把产生的融丝编码的文件内容写入到每个芯片之中;在教学计算机中,这些扩展指令及原有指令用到的不同的限制信号,被安排在两类不同的现场可编程器件中,对应的同一个限制信号干脆连接在一起,并通过区分新老指令的一位限制信号使其中的一类现场可编程器件的输出有效,而使另一类现场可编程器件的输出呈现高阻态,以保证二者以互斥方式运行。38分包括显示存储器,字符发生器,产生视频信号的移位存放器等。显示字符时,是通过从显示存储器取得被显示字符的ASCII码和显示属性信息,再从字符发生器找到该字符字形的相应点阵信息,并经过移位存放器给出视频信号送到CRT器件。而显示图形时,显示存储器中存放的是图形中每个显示点像素的显示属性,要求显示存储器的容量足够大,它不再运用