模拟电路与数字电路复习题.docx
模拟电路与数字电路复习题一、 填空题1、 在本征半导体中掺入微量的五价元素,成为 N 型半导体,在本征半导体中掺入微量的三价元素,成为 P 型半导体,2、 集成运放的非线性应用常见的有:单门限比拟器 、滞回比拟器 和方波发生器。3、 在时间上和数值上均连续变化的电信号称为模拟信号 ;在时间上和数值上均离散的 电信号称为数字信号 ;4、 三极管的三种工作状态为:放大、截止、饱和。放大电路应遵循的根本原那么是: 发射 结正偏; 集电 结反偏。工作在放大区域的某晶体管,如果当IB从12uA增大到22uA时,IC从1mA变为2mA,那么它的值约为:_100_ 。5、 稳压管是一种特殊物质制造的面接触型 硅晶体 二极管,正常工作应在特性曲线的 反向击穿 区。6、 同相 比例运算电路的输入电流等于零, 反相 比例运算电路的输入电流等于流过反应电阻中的电流。7、 使放大器净输入信号增大的反应,称为_正反应。使放大器净输入信号减小的反应,称为_负_反应。8、 有一个二进制数码为:10010112= 75 10= 113 8= 4B H.9、 如果对键盘上108个符号进展二进制编码,那么至少要 7 位二进制。 10、 在数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路,在逻辑关系中,最根本的关系是与逻辑、或逻辑和非逻辑关系,对应的电路称为与门、或门和非门。11、 功能为有1出1、全0出0的门电路称为 或 门,实际应用中与非 门应用得最为普遍。12、 在正逻辑的约定下,1表示 高 电平,0表示低 电平。在负逻辑的约定下,“1表示 低 电平,“0表示 高 电平。13、 根本逻辑运算有: 与 、 或 和 非 运算。14、 具有“一样出1,相异出0功能的逻辑门是 同或 门,它的反是 异或 门。15、 两个二进制数相加时,不考虑低位的进位信号是 半 加器。不仅考虑两个_本位_相加,而且还考虑来自_低位进位_相加的运算电路,称为全加器。16、 将2004个“1异或起来得到的结果是 0 。17、 TTL门输入端口为“与逻辑关系时,多余的输入端可 悬空 处理;具有“或逻辑端口的CMOS门多余的输入端应接 低 电平。18、 在数字电路中,任何时刻的输出状态仅决定于该时刻输入信号的状态,而与信号作用前电路的状态无关,这种电路称为组合逻辑电路 19、 两个或非门构成的根本RS触发器的功能有清“0 、 置“1 和 保持 。电路中不允许两个输入端同时为 为高电平 ,否那么将出现逻辑混乱。20、 根据逻辑功能的不同特点,可以将数字电路分成两大类,一类称为组合逻辑电路 ,另一类称为时序逻辑电路 。21、 逻辑函数的反函数是 。对偶函数是: 。 22、 某函数,该函数的反函数= 。 23、 卡诺图是将代表 最小项 的小方格按 相邻 原那么排列而构成的方块图。24、 TTL 集成电路 74LS138 是 / 线译码器,译码器为输出低电平有效,假设输入为 A2A1A0=101 时,输出为 11011111 。25、 T触发器具有的逻辑功能是 保持 和 翻转 。26、 SR触发器的特性方程是: ,其约束条件为 SR=0 。27、 TTL集成JK触发器正常工作时,其和端应接 高 电平。28、 两片中规模集成电路10进制计数器串联后,最大计数容量为 100 位。29、 某计数器的输出波形如图1所示,该计数器是 6 进制计数器。30、 驱动共阳极七段数码管的译码器的输出电平为 低电平 有效。31、 负反应对放大电路的改善包括: 提高增益的稳定性 减少非线性失真 扩展频带 改变输入电阻和输出电阻.二、 判断题1、 P型半导体空穴是多数载流子,故带正电。 ( )2、 硅晶体二极管的导通电压为07V。 ()3、 在N 型半导体中如果掺入足够量的三价元素,可将其改型为P 型半导体。( ) 4、 因为N 型半导体的多子是自由电子,所以它带负电。( × ) 5、 PN 结在无光照、无外加电压时,结电流为零。( ) 6、 处于放大状态的晶体管,集电极电流是多子漂移运动形成的。( × )7、 由于三极管包含2个PN结,可采用2只二极管背靠背连接构成1只三极管。(× )8、 三极管在电路中有3种接法,分别为:共发射极、共集电极、共基极接法 ( )9、 放大电路中接有一个三极管,不知其型号,测出它的三个管脚的电位分别是10.5V、6V、 ,那么三极管是NPN锗管。 (× )10、 稳压二极管通常工作在反向电击穿状态。 ()11、 射极输出器也就是共发射极放大电路,电压放大倍数通常可以到达几十到几百。 (×)12、 集成运放的虚短就是指两点并不真正短接,但具有相等的电位。 ()13、 组合逻辑电路的输出只取决于输入信号的现态。 ()14、 集成运放只能处理直流信号,不能处理交流信号。 (×)15、 无关项对最终的逻辑结果无影响,因此可任意视为0或1。 ()16、 逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计 。(×)17、 组合逻辑电路中的每一个门实际上都是一个存储单元 (×)18、 虚地是指该点与地点相接后,具有地点的点位。 (×)19、 假设集成运放在使用时不接负反应,那么电路中的电压增益称为开环电压增益。 (×) 20、 集成运放在开环状态下,输入与输出之间存在线性关系。 (×)21、 只有电路既放大电流又放大电压,才称其有放大作用。(×)22、 可以说任何放大电路都有功率放大作用。()23、 放大电路中输出的电流和电压都是有源元件提供的。(×)24、 电路中各电量的交流成分是交流信号源提供的。(×)25、 放大电路必须加上适宜的直流电源才能正常工作。()26、 由于放大的对象是变化量,所以当输入直流信号时,任何放大电路的输出都毫无变化。(×)27、 无论在任何情况下,三极管都具有电流放大能力。 × 28、 固定式偏置共发射极放大电路是一种能够稳定静态工作点的放大器。 × 29、 采用适当的静态起始电压,可到达消除功放电路中交越失真的目的。 30、 或逻辑关系是“有1出1,全0出0。 31、 JK触发器的特征方程是:。 32、 仅具有保持和翻转功能的触发器是T触发器。 ×33、 逻辑变量的取值,比大。 × 34、 逻辑代数的三条重要规那么是:代入规那么、反演规那么、和对偶规那么。 35、 八路数据分配器的地址输入选择控制端有8个。 × 36、 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 × 37、 约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。 38、 时序电路不含有记忆功能的器件。 × 39、 计数器除了能对输入脉冲进展计数,还能作为分频器用。 40、 优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. 三、 单项选择题 把正确答案填在括号内1.假设使三极管具有电流放大能力,必须满足的外部条件是 C A发射结正偏、集电结正偏 B发射结反偏、集电结反偏 C发射结正偏、集电结反偏 D发射结反偏、集电结正偏 2. 射极输出器的输出电阻小,说明该电路的AA带负载能力强 B带负载能力差 C减轻前级或信号源负荷 D没有任何意义3. 由运放组成的电路中,工作在非线性状态的电路是C。A反相放大器 B差分放大器 C电压比拟器 D 同相放大器4、对于三极管的放大作用的实质,以下说法正确的选项是DA、三极管可把小能量放大成大能量B、三要管把小电流放大成大电流 C、三极管可把小电压放大成大电压D、三极管用较小的电流控制较大的电流 5. 在单管放大电路中,引入电流负反应,放大电路的输出电阻将 B A减小 B增加 C不变 D和信号源内阻有关6. 在深度负反应时,放大器的放大倍数 B A仅与根本放大器有关 B仅与反应网络有关C与根本放大器和反应网络密切相关 D与根本放大器和反应网络均无关7. 在整流电路中,设整流电路的输出电流平均值为IO,如果流过每只二极管的电流平均值IO,每只二极管的最高反压为,那么这种电路是 C A单相桥式整流电路 B单相全波整流电路C单相半波整流电路 D单相半波整流电容滤波电路8. 稳压管电路如图1所示,稳压管的稳定电压UZ1=15V,的稳定电压为UZ2=6V,那么电压等于 B A15 V B9V C6 V D20 V图1 图29整流电路如图2所示,输出电压平均值是12V,假设因故一只二极管损坏而断开,那么输出电压平均值是 D A9 V B12 V C20V D6 V10. 十进制数94对应的二进制数为 A。A1011110 B1100110 C1100100 D11、对于放大电路,所谓开环是指( B )。 而所谓闭环是指( B ) A.无信号源 B.无反应通路 C.无电源 D.无负载 A.考虑信号源内阻 B.存在反应通路 C.接入电源 D.接入负载12、直流负反应是指( C )。13、交流负反应是指( C )。14. 分压式偏置的共发射极放大电路中,假设VB点电位过低,电路易出现B。A截止失真 B饱和失真 C交越失真 D限幅失真 B 16、稳压管的稳压区是其工作在 C 。A.正向导通 B.反向截止 C.反向击穿17、放大电路在输入量不变的情况下,假设引入反应后( D ),那么说明引入的反应是负反应。A.输入电阻增大 B.输出量增大 C.净输入量增大 D.净输入量减小18. 具有“有0出1、全1出0功能的逻辑门是 A 。A与非门 B或非门 C异或门 D同或门19. 具有置“0、置“1、 保持和翻转功能的触发器是 D 。A根本RS触发器 B钟控RS触发器 CD触发器 DJK触发器20. 一个8进制计数器,至少需要的触发器触发器个数是 B 。A2 B3 C4 D521. 三输入的译码器,其输出端最多为 B 。A4个 B8个 C10个 D16个22. 以下表达正确的选项是 A A译码器属于组合逻辑电路 B存放器属于组合逻辑电路C555定时器属于时序逻辑电路 D计数器属于组合逻辑电路 23、函数F=AB+BC,使F=1的输入ABC组合为( D )AABC=000 BABC=010 CABC=101 DABC=11024. 函数F(A,B,C)=AB+BC+AC的最小项表达式为( A ) 。AF(A,B,C)=m0,2,4 B. (A,B,C)=m3,5,6,7CF(A,B,C)=m0,2,3,4 D. F(A,B,C)=m2,4,6,7258线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是C。A111 B. 010 C. 000 D. 10126十六路数据选择器的地址输入选择控制端有 C 个。27. 有一个左移移位存放器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是 A 。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-01112874LS138译码器的输入三个使能端E1=1, E2A = E2B=0时,地址码A2A1A0=011,那么输出 Y7 Y0是( C ) 。 A. B. C. D. 29. 一只四输入端或非门,使其输出为1的输入变量取值组合有( D )种。A15 B8 C7 D130N个触发器可以构成最大计数长度进制数为( D )的计数器。000001010011100101110111 A.N B.2N C.N2 D.2N31某计数器的状态转换图如下,其计数的容量为( B )A 八 B. 五 C. 四 D. 三32某触发的特性表如下A、B为触发器的输入其输出信号的逻辑表达式为( C )。ABQn+1说明00Qn保持010置0101置111Qn翻转A Qn+1 A B. C. D. Qn+1 B33某电路的真值表如下,该电路的逻辑表达式为( C )。A B. C DABCYABCY00001000001110110100110101111111四、 分析题1、画出如下图分压偏置电路的直流等效电路 2交流等效电路3以及微变等效电路。1直流通路 2交流通路 3微变等效电路2、分析如下图组合逻辑电路的功能。写出表达式,列出真值表并说明电路逻辑功能。解:1写出表达式2画出真值表 分析:当输入A、B、C中有2个或3个为1时,输出Y为1,否那么输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。3试分析如图3所示的组合逻辑电路。1. 写出输出逻辑表达式;2. 化为最简与或式;3). 列出真值表;4). 说明逻辑功能。1逻辑表达式2最简与或式:3 真值表A B C Y1Y20 0 0000 0 1100 1 0100 1 1011 0 0101 0 1 011 1 0011 1 1114逻辑功能为:全加器。4、分析图所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。【解】驱动方程:输出方程:将驱动方程带入JK触发器的特性方程后得到状态方程为:状态转换图如图:由图可知电路能自启动。5、在图P6.11计数器电路,说明这是多少进制的计数器。十进制计数器74160的功能表见表6.3.4。【解】图P6.11电路为七进制计数器。【解】电路的状态转换图如图A6.12。这是一个十进制计数器。7、写出 所示各电路的输出电压值,设二极管导通电压UD=V。 图T1.3 解:UO1=V, UO2=0V, UO3=V, UO4=2V, UO5=V, UO6=-2V。8、稳压管的稳压值UZ=6V,稳定电流的最小值IZmin=5mA。求 所示电路中UO1和UO2各为多少伏。 (a) (b) 图T1.4 解:左图中稳压管工作在击穿状态,故UO1=6V。右图中稳压管没有击穿,故UO2=5V。五、 计算题1)在图示的共射放大电路中,UCC=12V,RB=300k,RC=4k,RL=4k,RS=100,晶体管的b=40。1估算静态工作点;2计算电压放大倍数;3计算输入电阻和输出电阻。1估算静态工作点。由直流通路得解:2计算电压放大倍数。由交流通路和微变等效电路可得 ,得3计算输入电阻和输出电阻。2.试求图6所示各电路输出电压与输入电压的运算关系式。(a) (b) (c) (d) 图.6 解:在图示各电路中,集成运放的同相输入端和反相输入端所接总电阻均相等。各电路的运算关系式分析如下:(a) (b) (c) (d) 六、设计题:1、设计一个三人表决电路,结果按“少数服从多数的原那么决定。解:1设三人分别为A、B、C,同意为1,不同意为0,通过为1,不通过为0,列真值表:如以下图2写出表达式,并用卡诺图化简:2、用与非门设计一个组合逻辑电路,完成如下功能:当3个裁判2个主裁1个副裁中的多数或主裁认为杠铃已举起并符合标准时,按下按键,使灯亮,表示此次举重成功,否那么表示举重失败。解:根据题意:设主裁为A,两个副裁分别为B、C,同意通过为1,不同意通过为0, 举重结果用F表示,成功为1,失败为0,可列出如下真值表:ABCF00000010010001111001101111011111 根据真值表画出卡诺图如下:A BC000111100111111由卡诺图可知:逻辑电路如以下图:4、用十进制计数器74LS160接成二十九进制。置数法或者置零法都可以使用。CT74LS160管脚图及功能表如下图,其LD端为同步置数端,CR为异步复位端。解:1置数法接线如图:2清零法接线如图: