欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    2022年ADC采样控制电路设计 .pdf

    • 资源ID:35804990       资源大小:442.12KB        全文页数:4页
    • 资源格式: PDF        下载积分:4.3金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要4.3金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    2022年ADC采样控制电路设计 .pdf

    学生实验报告系别电子信息学院课程名称EDA 综合实验班级14无线技术实验名称ADC采样控制电路设计姓名实验时间2016年 11 月 14 日学号指导教师王红航成绩批改时间2016年月日报 告 内 容一、实验目的和任务1.学习用状态机对A/D 转换器 ADC0809 的采样控制电路的实现。二、实验原理介绍ADC0809 是 CMOS 的 8位 A/D 转换器,片内有 8 路模拟开关,可控制8 个模拟量中的一个进入转换器中。 ADC0809 的分辨率为 8 位,转换时间约 100us,含锁存控制的 8 路多路开关,输出有三态缓冲器控制,单5V电源供电名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 1 页,共 4 页 - - - - - - - - - 主要控制信号说明:如图8-5 所示, START 是转换启动信号,高电平有效;ALE是 3 位通道选择地址( ADDC 、ADDB 、ADDA )信号的锁存信号。当模拟量送至某一输入端(如 IN1 或 IN2 等) ,由 3 位地址信号选择,而地址信号由ALE 锁存;EOC是转换情况状态信号(类似于 AD574 的 STATUS) ,当启动转换约 100us后,EOC 产生一个负脉冲,以示转换结束; 在 EOC 的上升沿后, 若使输出使能信号OE 为高电平,则控制打开三态缓冲器,把转换好的8 位数据结果输至数据总线。至此ADC0809 的一次转换结束了。三、设计代码(或原理图) 、仿真波形及分析module ADC0809(D,CLK,EOC,RST,ALE,START,OE,ADDA,Q,LOCK_T); input7:0 D; /来自 0809 转换好的8位数据input CLK,RST; /时钟和复位信号input EOC; output ALE; output START,OE; output ADDA,LOCK_T; output 7:0 Q; reg ALE,START,OE; reg7:0REGL; /数据锁存输出parameter s0=0,s1=1,s2=2,s3=3,s4=4; /定义各状态子类型reg4:0 cs,next_state; reg LOCK; always (posedge CLK or posedge RST) /时序过程begin if(RST) cs=s0; else cs=next_state; end 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 2 页,共 4 页 - - - - - - - - - always (posedge LOCK) /寄存器过程if(LOCK) REGL=D; assign ADDA=0; assign ADDB=0; assign Q=REGL; assign LOCK_T=LOCK; always (cs or EOC) begin /组合过程case(cs) s0:next_state=s1; s1:next_state=s2; s2:if(EOC=1b1) next_state=s3; else next_state=s2; s3:next_state=s4; s4:next_state=s0; default : next_state=s0; endcase end always(cs) begin case(cs) s0:begin ALE=0;START=0;OE=0;LOCK=0;end /初始化 s1:begin ALE=1;START=1;OE=0;LOCK=0;end s2:begin ALE=0;START=0;OE=0;LOCK=0;end s3:begin ALE=0;START=0;OE=1;LOCK=0;end s4:begin ALE=0;START=0;OE=1;LOCK=1;end default :begin ALE=0;START=0;OE=0;LOCK=0;end endcase end endmodule 名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 3 页,共 4 页 - - - - - - - - - 从硬件仿真中,可以得到几组数据输出数字量模拟电压量0F 0.32 1F 0.65 2F 0.94 3F 1.20 当输出数字量不同时,它的电压量也就不同。其实就是数模转换过程。四、实验结论与心得通过本次实验,进一步掌握了状态机的verilog设计方法和设计仿真工具的使用,学习层次化设计方法。熟悉了状态机的设计思路和方法,通过对仿真波形的分析,对ADC0809控制 A/D 转换有了更深的理解。实验中通过A/D 转换将模拟信号转换为数字信号。通过引脚的锁定,我们最终能够在实验箱上看到仿真的结果。一分耕耘一分收获,只有自己动手做了才能够明白其中的意义。名师归纳总结 精品学习资料 - - - - - - - - - - - - - - -精心整理归纳 精选学习资料 - - - - - - - - - - - - - - - 第 4 页,共 4 页 - - - - - - - - -

    注意事项

    本文(2022年ADC采样控制电路设计 .pdf)为本站会员(C****o)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开