欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    实验一、(仿真)组合逻辑电路的设计与测试--振宇(12页).doc

    • 资源ID:35960112       资源大小:1.26MB        全文页数:12页
    • 资源格式: DOC        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    实验一、(仿真)组合逻辑电路的设计与测试--振宇(12页).doc

    -实验一、组合逻辑电路的设计与测试一、实验目的1、学会查阅数字芯片数据手册,掌握集成芯片的逻辑功能,了解芯片主要参数。2、熟悉常用仪器如函数发生器,台式数字万用表及数字示波器的使用方法,熟悉电压、电流等参数测量。3、掌握组合逻辑电路的设计与测试方法。4、认识竞争冒险现象,加深对竞争冒险现象产生的理解,学会消除竞争冒险。二、实验仪器直流稳压电源 、面包板及插线、数字示波器、台式数字万用表、函数信号发生器及相关芯片:74LS00、74LS20、74LS86、74LS04、 74LS02 、74LS08、发光二极管和少量阻容器件。三、数字电路实验步骤1、查阅与实验相关芯片资料,从网站下载芯片数据手册。2、列表,列出相关标准参数。3、测试方案设定,画出电路原理图,并用multisim10软件进行功能仿真测试。如何设计电路实现题设要求的逻辑功能,选择哪款芯片?考虑仪器、供电电源等各种误差,如何能测量准确?4、在实验室面包板上搭建系统、调试电路,测试逻辑功能,测量数据,绘制波形,并进行误差分析。5、按要求完成实验报告四、实验任务1、查阅实验过程中所用芯片技术手册,给出相关技术指标和逻辑功能真值表,画出芯片物理与逻辑引脚图。2、验证74LS00的逻辑功能,自行设计电路测试 VOL、VOH、 ICCL、ICCH等参数。 低电平输出电源电流ICCL和高电平输出电源电流ICCH 说明:芯片处于不同的工作状态,电源提供的电流是不同的。以与非门为例,ICCL是指所有输入端悬空,输出端空载时,芯片输出低电平时电源提供器件的电流。ICCH是指输出端空载,每个门各有一个以上的输入端接地,其余输入端悬空,芯片输出高电平时电源提供给器件的电流。通常ICCLICCH,它们的大小标志着器件静态功耗的大小。器件的最大功耗为PCCLVCCICCL。手册中提供的电源电流和功耗值是指整个器件总的电源电流和总的功耗。引脚图:7400芯片物理与逻辑引脚图:7486芯片物理与逻辑引脚图:7404芯片物理与逻辑引脚图: 7402芯片物理与逻辑引脚图: 验证74LS00的逻辑功能(1)电路图: 仿真结果:(2)VOL、VOH、ICCL、ICCH测量值:VOL、VOH、ICCL、ICCH测量值VOL(V)VOH(V)ICCL(mA)ICCH(mA)理论值0.23.4124测量值表1.13、用所提供的芯片设计1位半加器、1位全加器和1位数值比较器电路。按设计逻辑图搭建电路测试电路逻辑功能。1位半加、全加器和数值比较器电路设计 (1)1位半加器电路图:仿真结果:(2)1位全加器 电路图:仿真结果:(3)数值比较器电路图:1位数值比较器仿真结果:4、自行设计组合逻辑电路观察竞争冒险现象,并用输出并联电容法消除错误脉冲。值得注意的是因为每级门电路的传输延迟时间是ns级,时间非常短,示波器中不好观察,所以设计电路时可适当多增加几级传输延迟,譬如7级。同时用示波器观察时选择好触发档位,用us级的时间档观察尖峰窄脉冲。-第 12 页-

    注意事项

    本文(实验一、(仿真)组合逻辑电路的设计与测试--振宇(12页).doc)为本站会员(1595****071)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开