存储器与CPU的连接.ppt
计算机组成原理,存储器与CPU的连接,SRAM芯片-2114,1K4 SRAM,DRAM芯片-2164,64K1 DRAM,EPROM芯片-2716,2K8 EPROM,存储芯片引脚,地址引脚 数据引脚 读写控制 片选信号 / 芯片允许 电源 / 地线 其他,存储容量扩展,字长扩展(位扩展) 容量扩展(字扩展) 字长、容量同时扩展(字位同时扩展),字长扩展实例,21141K4位SRAM,由2片1K4位的芯片组成1K8位的存储器,容量扩展实例,由2片1K8位的芯片组成2K8位的存储器,字位同时扩展实例,由8片1K4位的芯片组成4K8位的存储器,74138译码器,74138的函数表,74139译码器,74139的函数表,设计步骤,分析地址空间分配 进行合理的芯片选择 制定地址译码方案 绘制存储器配置连接图 地址线的连接 数据线的连接 读/写命令线的连接 片选线的连接,例题1,设CPU有16根地址线,8根数据线,并用 作访存控制信号(低电平有效),用 作读写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K4位RAM;4K8位RAM;8K8位RAM;2K8位ROM;4K8位ROM;8K8位ROM及74LSl38译码器和各种门电路。画出CPU与存储器的连接图,要求主存的地址空间满足下述条件:最小8K地址为系统程序区,与其相邻的16K地址为用户程序区,最大4K地址空间为系统程序工作区。详细画出存储芯片的片选逻辑并指出存储芯片的种类及片数。,地址空间分配,芯片选择和译码方案,根据地址范围的容量及其在计算机系统中的作用,确定最小为8K系统程序区选一片8K8位ROM;与其相邻的16K用户程序区选2片8K8位RAM;最大为4K系统程序工作区选1片4K8位RAM。 将CPU的低13位地址线A12A0与1片8K8位ROM和两片8K8位RAM的地址线相连;将CPU的低12位地址线A11A0与1片4K8位RAM的地址线相连。,连接图,例题2,设CPU有16根地址线,8根数据线,并用 作访存控制信号(低电平有效),用 作读写控制信号(高电平为读,低电平为写)。现有下列存储芯片:1K4位RAM;4K8位RAM;8K8位RAM;2K8位ROM;4K8位ROM;8K8位ROM及74LSl38译码器和各种门电路。画出CPU与存储器的连接图,要求: (1)主存地址空间分配: 6000H67FFH为系统程序区; 6800H6BFFH为用户程序区。 (2)合理选用上述存储芯片,说明各选几片。 (3)详细画出存储芯片的片选逻辑图。,地址空间分配,选择存储芯片,由6000H67FFH系统程序区的范围,应选1片2K8位的ROM,无需选4K8位和8K8位的ROM,否则就浪费了。 由6800H6BFFH用户程序区的范围,应选2片1K4位的RAM芯片,选其他芯片也必然浪费。,连接图,例题3,某机器中,已知配有一个地址空间为0000H3FFFH的ROM区域。现在再用一个RAM芯片(8K8)形成40K16位的RAM区域,起始地为6000H。假设RAM芯片有和信号控制端。CPU的地址总线为A15A0,数据总线为D15D0 ,控制信号为 (读/写)、 (访存),要求: (1)画出地址译码方案。 (2)将ROM与RAM同CPU连接。,地址空间分配,对A15A13译码,则译码器的输出地址范围如下表所示:,译码方案,连接图方案1,连接图方案2,