pcb布线经验.doc
pcb布线经验第一篇 PCB布线 -n!.PsGO> 在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。 -aoN:ERb 自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通, 然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。 :74? 对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真谛。 9Z6 ;8E kE,NG9P 1 电源、地线的处理 +=| Q'V 既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、 地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 KKa"Ba$g 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述: 9O?.0L (1)、众所周知的是在电源、地线之间加上去耦电容。 _I&0HRi (2)、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线电源线信号线,通常信号线宽为:0.20.3mm,最经细宽度可达0.050.07mm,电源线为1.22.5 mm *dRL3c= 对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用) 45edyQ (3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。 bh6Mh< + lB1- ;ng 2 数字电路与模拟电路的共地处理 tKo A:M 现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。 7sC$hm 数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。 )mB+#T<k- xFHc+m' m 3 信号线布在电(地)层上 <3LyNG. 在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。 d3L.5X |9yVFu 4 大面积导体中连接腿的处理 >+7+ gSD#: 在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:焊接需要大功率加热器。容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。 !Jh-v 9 !Og(l 5 布线中网络系统的作用 )V!9& 在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。 9FP6Z4 标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。 %Fa/82:- " #;RJJZg 6 设计规则检查(DRC) " nq4! 布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面: WQ'z?P d0Py37V (1)、线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。 pT>w1Kk (2)、电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地方。 ecA:y!N (3)、对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。 I?G m (4)、模拟电路和数字电路部分,是否有各自独立的地线。 pD9*WKEf* (5)后加在PCB中的图形(如图标、注标)是否会造成信号短路。 u_dTJ, m (6)对一些不理想的线形进行修改。 |P$tLOrG (7)、在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。 .>zXz%p (8)、多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。 t4GG 下面的问题,属于网友经常提问的。现在把问题和解答整理出来。 DxdiXfj A.常用软件的下载问题 7"yAe,l B.Protel常见操作问题 #Q.A)5_ C.Protel中常用元件的封装 EuMzb"G9p D.由SCH生成PCB时提示出错(Protel) 1z5 _ E.电容,二极管,三极管,有源晶振等器件的极性 z4!TK ps F.不同逻辑电平的接口 5D8V)i St7ZyN1 G.电阻,电容值的识别 sMlY!3I x KC9_H> 3 jZPv;9OC bWOKI1 A.常用软件的下载问题: v1_'P AXu Protel99se,Protel2004从哪里可以下载到 &nL'R 在 :ciS Y 1vk& ; B.Protel常见操作问题: j;6kN-jx 如何将原理图中的电路粘贴到Word中 _T?0L tools->preferences->Graphical Editing,取消Add Template to Clipboard,然后 +AkAMZ"Mg 复制 hC- 9 zV _dO 如何切换mil和mm单位 :'p+Qlc 菜单View->Toggle Unit,或者按Q键 Zpc R v3>jXf 取消备份及DDB文件减肥: 7HfA.|m "File"菜单左边一个向下的灰色箭头 C_Dv- d preference->create backup files Q|T9 tc-> design utilities->perform compact after closing Vx5 NABVU0 如何把SCH,PCB输出到PDF格式 o m9zb&tu 安装Acrobat Distiller打印机,在acrobat 5.0以上版本中带的。然后在Protel里 BuwJR Ql. 的打印选项里, JSKAlw 选择打印机acrobat Distiller即可。 xi 3 fc m84 如何设置和更改Protel的DRC(Design Rules Check) (Qf"|3R4 菜单Design->rules。只针对常用的规则进行讲解: #0*OkZMt * Clearance Constraint:不同两个网络的间距,一般设置>12 mil,加工都不会出 )Z+5: 问题 (QoVr * Routing Via Style:设置过孔参数,具体含义在属性里有图。一般hole size比导 LA)B"J 线宽8mil以上,diameter e3YdHp 比hole size大10mil 以上 E 0k1yA * Width Constraint:导线宽度设置,建议>10mil *d%UHby, zG%ZDH82_ uoX #<1J C.Protel中常用元件的封装 9gS.G2 z'9Mg&> 以下元件在Protel DOS Schematic Libraries.ddb,Miscellaneous Devices.ddb(以 Gb?O-z%8* 上 $ 2/T 是schlib)Advpcb.ddb,Transistors.ddb,General IC.ddb(以上是PCBlib)等库文件中, '4X1pqt 可 s3., N| 以使用通配符“*”进行查找。另外,希望大家把自己做的封装传到ftp上共享,这样可 8N58w)%7 以节省时间。 582'-=+ Ob|/NN 直插 表贴 ; Em,M"o 电阻,小电感 axial0.3/axial0.4 0805/0603等 wn$:L9"YN 小电容 RAD0.1/ RAD0.2 0805/0603等 N$j I&SI? 电解电容 (RB.2/.4) 1210/1812/2220等 ji &*0GJQ 小功率三极管 TO-92A/B AlgG?/! SOT-23 fGv.T_d 大功率三极管(三端稳压) T0-220 1%gQP 小功率二极管 DIODE-0.4 自己做 (5"BKu1t 双列IC DIPxx SO-xx xx代表引脚 o6 +5 数 J6!t"eB+ lRn6Zh 有源晶振 DIP14(保留四个顶点,去掉中间10个焊盘) Yg;g! 四方型IC 大部分需要自己用向导画,尺寸参照datasheet Cf_Ik 接插件 SIPxx/IDCxx,DB9/DB25(注意male/female的区别)等 D&WXa|EOK 电位器,开关,继电器等 买好了元件,量好尺寸自己画 %Km_Sy7' 提醒:*使用封装时最好少用水平/垂直翻转功能 tPS.r.0# *自己建好的元件库或者PCB,一定要1:1的打印出来,和实际比较,以确保无误 dt"5;_P *有条件的话,尽量先买好器件,再定封装,可以节省很多眼泪 mI=7 'Mk ?lxI& h cU25V tR5zlm( D.由SCH生成PCB时提示出错(Protel) fB5Bh;K 9p!V?cH#8 sch编辑界面中选择design->updatepcb,在出现的对话框中按“Preview Change”按 jlER_I 钮 .2hQ!)+ ,选中 Only show Errors会列出所有错误 $ 8w eh3p HRU 错误类型 解决办法 q*A2>0O 1.footprint not found 确保所有的器件都指定了封装 ?ZS G4La 确保指定的封装名与PCB中的封装名一致 *&e+z-E 确保你的库已经打开或者被添加 "zw?AC6 2.node not found 确认没有“footprint not found” 类型的错误 Fm-W 编辑PCBlib,将对应引脚名改成没有找到的那个node y wk; 3.Duplicate sheet number degisn-options-organization,给每张子电路图编 #rV=!j| 号 C3 0b2 d"XS;l%< c YD|l E.电容,二极管,三极管等器件的极性问题: 7 KQQ( 2k"a%#H8 直插铝电解:负极附近有黑色的“-”标记,如果没有剪腿的话,长腿为正 T|ZZkNP|6 贴片钽电解:有横杠的一头为正 Z6>:k,-Ot 二极管: 有圈的一头为负 PBn(k>=+ 小功率三极管 F.不同逻辑电平的接口问题: h#Jsi gSR&CnqZ< CMOS<->TTL 电源电压相同的条件下可以兼容 .&|)u 3.3V->5V 一般可以直接驱动(以datasheet为准!) $ozNW;X 5V->3.3V 74LVT245/74LVT16245 s 7xRry 5V<->3.3V 74LVC4245/74LVC16245 Bf'jXM- ECL->TTL MC10125 niy' TTL->ECL MC10124 j U-=$' oN tZ;a E 3I'3 G.电阻,电容值的识别 o=9JKB -S,dG| 色环电阻: qsk71L 黑 棕 红 橙 黄 绿 蓝 紫 灰 白 :>3&"T. 0 1 2 3 4 5 6 7 8 9 qZ4+xF, yPQtS*t 最后一环表示精度,离其他几环比较远(一般是棕色) ZcWle4 倒数第二环表示阶数(10n) .<NXk"!y 前面的是有效数字 IqT > 例: “绿棕黑黑棕”这个电阻是510欧 .86.1 C|lMXp* 小电容: FN,uD:a 通常以三位数标注,以pf为单位 _$cBI_eA7 前两位是有效数字,最后一位表示阶数(为0时,可以空缺): z:2O/ho 例:“332”这个电容是3300 pf j ?mJ1J5 “471”这个电容是470pf ueg X “47”这个电容是47pF 'H9rq7 第二篇 co8w!W 如何实现PCB高的布通率以及缩短设计时间 < +9R 尽管现在的EDA工具很强大,但随着PCB尺寸要求越来越小,器件密度越来越高,PCB设计的难度并不小。如何实现PCB高的布通率以及缩短设计时间呢?本文介绍PCB规划、布局和布线的设计技巧和要点。 现在PCB设计的时间越来越短,越来越小的电路板空间,越来越高的器件密度,极其苛刻的布局规则和大尺寸的组件使得设计师的工作更加困难。为了解决设计上的困难,加快产品的上市,现在很多厂家倾向于采用专用EDA工具来实现PCB的设计。但专用的EDA工具并不能产生理想的结果,也不能达到100%的布通率,而且很乱,通常还需花很多时间完成余下的工作。 "D/ fB%h 9= Q'r 现在市面上流行的EDA工具软件很多,但除了使用的术语和功能键的位置不一样外都大同小异,如何用这些工具更好地实现PCB的设计呢?在开始布线之前对设计进行认真的分析以及对工具软件进行认真的设置将使设计更加符合要求。下面是一般的设计过程和步骤。 *t&l0 *N1i99 1、确定PCB的层数 QezK&iJg wf4Ql2,d 电路板尺寸和布线层数需要在设计初期确定。如果设计要求使用高密度球栅数组(BGA)组件,就必须考虑这些器件布线所需要的最少布线层数。布线层的数量以及层叠(stack-up)方式会直接影响到印制线的布线和阻抗。板的大小有助于确定层叠方式和印制线宽度,实现期望的设计效果。 $d=lDN <f6Ojf4 多年来,人们总是认为电路板层数越少成本就越低,但是影响电路板的制造成本还有许多其它因素。近几年来,多层板之间的成本差别已经大大减小。在开始设计时最好采用较多的电路层并使敷铜均匀分布,以避免在设计临近结束时才发现有少量信号不符合已定义的规则以及空间要求,从而被迫添加新层。在设计之前认真的规划将减少布线中很多的麻烦。 6K) )'g vaT 2、设计规则和限制 3l"E(qqZ KOQTvJ_# 自动布线工具本身并不知道应该做些什幺。为完成布线任务,布线工具需要在正确的规则和限制条件下工作。不同的信号线有不同的布线要求,要对所有特殊要求的信号线进行分类,不同的设计分类也不一样。每个信号类都应该有优先级,优先级越高,规则也越严格。规则涉及印制线宽度、过孔的最大数量、平行度、信号线之间的相互影响以及层的限制,这些规则对布线工具的性能有很大影响。认真考虑设计要求是成功布线的重要一步。 hTmj,H X)lPr$ a 3、组件的布局 V8Pn2mlo 9& j 为最优化装配过程,可制造性设计(DFM)规则会对组件布局产生限制。如果装配部门允许组件移动,可以对电路适当优化,更便于自动布线。所定义的规则和约束条件会影响布局设计。 ?q P =nJ E/TC% 在布局时需考虑布线路径(routing channel)和过孔区域。这些路径和区域对设计人员而言是显而易见的,但自动布线工具一次只会考虑一个信号,通过设置布线约束条件以及设定可布信号线的层,可以使布线工具能像设计师所设想的那样完成布线。 "x)DE, DtZm|)a 4、扇出设计 v,&2 !Zv o_q)"- 在扇出设计阶段,要使自动布线工具能对组件引脚进行连接,表面贴装器件的每一个引脚至少应有一个过孔,以便在需要更多的连接时,电路板能够进行内层连接、在线测试(ICT)和电路再处理。 Q-vO4 y nlW&(cH 为了使自动布线工具效率最高,一定要尽可能使用最大的过孔尺寸和印制线,间隔设置为50mil较为理想。要采用使布线路径数最大的过孔类型。进行扇出设计时,要考虑到电路在线测试问题。测试夹具可能很昂贵,而且通常是在即将投入全面生产时才会订购,如果这时候才考虑添加节点以实现100%可测试性就太晚了。 >IlAR;D ydQS"g 经过慎重考虑和预测,电路在线测试的设计可在设计初期进行,在生产过程后期实现,根据布线路径和电路在线测试来确定过孔扇出类型,电源和接地也会影响到布线和扇出设计。为降低滤波电容器连接线产生的感抗,过孔应尽可能靠近表面贴装器件的引脚,必要时可采用手动布线,这可能会对原来设想的布线路径产生影响,甚至可能会导致你重新考虑使用哪种过孔,因此必须考虑过孔和引脚感抗间的关系并设定过孔规格的优先级。 -d.3A $u D OeKW 5、手动布线以及关键信号的处理 fP58$pwu l9h8 尽管本文主要论述自动布线问题,但手动布线在现在和将来都是印刷电路板设计的一个重要过程。采用手动布线有助于自动布线工具完成布线工作。如图2a和图2b所示,通过对挑选出的网络(net)进行手动布线并加以固定,可以形成自动布线时可依据的路径。 Tmq Z!W? Ed 无论关键信号的数量有多少,首先对这些信号进行布线,手动布线或结合自动布线工具均可。关键信号通常必须通过精心的电路设计才能达到期望的性能。布线完成后,再由有关的工程人员来对这些信号布线进行检查,这个过程相对容易得多。检查通过后,将这些线固定,然后开始对其余信号进行自动布线。 8F YSt d+* 6、自动布线 /TICd2J .To:tN# 对关键信号的布线需要考虑在布线时控制一些电参数,比如减小分布电感和EMC等,对于其它信号的布线也类似。所有的EDA厂商都会提供一种方法来控制这些参数。在了解自动布线工具有哪些输入参数以及输入参数对布线的影响后,自动布线的质量在一定程度上可以得到保证。 #Hi&)p_ /v4SSQ+ 应该采用通用规则来对信号进行自动布线。通过设置限制条件和禁止布线区来限定给定信号所使用的层以及所用到的过孔数量,布线工具就能按照工程师的设计思想来自动布线。如果对自动布线工具所用的层和所布过孔的数量不加限制,自动布线时将会使用到每一层,而且将会产生很多过孔。 *)1Vs'!- E5G"QnxR>N 在设置好约束条件和应用所创建的规则后,自动布线将会达到与预期相近的结果,当然可能还需要进行一些整理工作,同时还需要确保其它信号和网络布线的空间。在一部分设计完成以后,将其固定下来,以防止受到后边布线过程的影响。 x ;,xd 1Dp n 采用相同的步骤对其余信号进行布线。布线次数取决于电路的复杂性和你所定义的通用规则的多少。每完成一类信号后,其余网络布线的约束条件就会减少。但随之而来的是很多信号布线需要手动干预。现在的自动布线工具功能非常强大,通常可完成100%的布线。但是当自动布线工具未完成全部信号布线时,就需对余下的信号进行手动布线。 9zYiG3 d (0#F""e 7、自动布线的设计要点包括: P3tG#cJ "C.7;Rvkp> 7.1 略微改变设置,试用多种路径布线; UqS -j| 7.2 保持基本规则不变,试用不同的布线层、不同的印制线和间隔宽度以及不同线宽、不同类型的过孔如盲孔、埋孔等,观察这些因素对设计结果有何影响; U?mf'RE 7.3让布线工具对那些默认的网络根据需要进行处理; bro 7.4信号越不重要,自动布线工具对其布线的自由度就越大。 U5CPkH1 15KV ) 8、布线的整理 pigscPF6 !-4gr?! 如果你所使用的EDA工具软件能够列出信号的布线长度,检查这些数据,你可能会发现一些约束条件很少的信号布线的长度很长。这个问题比较容易处理,通过手动编辑可以缩短信号布线长度和减少过孔数量。在整理过程中,你需要判断出哪些布线合理,哪些布线不合理。同手动布线设计一样,自动布线设计也能在检查过程中进行整理和编辑。 Kka8cG daB l%a= 9、电路板的外观 Fu4EEi n(1wdlEp 以前的设计常常注意电路板的视觉效果,现在不一样了。自动设计的电路板不比手动设计的美观,但在电子特性上能满足规定的要求,而且设计的完整性能得到保证 8VuZ,!WH# 第三篇 &E=4T2 PROTEL技术大全 nAP"1l8?0 i_H n</k/Mk sq+1(X 1.原理图常见错误: 22GnbA7O (1)ERC报告管脚没有接入信号: QJ#uhsMFp a. 创建封装时给管脚定义了I/O属性; 10X5VhP b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上; *D?(_+ c. 创建元件时pin方向反向,必须非pin name端连线。 ADYx.8M|9i (2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。 Z 7s;F= (3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。 K85_>C%g (4)当使用自己创建的多部分组成的元件时,千万不要使用annotate. L$1K7<i. 2.PCB中常见错误: CKv&Re (1)网络载入时报告NODE没有找到: >7OcjLg a. 原理图中的元件使用了pcb库中没有的封装; ?R;nL b. 原理图中的元件使用了pcb库中名称不一致的封装; i8Fs0U4" c. 原理图中的元件使用了pcb库中pin number不一致的封装。如三极管:sch中pin number 为e,b,c, 而pcb中为1,2,3。 G-kg (2)打印时总是不能打印到一页纸上: jg5UTkcs a. 创建pcb库时没有在原点; ntzR b. 多次移动和旋转了元件,pcb板界外有隐藏的字符。选择显示所有隐藏的字符, 缩小pcb, 然后移动字符到边界内。 b.#sm/ (3)DRC报告网络被分成几个部分: y7/PDBhe 表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找。 FZiZg; 另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件,减少文件尺寸和PROTEL僵死的机会。如果作较复杂得设计,尽量不要使用自动布线。 42fprt uie'Ky 在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。 <n(y-P =H%O?b 自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通, 然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。 R|iEvt *zq.C 对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真谛。 j'+ELKQ pp rejUR 1 电源、地线的处理 9B0fv Q& :G-1YA 既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、 地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 wepwX y" Vo,EVL 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述: 7R,qDp S Q"%S&#' 众所周知的是在电源、地线之间加上去耦电容。 %zzYleJ! 尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线电源线信号线,通常信号线宽为:0.20.3mm,最经细宽度可达0.050.07mm,电源线为1.22.5 mm >SoO4i8 对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用) l&L,7BX 用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。 2ev*CX6. 2、数字电路与模拟电路的共地处理 ;3;2h+U* D9BQID$R 现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。 + MPQv 数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。 B>z?ClH$R M-J<n>hl 3、信号线布在电(地)层上 rkDi+D6q L0Y0&y|R 在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。 uSN" vpc4D EI$>k 4、大面积导体中连接腿的处理 KjYAdia:H :,S98z# 在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:焊接需要大功率加热器。容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。 C/" vXv;1T 5、布线中网络系统的作用 0;<)Wt=i9 mchJmZA 在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。 f>polxB%N mi,&0xDe a 标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。 ik.A1j9oN W!T"m)S 6、设计规则检查(DRC) J00VTb 7oL#- 布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面: BU|#e5 3Ot!AlR 线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。 . pzC5Ah 电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地方。 rZg-|gr 对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。 jszK7$ 模拟电路和数字电路部分,是否有各自独立的地线。 '' O7= 后加在PCB中的图形(如图标、注标)是否会造成信号短路。 t. ='/!N 对一些不理想的线形进行修改。 "VG+1r+4 在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。 -h8vj5uG 多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。概述 pi<TFeeG 本文档的目的在于说明使用PADS的印制板设计软件PowerPCB进行印制板设计的流程和一些注意事项,为一个工作组的设计人员提供设计规范,方便设计人员之间进行交流和相互检查。 l vMlL5t :L44K5FL 2、设计流程 0ZoKXm1p PCB的设计流程分为网表输入、规则设置、元器件布局、布线、检查、复查、输出六个步骤. jB4) 2.1 网表输入 3 ak<9& 网表输入有两种方法,一种是使用PowerLogic的OLE PowerPCB Connection功能,选择Send Netlist,应用OLE功能,可以随时保持原理图和PCB图的一致,尽量减少出错的可能。另一种方法是直接在PowerPCB中装载网表,选择File->Import,将原理图生成的网表输入进来。 Sp4iE"n 2.2 规则设置 x8S7oO7 如果在原理图设计阶段就已经把PCB的设计规则设置好的话,就不用再进行设置 :8CvRO*< 这些规则了,因为输入网表时,设计规则已随网表输入进PowerPCB了。如果修改了设计规则,必须同步原理图,保证原理图和PCB的一致。除了设计规则和层定义外,还有一些规则需要设置,比如Pad Stacks,需要修改标准过孔的大小。如果设计者新建了一个焊盘或过孔,一定要加上Layer 25。 R"