欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    电子电路实验.ppt

    • 资源ID:48774222       资源大小:1.90MB        全文页数:14页
    • 资源格式: PPT        下载积分:18金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要18金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    电子电路实验.ppt

    电子电路实验现在学习的是第1页,共14页电子电路电子电路EDA实验实验二、实验设备二、实验设备 微型计算机 EDA实验箱 ZYE1502C 现在学习的是第2页,共14页实验一实验一 原理图输入设计组合逻辑电路原理图输入设计组合逻辑电路一、实验目的一、实验目的 通过简单组合逻辑电路的设计,初步了解CPLD设计的全过程和相关EDA软件 MAX+plusII的使用。掌握原理图输入的设计方法和流程,学会对实验开发系统中的CPLD的编程下载、硬件测试。二、实验内容二、实验内容 1.用基本的门电路设计一个5人表决决电路,参加表决者5人,同意为1,不同意为0,同意者过半数表决通过,绿指示灯亮,不通过则红指示灯亮。现在学习的是第3页,共14页实验一实验一 原理图输入设计组合逻辑电路原理图输入设计组合逻辑电路 2.按照利用MAX+plusII软件设计数字电路的流程,完成原理图输入、编译、仿真、引脚锁定、下载及硬件测试。3.实验连线:5个输入端D1、D2、D3、D4、D5所锁定的CPLD管脚接5个拨位开关,2个输出端信号管脚接相颜色的LED灯。现在学习的是第4页,共14页实验二实验二 原理图输入设计时序逻辑电路原理图输入设计时序逻辑电路一、实验目的一、实验目的 通过一个四位异步二进制加法计数器的设计,掌握CPLD设计的全过程和相关EDA软件MAX+plusII的使用。掌握层次化设计的方法。二、实验内容二、实验内容 1.用D触发器和门电路设计两位异步二进制加法计数器,完成原理图输入、编译、仿真和包装元件入库。现在学习的是第5页,共14页实验二实验二 原理图输入设计时序逻辑电路原理图输入设计时序逻辑电路 2.建立一个更高的原理图输入层次,利用以上获得的两位异步二进制加法计数器完成四位异步二进制加法计数器的设计,并完成编译、仿真、引脚锁定、下载及硬件测试。3.实验连线:清零端Reset接按键开关,clk时钟源(clk1Hz),四位输出D3、D2、D1、D0接四个LED灯。现在学习的是第6页,共14页实验三实验三 文本输入设计逻辑门电路文本输入设计逻辑门电路一、实验目的一、实验目的 熟悉MAX+plusII的文本设计全过程,掌握简单逻辑电路的VHDL描述、文本输入、仿真和硬件下载测试。二、实验内容二、实验内容 1.使用VHDL中定义的逻辑操作符,设计一个能同时实现与门、或门、与非门、或非门、异或门及反相器的基本门电路。要求输入端口为A、B。输出端口为YANDYOR、YNAND、YNOR、YXOR、YNOT。2.完成文本输入、编译、仿真、引脚锁定、下载及硬件测试。现在学习的是第7页,共14页实验四实验四 扫描显示电路的驱动扫描显示电路的驱动一、实验目的一、实验目的 1.了解八位七段LED数码管扫描显示的原理。2.学习同时使用文本输入和原理图输入设计数字电路方法。二、实验内容二、实验内容 1.使用VHDL的CASE语句,设计七段译码器程序,并完成文本输入、编译、仿真。现在学习的是第8页,共14页实验四实验四 扫描显示电路的驱动扫描显示电路的驱动 2.打开图形编辑窗,从宏功能元件库中调出74193,设计地址产生器。调出己设计好的七段译码器元件,按图示电路连接,组成扫描显示电路并完成原理图输入、编译、仿真、引脚锁定、下载及硬件测试。下载完毕后,数码管循环显示“F0”。现在学习的是第9页,共14页实验四实验四 扫描显示电路的驱动扫描显示电路的驱动 3.实验连线 清零信号RESET所锁定的管脚接按键开关。时钟CLK接时钟源(F=1Hz左右)。地址信号SEL2、SEL1、SEL0锁定的管脚同P37处的连接线孔SEL2、SEL1、SEL0相连。代表7段码驱动信写A、B、C、D、E、F、G锁定的管脚同PCLK处的连接线孔A、B、C、D、E、F、G相连。现在学习的是第10页,共14页实验五实验五 交通灯控制器设计交通灯控制器设计一、实验目的一、实验目的 了解较复杂数字系统的设计,学习VHDL的多层次设计方法。二、实验内容二、实验内容 依据交通常规“红灯停,绿灯行,黄灯提醒”,按表所示要求,完成交通灯控制器的VHDL多层次描述。要求将程序分成几个基本模块,首先对基本模块逐一完成文本输入、编译、仿真。然后输入顶层程序,并完成编译、仿真、引脚锁定、下载现在学习的是第11页,共14页实验五实验五 交通灯控制器设计交通灯控制器设计附:附:红、绿、黄灯和倒计时显示器的平面图现在学习的是第12页,共14页实验六实验六 多波形信号发生器设计多波形信号发生器设计一、实验目的一、实验目的 1.学习用VHDL设计波形发生器的方法,了解CPLD与D/A的接口技术。2.学习同时使用文本输入和原理图输入设计数字电路方法。二、实验内容二、实验内容 1.依据以下要求完成多波形信号发生器各单元电路的VHDL设计,即完成文本输入、编译、仿真。现在学习的是第13页,共14页实验六实验六 多波形信号发生器设计多波形信号发生器设计设计要求:设计要求:输出信号波形:输出信号波形:正向锯齿波、反向锯齿波、三角波、递增阶梯波。输出频率:输出频率:F0 F0/2 F0/5 (F0自定)2.用图形输入法完成顶层电路设计,并完成编译、仿真、下载。3.将CPLD与D/A连接,进行硬件测试。现在学习的是第14页,共14页

    注意事项

    本文(电子电路实验.ppt)为本站会员(石***)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开