欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    微型计算机原理与接口技术2006年考试题及答案B讲课稿.doc

    • 资源ID:52342353       资源大小:149KB        全文页数:16页
    • 资源格式: DOC        下载积分:20金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要20金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    微型计算机原理与接口技术2006年考试题及答案B讲课稿.doc

    Good is good, but better carries it.精益求精,善益求善。微型计算机原理与接口技术2006年考试题及答案B-微型计算机原理与接口技术2006年考试题及答案B一.选择(每题1分)下列各题四个选择项中,只有一个选项是正确的。请将正确选项号写在相应空位置上。1系统总线又称为_,这是指模块式微处理机机箱内的底版总线。1)主板总线2)内总线3)片内总线4)局部总线2目前市场上出售的台式PC机中Pentium4微处理器的主频一般为1)0.5GHz左右2)1GHz左右3)3GHz左右4)5GHz以上3.按诺依曼结构理论,下面哪个不是计算机组成部分:1)运算器2)控制器3)打印机4)复印机4程序设计人员不能直接使用的寄存器是_1)通用寄存器2)指令指针寄存器3)标志寄存器4)段寄存器5Pentium微处理器的结构之所以称为超标量结构,是因为下面哪一种原因?1)Pentium微处理器不仅能进行32位运算,也能进行64位运算2)Pentium微处理器内部含有多条指令流水线和多个执行部件3)数据传输速度很快,每个总线周期最高能传送4个64位数据4)微处理器芯片内部集成的晶体管数超过100万个,功耗很大6在任何时刻,存储器中会有一个程序是现役的,每一个现役程序最多可以使用_3个段4个段5个段6个段7Pentium微处理机配备了5个控制寄存器。其中没有定义,而供将来使用的是_1)CR12)CR23)CR34)CR48Pentium地址总线是32位的,它的内部数据总线的宽度是:1)16位2)32位3)64位4)36位9Pentium的寄存器可分为浮点寄存器、系统级寄存器等_大类。1)22)33)44)510属于系统级寄存器的是_。1)系统地址寄存器和控制寄存器2)通用寄存器和系统地址寄存器3)通用寄存器和控制寄存器4)系统地址寄存器和段寄存器11.下面是关于CPU与Cache之间关系的描述,其中正确的一条描述是:1)Cache中存放的是主存储器中一部分信息的映像2)用户可以直接访问Cache3)片内Cache要比二级Cache的容量大得多4)二级Cache要比片内Cache的速度快得多12.在保护方式下,段寄存器内存放的是_。1)段基址2)段选择符3)段描述符4)段描述符表基址13.通常,人们把用符号表示计算机指令的语言称为。1)机器语言2)汇编语言3)模拟语言4)仿真语言14.Pentium系统之所以为超标量计算机是因为采用了_。1)并行流水线结构2)数据与指令分离的Cache结构3)转移预测技术4)提高了时钟频率15Pentium系统内约定,一个字的宽度是_。1)1字节2)2字节3)4字节4)8字节16Pentium用来作为堆栈指针的寄存器是:1)EIP寄存器2)EBP寄存器3)ESP寄存器4)EDI寄存器17Pentium微处理机可访问的物理存储器的范围是_。1)4GB2)64TB3)4MB4)16GB18存储管理是由分段存储管理和_组成。1)分段部件2)分页部件3)分页存储管理4)虚拟管理19Pentium微处理机的分页存储管理系统把页的大小定义成_。1)16KB2)4MB3)4KB4)4GB20经分段存储管理部件分段之后生成的线性地址由_与12位偏移量组成。1)段地址寄存器和10位页目录索引2)段描述符表和10位页表索引3)10位页目录索引和10位页表索引4)10位页表索引和虚拟地址21段选择符(段寄存器)中请求特权级字段共_位。1)1位2)2位3)3位4)4位22多段存储管理方式中,每一个程序都拥有它自己的_,以及多种属于它自己的存储器段。1)段描述符2)段选择符3)段选择符和段描述符4)段描述符寄存器23符合汇编语言变量命名规则的变量名是_。1)MOV2)CX3)DATA4)LPT124Pentium微处理机是微处理机1)16位。2)32位。3)64位。4)准64位。25Pentium微处理机配置的超标量执行机构允许以并行方式执行。1)一条指令2)两条指令3)三条指令4)四条指令26Pentium标志寄存器上各标志位信息反映的是。1)寄存器堆栈中每一寄存器中的内容。2)Pentium微处理机的状态信息。3)Cache操作信息。4)存储器状态信息。27当前,在Pentium机中,常用来在系统中的各部件之间进行高速数据传输操作的系统总线是:1)ISA2)EISA3)PCI4)VESA28下面关于微处理器的叙述中,错误的是1)微处理器是用单片超大规模集成电路制成的具有运算和控制功能的处理器2)一台计算机的CPU可能由1个、2个或多个微处理器组成3)日常使用的PC机只有一个微处理器,它就是中央处理器4)目前巨型计算机的CPU也由微处理器组成29Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是:1)主存储器,Cache,寄存器,辅存2)快存,主存储器,寄存器,辅存3)寄存器,Cache,主存储器,辅存4)寄存器,主存储器,Cache,辅存30用MB(兆字节)作为PC机主存容量的计量单位,这里1MB等于多少字节?1)2102)2203)2304)24031Pentium微处理器在保护模式下对存储器进行访问时,段寄存器提供的是1)段选择符2)段基址3)段描述符4)偏移地址32下面是关于PCI总线的叙述,其中错误的是1)PCI支持即插即用功能2)PCI的地址线与数据线是复用的3)PCI总线是一个16位宽的总线4)PCI是一种独立于处理器的总线标准,可以支持多种处理器33Pentium微处理器在实施分页存储管理时,其最小页面的大小是1)256B2)4KB3)1MB4)4MB34下面关于总线的叙述中,错误的是1)总线的位宽指的是总线能同时传送的数据位数2)总线标准是指总线传送信息时应遵守的一些协议与规范3)Pentium机中的PCI总线不支持成组传送方式4)总线的宽带是指每秒钟总线上可传送的数据量二选择填空(每空1分)1Pentium微处理机的段寄存器(也称段选择符)是位的寄存器,用它可选择-个段的逻辑地址。(1)32位(2)16位(3)8位(4)64位(5)16KB(6)64TB(7)4GB(8)3.2GB2.Pentium微处理机实现的是和两级存储管理。(1)主存储器(2)磁盘(3)分段管理(4)Cache(5)分页管理(6)二级Cache3.在保护方式下,Pentium微处理机可以访问字节虚拟存储器地址空间和字节实地址存储器空间。(1)256KB(2)512KB(3)1MB(4)512MB(5)1GB(6)4GB(7)21GB(8)32GB(9)1TB(10)32TB(11)64TB(12)16TB注:GB=千兆TB=兆兆4Pentium微处理机段的转换过程是,由系统给出的地址以及程序给出的地址都是,它是由和组成。(1)实地址(2)逻辑地址(3)一个32位的基地址(4)一个16位的段选择符(5)一个只能在段内使用的32位的偏移量(6)20位的段的界限5Pentium微处理机共配备有段寄存器,它们都是的寄存器,它们的作用是用来。(1)8个(2)16个(3)6个(4)32位的(5)16位(6)从寄存器中选出所需的地址(7)从段描述符表中选出所需的段描述符(8)从段描述符中选出32位的基地址(9)从段描述符中选出段的界限。6Pentium微处理机浮点部件寄存器堆栈是由个、位的寄存器构成。(1)16个(2)32个(3)8个(4)3个(5)16位(6)32位(7)64位(8)80位7Pentium微处理机浮点部件的状态字寄存器内容反映的是。(1)浮点部件的全部状态和环境(2)浮点部件的数值(3)浮点部件的总线状态(4)Pentium微处理机的状态和环境8总线是一种,是由系统中各部件所共享,在的控制之下将信息准确地传送给。(1)公共信号(2)数据通道(3)专用地信号连线(4)主控设备(5)中断源(6)从属设备(7)信号源(8)存储器(9)寄存器三.填空题:(每空1.分)1目前微型计算机的基本工作原理是_的原理,其基本结构属于冯·诺依曼结构。2Pentium的指令指针寄存器EIP中存放的是_。3运算器中进行的各种算术运算操作归结为_两种最基本的操作。4Pentium微处理机规定了4个寄存器用于控制分段存储器管理中的数据结构位置。其中GDTR和IDTR称为_寄存器,LDTR和TR称为_寄存器。5中断包括_INTR和_NMI。6.指出下列指令语句中源操作数是_;目的操作数是_。MOVAX,0CFH7假设BX寄存器上的内容为0100H,下列指令执行后AX寄存器的内容分别是什么?MOVAX,1200H;(AX)=_MOVAX,BX;(AX)=_ADDAX,BX;(AX)=_8总线操作周期的4个操作阶段分别是,。四.判断题(对:;错:×)(每题1分)Pentium系统属于RISC类微处理机。RISC类的微处理机,为了减少访问内存的次数而增加寄存器的数目。Pentium数据寄存器可以存放8、16、32位二进制数据。Pentium系统的段寄存器为32位寄存器。Pentium的V流水线和U流水线都可执行任何指令。对一个段进行访问,必须将这个段的描述符装入到段寄存器中。Pentium段描述符是由8个字节共64个二进制位组成。Pentium分段用于程序保护,分页用于把程序映射到大小固定的虚拟页上。Pentium在进行分页转换中,页目录项的高20位页框地址是与物理存储器中的物理页是相对应的。线性地址是同一标准的不分段的地址空间内的32位地址。利用索引字段可以从拥有210个段描述符的段描述符表中选出任何一个段描述符。Cache的命中率是指命中Cache的次数与访问Cache的次数之比。当程序有高度的顺序性时,Cache更为有效。Pentium处理机是32位微处理机,因此其内部数据总线是32位的。RISC类微处理机采用大量通用寄存器,从根本上提高了CPU的运算速度,尤其适于在多任务处理的环境。系统地址寄存器只能在保护方式下使用,所以又称其为保护方式寄存器。异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种。运算器是存储信息的部件,是寄存器的一种。通常,微处理机的控制部件是由程序计数器、指令寄存器、指令译码器、时序部件等组成。Pentium微处理机配备有5个32位的控制寄存器:CR0、CR1、CR2、CR3、CR4。保存着跟任务有关的适合于所有任务的机器状态。在Pentium微处理机的指令指针寄存器EIP内存放着下一条要执行的指令在全局描述符表GDT(GlobalDescriptorTable)中存放供所有程序共用的段描述符。五简答题1什么是超标量技术?试说明超标量技术在Pentium上是怎样实现的?(3分)2试简单说明Pentium将逻辑地址转换成物理地址的过程。(3分)3试简单说明Pentium浮点部件的流水线操作8个操作步骤及操作过程。(4分)一答案:1.(2)2.(3)3.(4)4.(3)5.(2)6.(4)7.(1)8.(3)9.3)10.1)11.(1)12.2)13.2)14.1)15.2)16.3)17.1)18.3)19.3)20.3)21.2)22.1)23.4)24.2)25.2)26.2)27.3)28.1)29.3)30.2)311)323)332)343)二答案:1.2),5)2.3),5)顺序可以换3.11),6)4.2),4),5)5.3)5)7)6.3),8)71)8.2),4),6)三答案存储程序控制当前代码段内下一条要执行指令的偏移量相加和移位全局描述符表和中断描述符表局部描述符表和任务状态可屏蔽、不可屏蔽中断AX0CFH1200H0100H0200H总线请求和仲裁阶段寻址阶段数据传送阶段结束阶段四答案:1.错2.对3.对4.错5.错6.错7.对8.错9.错10对11错12对13错14错15错16对17对18错19对20错21错22对五答案1什么是超标量技术?试说明超标量技术在Pentium上是怎样实现的?(3分)在一个时钟周期内同时执行一条以上的指令(或在一个时钟周期内同时执行2条指令)的技术,称为超标量技术。在Pentium上,采用了U流水线和V流水线,从而实现了超标量操作运行。2试简单说明Pentium将逻辑地址转换成物理地址的过程。(3分)系统或程序给出的地址都是逻辑地址,经由分段部件,将逻辑地址转换成线性地址,若不分页,这个线性地址就是物理地址。若需要分页,则再由分页部件,将线性地址转换成物理地址。3试简单说明Pentium浮点部件的流水线操作8个操作步骤及操作过程。(4分)Pentium的浮点部件也采用了流水线操作技术,流水线操作由8个操作步骤组成:预取PF,首次译码D1,二次译码D2,存储器和寄存器的读操作EX,首次执行X1,二次执行X2,写浮点数WF和出错报告ER。其中,预取PF和首次译码D1与整数流水线中的前两个操作步骤共用,浮点部件的第3个操作步骤开始激活浮点指令的执行逻辑,然后执行后5个操作步骤。-

    注意事项

    本文(微型计算机原理与接口技术2006年考试题及答案B讲课稿.doc)为本站会员(1595****071)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开