2021年高等教育自学考试全国统一命题考试《计算机组成原理》试题14【附答案】.docx
-
资源ID:5267082
资源大小:1.09MB
全文页数:8页
- 资源格式: DOCX
下载积分:10金币
快捷下载
会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
2021年高等教育自学考试全国统一命题考试《计算机组成原理》试题14【附答案】.docx
2006年7月高等教育自学考试全国统一命题考试计算机组成原理 试卷(课程代码2318)一、单项选择题(本大题共16小题,每小题1分,共16分)在每小题列出的四个备选项中只有一个是符合题目要求的。请将其代码填写在题后的括号内。错选、多选或未选均无分。1若十进制数为22.25,则相应的二进制数为 【 】 A10110.01 B10110.1 C10111.01 D10110.0012对8位数二进制数,若真值x=-1101101,则x原 【 】 A11101101 B10010010 C11101100 D100100113某机字长16位,含一位数符,采用补码表示,则定点小数所能表示的绝对值最小负数为【 】 A-(1-2-15) B-2-16 C-2-15 D-2-14若待编信息位为1001110,则该代码的偶校验码为 【 】 A10011100 B100111010 C10011101 D1001110015补码加法运算是指 【 】 A取操作数绝对值直接相加,符号位单独处理 B操作数用补码表示,连同符号位一起相加 C操作数用补码表示,根据符号位决定实际操作 D操作数转换为真值后,再相加6在下列存储器中,存取速度最快的是 【 】 ACache B主存 C磁盘 D磁带7若有一个高速缓存Cache采用直接映象方式,Cache有32个块,块长为8个字,主存容量为4K字,则主存划分的块数为 【 】 A8 B64 C256 D512 8采用立即寻址方式,操作数在 【 】 A指令中 B寄存器中 C主存中 D磁盘中 9减少指令中地址个数的办法是采用 【 】 A寄存器寻址 B隐含寻址 C寄存器间址 D变址寻址10取指令所需地址的提供部件是 【 】 A指令寄存器 B程序计数器PC C状态寄存器 DIO接口寄存器11与微程序控制器相比较,组合逻辑控制器 【 】 A比较规整,速度较慢 B比较规整,速度较快 C不规整,速度较慢 D不规整,速度较快12在单处理机总线中,相对CPU而言 【 】 A地址线一般为输出信号线,数据线为双向信号线 B地址线一般为输入信号线,数据线为双向信号线 C地址线一般为双向信号线,数据线为双向信号线 D地址线一般为双向信号线,数据线为输入输出信号线13从设备是 【 】 A请求使用总线的设备 B获得总线控制权的设备 C启动总线传输的设备 D被主设备访问的设备14在异步方式下 【 】 A总线周期时间不固定,设备之间有握手信号 B总线周期时间不固定,设备之间无握手信号 C总线周期时间固定,设备之间有握手信号 D总线周期时间固定,设备之间无握手信号15WORM型光盘存储器是指 【 】 A多次写入型存储器 B可擦写存储器 C一次写入型存储器 D光磁盘存储器16下列各种信息记录方式中,编码效率最低的是 【 】 AMFM BNRZO CPM DNRZ1二、名词解释题(本大题共6小题,每小题2分,共12分)17寄存器18奇偶校验码19伪指令20机器周期21总线主设备22通道指令三、改错题(本大题共5小题,每小题2分,共10分)在下列各小题的表述中均有错。请改正。23指令寄存器用来存放下一条指令的地址。 ( )24微指令在主存中的存储位置称为微地址。 ( )25总线复用的传输方式是指不同的信号可以在多条信号线上同时传输。 ( )26在多重中断中,中断屏蔽用来屏蔽低级别的中断请求。 ( )27串行打印机是指打印机与主机之间采用串行接口。 ( )四、简答题(本大题共6小题,每小题5分,共30分)28简述静态存储器的读操作过程。29在CPU的状态寄存器SR中,一般应设置哪些常见的状态位来记录运行状态?30简述微程序控制的基本思想。31在一个串行传输系统中,每秒可传输10个数据帧,每个数据帧包含1个起始位、8个数据位及1个停止位。其波特率和比特率各是多少bs?32简述中断方式输入输出接口有哪些主要部件?33何谓DMA方式?请说明它的适用场合。五、计算题(本大题共1小题,10分)34用Booth算法计算6×(-3)。要求写出每一步运算过程及运算结果。六、设计题(本大题共2小题,第35小题10分,第36小题12分,共22分)35单总线CPU结构如下图所示,其中有运算部件ALU、寄存器Y和Z、通用寄存器R0R3、指令寄存器IR、程序计数器PC、主存地址寄存器MAR和主存数据寄存器MDR等部件。试拟出CPU读取并执行加法指令ADD(R2),R1的流程,指令中(R2)表示目的寻址为寄存器间接寻址,R1表示源寻址为寄存器寻址。36用32K×8位片的存储器芯片设计一个容量为128K×16位的存储器,地址总线A19A0(低),双向数据总线D15D0 (低),读写控制信号。 (1)该存储器需要多少片32K 8位片的存储器芯片?(2)请画出该存储器逻辑框图,并注明各种信号线。8