欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    《MOS存储器系统》PPT课件.ppt

    • 资源ID:54700809       资源大小:2.60MB        全文页数:45页
    • 资源格式: PPT        下载积分:11.9金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要11.9金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    《MOS存储器系统》PPT课件.ppt

    5.2 MOS集成电路设计、NMOS电路电阻NMOS反相器5.2 MOS集成电路设计NMOS反相器及版图(E/E NMOS)NMOS反相器及版图(E/D NMOS)NMOS与非门电路NMOS或非门电路及版图NMOS与或非门电路及版图CMOS反向器5.2.2 CMOS电路N阱 CMOS(1)初始氧化(2)淀积氮化硅层(3)光刻一,定义出N阱(4)反应离子刻蚀氮化硅层(5)N阱离子注入,注磷(6)退火(7)高温阱推进1.形成N阱 N N阱阱2 有源区的确定和场氧化(LOCOS)N沟道和P沟道晶体管所在的区域称为有源区需首先在不同MOS管之间进行场氧。(1)淀积氮化硅层(a)生成N阱后,去掉氧化层。(b)重新生长一层薄的SiO2层,作为薄氮化硅层与硅之间的缓冲层。(c)淀积一层薄氮化硅层,作为场氧氧化的掩膜。(d)确定有源区,即n型晶体管和P型晶体管所在区域。(2)光刻二有源区光刻,将以后作为有源区的二氧化硅层和薄氮化硅层保留下来。(图a)(3)氧化层生长在没有氮化硅层保护的区域生长一层较厚的氧化层。(图b)3 生长栅氧化层和生成多晶硅栅确定有源区后,开始制做MOS晶体管。(1)生长栅氧化层:(2)淀积多晶硅(3)光刻三:光刻多晶硅。4 形成P沟MOS晶体管(1)光刻四:P沟MOS晶体管源漏区光刻。(2)P沟源漏区掺杂。5 形成N沟MOS晶体管(1)光刻五:n沟MOS晶体管源漏区光刻。(2)n沟源漏区掺杂。6 光刻引线接触孔(1)氧化(2)光刻六7 光刻金属互连线蒸发或溅射工艺光刻7:互连线光刻8 光刻钝化孔淀积一层钝化层9 后工序加工(1)中间测试(2)划片(3)贴片(4)键合(5)封装(6)筛选(7)测试(8)老化CMOS与非门和或非门CMOS四输入端与非门电路CMOS传输门CMOS D触发器1 如图为一个CMOS的数字器件的纵向结构图,试画出其电路原理图,分析其功能,并画出真值表。二输入端与非门及真值表V1V2VO0010111011102 如图为一个CMOS的数字器件的纵向结构图,试画出其电路原理图,分析其功能,并画出真值表。二输入端或非门电路图及真值表V1V2VO0010101001105.3 半导体存储器电路(1)RAM静态RAM(SRAM)和动态RAM(DRAM)(2)ROM掩膜编程ROMPROMEPROME2PROMFLASH、随机存取存储器(RAM)(1)静态RAM(SRAM)双极型SRAM静态MOSRAM(2)动态RAM(DRAM)VCC通常接地写入信息时字线加高压,信息从位线写入读出信息时字线加高压,信息从位线读出由于电子会泄露,需要动态刷新,可以做成高容量RAM5.3.2 掩膜编程ROM掩膜编程的ROM可以通过接触孔的掩膜版来编程,也可以通过“存在”或“不存在”栅开启MOS管,或利用离子注入方法使MOS管永远截止或永远导通来编程每个单元里记录了“0”或“1”的信息1、可编程ROM(PROM)2、可擦除ROM(1)EPROM(紫外线擦除,电可编程)a)浮栅雪崩注入MOS结构(FAMOS)写入:管子原来不导通。在漏源之间加上较高电压后(如-25V),漏极PN结雪崩击穿,部分高速电子积累在浮栅上,使MOS管导通。b)叠栅注入MOS管SIMOS(Stacked-gate Injuction MOS)用N沟道管;增加控制栅 SIMOS管原来可导通,开启电压约为2V。注入电荷:在DS间加高电压,同时在控制栅加25V、50mS宽的脉冲。由于控制栅上有电压,所以需要的漏源电压相对较小。注入电荷后其开启电压达7V,不能正常导通。(2)E2PROM(电可擦除,电可编程)金属-氮化硅-氧化硅-半导体(MNOS)浮栅隧道氧化物(FLOTOX)特点:浮栅与漏区间的氧化物层极薄(20纳米以下),称为隧道区。当隧道区电场大于107V/cm时隧道区双向导通。EEPROM的缺点:擦写需要高电压脉冲;擦写时间长;存储单元需两只MOS管。(3)Flash memory采用新型隧道氧化层MOS管。隧道层更薄1015nm。在控制栅和源极间加12V电压即可使隧道导通。、专用集成电路的设计目的和分类通用IC芯片受功能和产品种类的限制,很多场合不足使用要求,需要用户定制IC。按设计风格分:1.全定制它主要基于晶体管级的芯片设计,芯片中的全部器件及互连线的版图都是按照系统要求进行人工设计的,密度高,速度快,面积小,功耗低,批量生产时经济好,但设计开发时间长,设计费用高,只适用于大量生产的通用IC或对性能有特殊要求的电路才适合全定制方式。5.4 专用集成电路设计2.半定制方式通常指门阵列和标准单元的设计方法,用户不需要最低层的设计,初期投资少,有利于CAD软件的设计。缺点是芯片的面积较大,利用率低,适用于设计成本低,生产批量小的芯片。这种设计方法,必须要送到半导体生产厂家作最后的加工。和LCA(1)PAL(可编程逻辑阵列)PAL采用溶丝实现连线的通断一旦编程后不能改写(2)GAL(通用逻辑阵列)GAL采用了更灵活的可编程I/O结构,采用了先进的浮栅工艺,电可擦除PAL 和GAL的基本门阵列部分是一样的。(3)CPLD(复杂可编程逻辑器件)

    注意事项

    本文(《MOS存储器系统》PPT课件.ppt)为本站会员(wuy****n92)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开