欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    LC5510接口电路及程序设计.ppt

    • 资源ID:54733236       资源大小:84.50KB        全文页数:11页
    • 资源格式: PPT        下载积分:11.9金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要11.9金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    LC5510接口电路及程序设计.ppt

    8.5 TLC55108.5 TLC5510接口电路及程序设计接口电路及程序设计TLC5510与FPGA接口电路nTLC5510是CMOS、8位、20MSPS模拟/数字转换器(ADC),它利用了半闪速结构。TLC5510用单5V电源工作,消耗功率100mW(典型值),具有内部采样和保持电路,具有高阻抗方式的并行口以及内部基准电阻(内部基准电阻使用VDDA可以产生标准的2V满度转换范围)。n与闪速转换器(flashconverters)相比,半闪速结构减少了功率损耗和晶片尺寸。通过在2步过程(2-stepprocess)中实现转换,可大大减少比较器的数目。转换数据的等待时间为个时钟。FPGA与TLC5510的接口电路图TLC5510与FPGA接口电路图的注释nFPGA_IO1提供TLC5510工作时钟。nFPGA_IO29接收TLC5510的采样数据。nFPGA_IO10为TLC5510提供输出使能信号OE,低电平有效。元件参数C1C70.01FC8C1447FFB1、FB2、FB3铁氧体磁环左表为TLC5510与FPGA接口应用电路元器件。TLC5510 VHDL采样控制程序设计TLC5510时序nTLC5510是以流水线的工作方式进行工作的。n它在每一个CLK(时钟)周期都启动一次采样,完成一次采样;每次启动采样是在CLK的下降沿进行,不过采样转换结果的输出却在CLK周期后,如果计算上输出延时td(D),从采样到输出需经2.5*CLK+td(D)。对于需要设计的采样控制器,可以认为,每加一个采样CLK周期,A/D就输出一个采样数据。n可以通过对FPGA系统时钟进行分频得到一个与TLC5510的工作周期相一致的CLK1送入TLC5510,就可以对TLC5510实现控制 TLC5510时序图TLC5510 VHDL采样控制程序TLC5510采样控制程序电路符号TLC5510 VHDL采样控制程序nlibraryieee;nuseieee.std_logic_1164.all;nentitytlc5510isnport(clk:instd_logic;-系统时钟noe:outstd_logic;-TLC5510的输出使能/OEnclk1:outstd_logic;-TLC5510的转换时钟ndin:instd_logic_vector(7downto0);-来自TLC5510的采样数据ndout:outstd_logic_vector(7downto0);-FPGA数据输出nendtlc5510;narchitecturebehavoftlc5510isnsignalq:integerrange3downto0;nbegin接下页nprocess(clk)-此进程中,把CLK进行4分频,得到TLC5510的转换时钟nbeginnifclkeventandclk=1thennifq=3thenq=0;nelseq=2thenclk1=1;-对系统CLK进行4分频nelseclk1=0;nendif;nendprocess;noe=0;-输出使能赋低电平ndout=din;-采样数据输出nendbehav;

    注意事项

    本文(LC5510接口电路及程序设计.ppt)为本站会员(wuy****n92)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开