欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    DDR原理简介及相关测试.ppt

    • 资源ID:61204419       资源大小:2.13MB        全文页数:30页
    • 资源格式: PPT        下载积分:20金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要20金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    DDR原理简介及相关测试.ppt

    学习报告一、DDR 2简介二、DDR EA量测一 DDR原理简介DDR SDRAM 全称为 Double Data Rate SDRAM,中文名为“双倍数据流 SDRAM”。DDR SDRAM 在原有的 SDRAM 的基础上改进而来。下图即为简单的DDR的数据传递方式。Input and output function descriptionDDR2Input and output function descriptionDDR2Bank:Bank表示一个存储阵列。在对一个存储单元进行寻址的时候,首先制定一个行地址,再制定一个列地址然后对其进行读写操作。Page:对于Bank里面的每一行的存储单元的总和即叫做Page。COLBITS:the number of column address bitsORG:the number of I/O(DQ)bits在DDR2初始化时候首先需要进行MRS(Mode Register Set)以及EMRS(Extended Mode Register Set)的配置。其中MRS 主要是对CAS latency,burst length,burst sequence,test mode,DLL reset,WR and various vendor specific options 实现DDR2的各种应用。EMRS主要是对DLL disable function,driver impedance,additive CAS latency,ODT(On Die Termination),single-ended strobe,and OCD(off chip driver impedance adjustment)。CAS Latency:CAS潜伏期。CAS为列地址选通脉冲,在列地址确定之后就可以传输数据,但是仍需要经过一段时间才会有数据发出,这段间隔的时间即为CAS潜伏期,简写为CL。Additive Latency:简称AL。在RAS命令之后会立即执行CAS命令,CAS命令发出到被设备执行的时间则成为AL。延时参数越小,内存运行速度越快,但是有的内存不能运行较低的延时,可能会丢失数据RL:Read Latency WL:Write Latency.RL=AL+CL.WL=RL-1Burst Length:突发长度。简称为BL,Burst模式是数据连续传输的方式,连续传输周期的数量就是突发长度BL。DM(DATA Mask)即为数据屏蔽。前面所提的数据传输的突发长度,如果连续写入数据其中有不需要的数据,就是通过DM信号来对其进行屏蔽。1个DM信号对应8个数据位(DQ),当DM为高电平时,则同一DQS/DQS#触发的数据被屏蔽。Precharge operation:预充电操作。预充电就是在对某一行进行完读写操作后,要对另一行进行寻址,就需要将原来的有效行关闭,重新发送行列地址,因此precharge命令就是关闭现有的工作行并开始新的行操作。Precharge命令在Clock的上升沿被触发,条件为CS,RAS and WE are LOW and CAS is HIGH。Precharge可以对一个Bank进行操作或者对所有的Bank进行同步操作,具体的设定通过A10,BA0,BA1,BA2来实现从Read到Precharge命令的最小时间为AL+BL/2+max(RTP,2)-2 CLKPrecharge命令必须在tRAS满足之后才能执行。同时read到precharge的最小时间还需要满足=tRTP。tRTP:在Read命令后,从Clock的上升沿到最后的四位预读取的时间就是tRTP (Read to Precharge)tRAS:DDR行有效至有效预充电的最短时间叫做tRAS.tRP:在发出Precharege命令之后还需要经过一段时间才允许发送RAS行有效命令打开新的工作行,这段时间被称为tRP。tRP越小,DDR运行速度越快。从Write到Precharge命令的最小时间为WL+BL/2+tWR在DDR进行写的时候,从Burst write完成到Precharge命令执行的时间被称为tWRPrecharge operationPrecharge operationRead to PrechargeWrite to PrechargeAuto Precharge operation当A10设定为高的情况下,Auto Precharge operation被使能。当Read命令后,在大于tRAS和tRTP被满足的条件下,在Read命令AL+BL/2的周期的CLK的边沿触发时出开始进行Auto Precharge。当Write命令后,在大于tWR满足的情况下,在CLK的边沿触发时开始Auto PrechargeODTOn Die TerminationOn Die Termination功能即可以对DQ,DQS/DQS,RDQS/RDQS,and DM的终端电阻进行开关,可以改善信号完整性。ODT通过EMRS来进行控制Refresh operation当 CLK的边沿触发到CS,RAS and CAS LOW and WE HIGH,Chip开始进入Refresh operation,在Refresh之前所有的Bank都必须被预充电,从预充电命令到Refresh命令执行的时间必须大于tRP。从一个refresh命令到另一个refresh命令的时间要大于tRFC(Refresh周期),Self Refresh operationSelf Refresh Command(SRC)可以在其他的系统关闭电源的情况下保持DDR中的数据,且此时也不需要外部时钟。CS,RAS,CAS and CKE 保持LOW with,WE HIGH 时在CLK的边沿触发SRC,此时ODT必须关闭.在进入Self Refresh模式后,除了CKE信号其他信号都不需要关注,但是电源必须稳定。在推迟Self Refresh模式之前必须保证外部时钟已经稳定二二 DDR EA量测量测Recommended DC operation conditionsDDR 3DDR 2AC and DC input Logic level for single-ended signals-DDR2AC and DC input Logic level for single-ended signals/Differential signalsDDR3VIH(AC),VIH(DC),VIL(AC)and VIL(DC)都受Vref的影响,Vref也有AC/DC之分,对于VIH(AC),VIH(DC),VIL(AC)and VIL(DC)计算式中的Vref应该被理解为Vref(DC).如下图所示。Differential Cross point voltage-DDR2Cross point voltage是指CLK/CL#DQS/DQS#交叉点处的电压值,实际的测试值到VDD/2处的值标示为Vix(input signal)/Vox(output signal).CLK/CLK#,DQS/DQS#,LDQS LDQS#,UDQS UDQS#的Vix,Vid须满足如下SPEC的要求Differential Cross point voltage-DDR3Cross point voltage是指CLK/CL#DQS/DQS#交叉点处的电压值,实际的测试值到VDD/2处的值标示为Vix.如下图所示。CLK/CLK#和DQS/DQS#的Vix必须满足SPEC的要求Setup time and Hold up timeSetup time:接收端需要数据提前于时钟沿稳定存在的时间Hold time:数据信号在被时钟触发后保持的时间定义:Address and control setup time(tIS)Address and control hold time(tIH)Data and DM setup time(tDS)Data and DM hold time(tDH)Setup time and Hold up time SPEC for DDR2注:tIS(base),tIH(base)的值为当CLK/CLK#的Diff slew rate为2V/ns,adress/CMD的slew rate为1V/ns的时候的基本值 tDS(base),tDH(base)的值为当DQS/DQS#的Diff slew rate为2V/ns,DQ的single-end slew rate为1V/ns的时候的基本值Setup time and Hold up time derating values for DDR2对于实际的setup time和hold time参照的SPEC的值因如右边公式其中的derating值应按照实际量测的slew rate值从下表查出Setup time and Hold up time SPEC for DDR3注:tIS(base),tIH(base)的值为当CLK/CLK#的Diff slew rate为2V/ns,adress/CMD的slew rate为1V/ns的时候的基本值 tDS(base),tDH(base)的值为当DQS/DQS#的Diff slew rate为2V/ns,DQ的single-end slew rate为1V/ns的时候的基本值Setup time and Hold up time derating values for DDR3对于实际的setup time和hold time参照的SPEC的值因如右边公式其中的derating值应按照实际量测的slew rate值从下表查出Single-ended signals Slew rateSlew rate即为信号上升和下降时的斜率值。Slew rate又分为Setup time时的上升和下降and Hold time时的上升及下降。具体的定义如下表所示Single-ended signals Slew rateSlew rate in Hold timeSlew rate in Setup time对于CLK/CLK#的量测还应包括low pulse width(tCL),High pulse width(tCH),period(tCK),Jitter(tJIT)

    注意事项

    本文(DDR原理简介及相关测试.ppt)为本站会员(豆****)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开