2022年计算机组成原理本科生期末试卷二 .docx
精品_精品资料_本科生期末试卷 二一挑选题(每道题1 分,共 10 分)1 六七十岁月,在美国的 州,显现了一个的名叫硅谷.该的主要工业是 它也是的发源的.A 马萨诸塞 ,硅矿产的,通用运算机B 加利福尼亚,微电子工业,通用运算机C 加利福尼亚,硅生产基的,小型运算机和微处理机D 加利福尼亚,微电子工业,微处理机2 如浮点数用补码表示,就判定运算结果是否为规格化数的方法是 .A 阶符与数符相同为规格化数B 阶符与数符相异为规格化数C 数符与尾数小数点后第一位数字相异为规格化数D 数符与尾数小数点后第一位数字相同为规格化数3 定点 16 位字长的字,采纳2 的补码形式表示时 ,一个字所能表示的整数范畴是 .A -2 15 + ( 215 -1)B -( 215 1) +( 215 1)可编辑资料 - - - 欢迎下载精品_精品资料_15C -( 215+1) +215D -215 +2可编辑资料 - - - 欢迎下载精品_精品资料_4 某 SRAM芯片,储备容量为64K × 16 位,该芯片的的址线和数据线数目为 .A 64, 16B 16, 64C 64 ,8 D 16 , 16 .5 交叉存贮器实质上是一种 存贮器,它能 执行独立的读写操作.A 模块式,并行,多个B 模块式串行,多个C 整体式,并行,一个D 整体式,串行,多个6 用某个寄存器中操作数的寻址方式称为 寻址.A 直接B 间接C寄存器直接D 寄存器间接7 流水 CPU 是由一系列叫做“段”的处理线路所组成,和具有m 个并行部件的CPU 相比,一个 m 段流水 CPU.A 具备同等水平的吞吐才能 B 不具备同等水平的吞吐才能C 吞吐才能大于前者的吞吐才能 D 吞吐才能小于前者的吞吐才能8 描述 PCI 总线中基本概念不正确的句子是 .AHOST 总线不仅连接主存,仍可以连接多个 CPU B PCI 总线体系中有三种桥,它们都是 PCI 设备C 以桥连接实现的 PCI 总线结构不答应很多条总线并行工作D 桥的作用可使全部的存取都按CPU 的需要显现在总线上9 运算机的外围设备是指.A 输入 /输出设备B 外储备器C 远程通信设备D 除了 CPU 和内存以外的其它设备10 中断向量的址是: .A 子程序入口的址B 中断服务例行程序入口的址C 中断服务例行程序入口的址的指示器D 中断返回的址二. 填空题 (每题 3 分,共 15 分)1 为了运算器的A.,采纳了 B.进位, C.乘除法和流水线等并行措可编辑资料 - - - 欢迎下载精品_精品资料_施.2 相联储备器不按的址而是按A. 拜访的储备器,在cache 中用来存放B. ,在虚拟储备器中用来存放C.3 硬布线掌握器的设计方法是:先画出A.流程图,再利用B.写出综合规律表达式,然后用C.等器件实现.4 磁表面储备器主要技术指标有A., B., C.,和数据传输率.5 DMA 掌握器按其 A.结构,分为 B.型和 C.型两种.三(9 分)求证: X 补+ Y 补 = X +Y 补( mod 2)四(9 分)某运算机字长32 位,有 16 个通用寄存器,主存容量为1M 字,采纳单字长二的址指令,共有64 条指令,试采纳四种寻址方式(寄存器、直接、变址、相对)设计指令格式.五(9 分)如图 B2.1 表示使用快表(页表)的虚实的址转换条件,快表存放在相联存贮器中,其中容量为8 个存贮单元.问:( 1) 当 CPU 按虚拟的址 1 去拜访主存时,主存的实的址码是多少?( 2) 当 CPU 按虚拟的址 2 去拜访主存时,主存的实的址码是多少?( 3) 当 CPU 按虚拟的址 3 去拜访主存时,主存的实的址码是多少?页号该页在主存中的起始的址虚拟的址页号页内的址334202211503242538000796000660000270128440000348051615800005500003070000图 B2.1六(10 分)假设某运算机的运算器框图如图B2.2 所示,其中 ALU为 16 位的加法器, SA 、SB 为 16 位暂存器, 4 个通用寄存器由 D 触发器组成, Q 端输出,其读写掌握如下表所示:读掌握写掌握R0RA 0RA 1挑选WWA 0WA 1挑选100R0100R0101R1101R1110R2110R2111R3111R30xx不读出0xx不写入要求:( 1)设计微指令格式.可编辑资料 - - - 欢迎下载精品_精品资料_( 2)画出 ADD , SUB 两条指令微程序流程图.七(9 分)画出单机系统中采纳的三种总线结构.八(9 分)试推导磁盘存贮器读写一块信息所需总时间的公式.图 B2.2九(10 分)机动题十(10 分)机动题本科生期末试卷二答案一 挑选题1. D2. C3. A4. D5. A6. C7. A8. C9. D10. C二 填空题1. A. 高速性 B. 先行 C.阵列.2. A. 内容 B. 行的址表 C. 页表和段表.3. A. 指令周期 B. 布尔代数 C.门电路、触发器或可编程规律.4. A. 储备密度 B. 储备容量 C.平均存取时间.5. A. 组成结构 B. 挑选 C. 多路.三解:( 1) x > 0 , y > 0 , 就 x + y > 0X 补+ Y 补= x + y = X+Y 补(mod 2 ) 2 x > 0 , y < 0 , 就 x + y > 0 或 x + y < 0可编辑资料 - - - 欢迎下载精品_精品资料_由于 X 补= x , Y 补 = 2 + y所以 X 补 + Y 补= x + 2 + y = 2 + ( x + y )当 x+y>0 时, 2+x+y>2 ,进位 2 必丢失,又因 x+y>0, 所以X 补+ Y 补 =x+y= X+Y 补( mod 2)当 x+y<0 时, 2+x+y<2 ,又因 x+y<0, 所以X 补+ Y 补 =x+y= X+Y 补( mod 2)(3) x < 0 , y > 0 , 就 x + y > 0 或 x + y < 0这种情形和第2 种情形一样,把 x 和 y 的位置对调即得证.(4) x < 0 , y < 0 , 就 x + y < 0由于 X 补= 2 + x , Y 补= 2 + y所以 X 补+ Y 补= 2 + x + 2 + y = 2 +( 2 + x + y )上式其次部分肯定是小于2 大于 1 的数,进位 2 必丢失,又因( x+y )<0所以 X 补+ Y 补= 2 + ( x + y ) = X +Y 补 (mod 2)寻址模式定义如下:X= 0 0 寄存器寻址操作数由源寄存器号和目标寄存器号指定X= 0 1 直接寻址有效的址E= DX= 1 0 变址寻址有效的址E= R x DX= 1 1 相对寻址有效的址E=( PC) D其中 Rx 为变址寄存器( 10 位), PC 为程序计数器( 20 位),位移量 D 可正可负.该指令格式可以实现RR 型, RS 型寻址功能.五解:( 1)用虚拟的址为1 的页号 15 作为快表检索项,查得页号为15 的页在主存中的起始的址为80000,故将 80000 与虚拟的址中的页内的址码0324 相加,求得主存实的址码为 80324.(2)(3)主存实的址码= 96000 + 0128 = 96128虚拟的址 3 的页号为48,当用48 作检索项在快表中检索时,没有检索到页号为 48 的页面,此时操作系统暂停用户作业程序的执行,转去执行查页表程序.如该页面在主存中,就将该页号及该页在主存中的起始的址写入主 存.如该页面不存在,就操作系统要将该页面从外存调入主存,然后将页号及其在主存中的起始的址写入快表.六解:微命令字段共12 位,微指令格式如下:1212111111RRA 0RA 1wWA 0WA 1LDS ALDS BSB->ALUSB->ALUCLRP字段下址字段四 解: 64 条指令需占用操作码字段(OP) 6 位,源寄存器和目标寄存器各4 位,寻址模式( X ) 2 位,形式的址( D) 16 位,其指令格式如下:3126 2522 2118 1716 150OP目标源XD各字段意义如下:R通用寄存器读命令W通用寄存器写命令.RA 0RA 1读 R0R3 的挑选掌握.WA 0WA 1 写 R0 R3 的挑选掌握.可编辑资料 - - - 欢迎下载精品_精品资料_LDS A 打入LDS B 打入SA 的掌握信号.SB 的掌握信号.SB->ALU 打开非反向三态门的掌握信号.SB->ALU 打开反向三态门的掌握信号,并使加法器最低位加CLR 暂存器 SB 清零信号.1. 一段微程序终止,转入取机器指令的掌握信号.(2) ADD 、SUB 两条指令的微程序流程图见图B2.3 所示.七 三种系统总线结构如图B2.4 所示,从上到下为单总线,双总线,三总线:可编辑资料 - - - 欢迎下载精品_精品资料_图 B2.4八解:设读写一块信息所需总时间为T,平均找到时间为T s,平均等待时间为TL ,读写一块信息的传输时间为Tm,就: T=T s TL Tm.假设磁盘以每秒 r 转速率旋转,每条磁道容量为N 个字,就数据传输率 =rN 个字/ 秒.又假设每块的字数为n,因而一旦读写头定位在该块始端,就能在Tm( n / rN )秒的时间中传输完毕.TL 是磁回旋转半周的时间,TL =( 1/2r )秒,由此可得: T=T s 1/2r n/rN 秒可编辑资料 - - - 欢迎下载