欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    《电子技术课程设计-定时器电路设计》.doc

    • 资源ID:61748815       资源大小:1.20MB        全文页数:13页
    • 资源格式: DOC        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    《电子技术课程设计-定时器电路设计》.doc

    电控系电子技术课程设计 定时器电路设计 专业班级 : 自动化093班 学 号 : 学生姓名 : 指导教师 : 完成时间 : 2011-10-10题目: 定时电路设计产生 099小时的定时时间 并且定时时间到 报警、秒脉冲发生电路设计 秒信号发生器采用555定时器,555 定时器是一种模拟和数字功能相结合的中规模集成器件。其本钱低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器。555定时器包括两个电压比拟器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3 。其秒信号发生电路如下列图所示:选择了R75=15K,R76=68K,C16=10uf 得1秒的震荡时间2、 启动/停止电路设计 启动/停止电路,我们选择了双组三控自锁开关6管脚、与非门电路和与门电路。自锁开关一组的公共端5接经过一个与门与门的另一输入端接来自报警系统到的信号,该不报警时为1再接与非门的一个输入端5,同组的另外两端分别接6接VCC和5接GND,555振荡器的输出端接与非门的剩下输入端4,自锁开关在没按下的时开关的5脚为0,只要与门的任意一个端输入0,与非门的5脚为低门电路关闭,555的脉冲无法进入到计数电路,计数停止,反之为开启,此处我们实现了按键启动/停止,或定时时间到也可使之停止的功能。电路图如下:3、计时电路设计 计时电路,采用74LS192.该芯片是同步10进制可逆计数器,具有双时钟输入,可置数可清零。 本次设计中我们将74LS192接成十进制和六十进制,考虑到我们要倒计时。所以我们将所有74LS192的UP端在计数时保持高电平,在秒计数的个位的74LS192:秒信号输入接到DOWM,秒计数的十位:将输入端 的B,C端接高电平即输入端接成0110,秒十位的置数LD端和借位端BO连在一起构成6进制,再把秒个位的BO和秒十位的DOWN连在一起。当秒脉冲从秒个位的DOWN端输入的时候秒计数的192开始从9减到0;这时,它的借位端BO会发出一个低电平到秒十位的输入端DOWN,秒十位的计数从6变到5,一直到变为0;当上下位全为零的时候,秒十位的BO发出一个低电平信号,DOWN为零时,置数端LD等于零,秒十位完成并行置数,下一个DOWN脉冲来到时,计数器进入下一个循环减计数工作中。 对于分计数来说,道理也是一样的;只是要求,将分十位的输入端接成0101即C和A接1,B,D接0,其他电路同上,因为在分计数的两块74LS192上都是00时,在下一个脉冲到来是,分个位先产生借位,然后秒个位变成9,与此同时分十位收到来自秒个位的脉冲而使BCD变为5,变成59 符合要求,如果接成6就变成69,因此在将分十位的输入端接成01015。对与小时的话我们直接成两个10进制。电路图如下:4、 显示电路设计显示电路采用了4片一位的共阴极七段数码管如下图,来分别显示分钟计时的十位和个位,小时的十位和个位完成预置和显示功能。数码管的驱动电路采用的共阴极的七段译码器74LS48,它内部有上拉电阻,可以直接与共阴极的数码管相连接。 由于数码管只用显示09的数字,那么LT、LBI、BI/RBO三个脚都接高电平,A B C D 四个输入端连接74LS192的输出,就能显示出预置的时间和定时的剩余时间。其连接电路图如下图:5、 预置时间电路设计预设时间电路我们采用三控6路不自锁开关,经过试验电容按键消抖比不上SR触发器消抖,因此采用SR触发器按键消抖,提高精度。SR的S端接不自锁开关6端同时再接一个10K电阻到VCC,SR的R端接不自锁开关的同组非公共端4也是接10K电阻到VCC,SR的输出端,再经过一个与非门接到接74LS192的UP端,其他的也如此。在没有按下时,SR位10出0,按下时01出1,再经与非门所以会再UP端出现10。1考虑到计数器在正常工作时,禁止调时间并且保持74LS192的UP端保持为高电平,我们参加了按键自锁电路,即在SR输出端接到一个门电路的一个输入端,在暂停/启动开关的另一组三控开关的公共端2接到与门的另一个输入端上,如图1.1,暂停/启动开关的1接GND,2接VCC,即可,如图1.1在启动模式时与SR想连的门电路关闭,禁止调时间。 BCD码的B和C经与门再经或门连接到分十位的74LS192的CLK上,在BCD从0加到6时,CR端产生高电平进行清零 6、 报警电路 报警电路我们将用与门接成SR触发器,将小时十位的74LS192的借位端BO接R端,S端接来自启动/ 停止自锁开关的公共端6,构成SR的与门U7的8管脚连接到暂停启动电路中德与门U19的2端产生停止信号,反向器4输出俩接MR清零和发光二极管BO端平时是高,定时时间到时,差生负跳变,在计数状态时启动/ 停止自锁开关的公共端6是高电平,因此SR为10状态 输出0再经反相器变为1,亮二极管产生报警。 7、 复位电路设计 复位电路,将除分十位的74LS192的MR要经或门连接外复位按键的输入脉冲经过与门 连接到与非门U7A的1端,时十位的借位BO接到U7A的2端。复位按键没有被按下时,为低取反后为高,时十位的借位BO,在没有借位信号时为高,经过与非门使74LS192的清零CLR为低,不产生清零,当按键按下时或定时时间到时CLR为高,产生清零,2.2总设计电路图。2.3总设计系统图。显示电路报警电路复位电路计数电路预置时间电路暂停/启动1秒脉冲产生电路2.4 总设计仿真图 2.5 实物图 八、收获、心得体会和建议查找教材,资料,相应软件,为了这次课程设计,我们在图书馆查找了大量的相关资料,终于被我找全了和本次课程设计相关的不懂问题。根据所分析的系统的电路原理图,结合系统的设计要求,在WEWB32环境下进行元器件之间的连线和编译与仿真,及时检查元器件的放置、连线是否有错误。 根据交通灯系统的控制要求,经过实验,排除所有实验中的错误并实现了预定的功能。在老师的指导下,通过学习定时器系统控制器的设计的实验,学习一种设计电子的软件,增加了我们对电子设计的了解。通过这次课程设计我们对于EDA技术多多少少有了一些了解,EDA技术开展迅速,有着广阔的应用前景,设计面广,内容丰富,它用软件的方法设计硬件;用软件方式设计的系统到硬件系统的转换是由有关的开发软件自动完成的;在设计过程中可用有关软件进行各种仿真;系统可现场编程,在线升级;整个系统可集成在一个芯片上,体积小,功率低,可靠性高。EDA技术以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方法,以计算机,大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件方式设计的电子系统到硬件系统的逻辑编译,逻辑化简,逻辑分割,逻辑综合及优化,逻辑布局布线,逻辑仿真,直至特定目标芯片的适配廉价,逻辑映射,编程下载等工作,最终形成集成电子系统或专用集成芯片的一门新技术。其中大规模可编程器件是利用EDA技术进行电子系统设计的载体,硬件描述语言是利用EDA技术进行电子系统设计的主要表达手段,软件开发工具是利用EDA技术进行电子系统设计的智能化的自动化设计工具,实验开发系统那么是利用EDA技术进行电子系统设计的下载工具及硬件验证工具。此次实验不但提高了我们实践的能力和理论水平,而且对于我们认识掌握各种操作技巧具有重大意义,使我们的综合素质得到了很大的提高。当然,通过这次实习,对我的影响远不只以上这些,它对我在以后的学习和生活中将会起到不可估量的作用。因此,学校安排的这次课程设计的目的显然会在我们这些人上得到表达。主要自己得到一次很好的锻炼时机让自己得到了进步。最后,我建议学校多搞些这样的设计,在锻炼我们的同时还丰富了我们的生活,还建议在今后的设计报告中,提供一些好的报告让我们参考,谢谢!九、参考文献1 孟贵胥,王兢.数字电子技术.大连理工大学出版社2 夏宇闻.复杂数字电路与系统的Verilog-HDL设计技术.北京航空航天大学出版社. 19983 毕满清主编.电子技术实验与课程设计.第二版.北京:机械工业出版社,20014 张克农编.数字电子技术根底.北京:高等教育出版社,20035 谢云等编.现代电子技术实践课程指导.北京:机械工业出版社,20036 李国丽,朱维勇,栾铭编著.EDA与数字系统设计.北京:机械工业出版社,2004十、附录元器件清单

    注意事项

    本文(《电子技术课程设计-定时器电路设计》.doc)为本站会员(e****s)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开