武汉纺织大学组成原理题库.docx
单项选择题1、存储周期是指存储器的读出时间6存储器进行连续读和写操作所允许的最短时间间隔存储器的写入时间存储器进行连续写操作所允许的最短时间间隔2、在主存和CPU之间增加cache的目的是增加内存容量提高内存的可靠性°解决CPU与内存之间的速度匹配问题增加内存容量,同时加快存取速度3、算术/逻辑运算单元74181ALU可完成:(p47)广16种算术运算功能广16种逻辑运算功能° 16种算术运算功能和16种逻辑运算功能4位乘法运算和除法运算功能4、某机字长32位,其中1位符号位,31位表示尾数。假设用定点小数表示,那么最 大正小数为:+ (1 232 )+(1-2-31 )12-322-31(A) 5、在计数器定时查询方式下,假设每次计数从。开始,那么0设备号小的优先级高设备号大的优先级高每个设备使用总线的机会相同°组合逻辑电路 控制电路模拟电路44、当且仅当()发生时,称为浮点数溢出(上溢)°阶码上溢 尾数上溢尾数与阶码同时上溢 尾数或阶码上溢45、某浮点数采用IEEE754单精度格式表示为C5100000H,那么该数的值是()(注:选项中内的值为上标)-1.125*210 ° -1.125*211-0.125*210 -0.125*21146、一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z, 其中x和z为int型,y为short型。S x=127, y=9时,执行赋值语句z=x+ y后,x、y和z的值分别是(2009原题、第二章:运算方法和运算器) 1x=0000007FH,y=FFF9H,z=00000076Hx=0000007FH,y=FFF9H,z=FFFF0076H x=0000007FH,y=FFF7H,z=FFFF0076HGx=0000007FH,y=FFF7H,z=00000076H47、冯偌依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它 们的依据是(2009原题、第一章:计算机系统概述)(p152,在来考虑上一节)指令操作码的译码结果 指令和数据的寻址方式指令周期的不同阶段(指令和数据所在的存储单元48、某SRAM芯片,存储容量为64Kx工6位,该芯片的地址线和数据线数目为: (2人16=64,故需要16根地址线) 64, 16 116, 64r 64, 8 16, 1649、计算机系统中的存贮器系统是指: RAM存贮器厂ROM存贮器 主存贮器6内存贮器和外存贮器50、交叉存储器实质上是一种()存储器,它能执行独立的读写操作0多模块,并行 r多模块,串行整体式,并行 整体式,串行5工、相联存储器是按()进行寻址的存储器.r地址指定方式 堆栈存取方式6内容指定方式 厂地址指定与堆栈存取方式结合52、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另 一个经常需采()堆栈寻址方式立即寻址方式隐含寻址方式间接寻址方式53、寄存器间接寻址方式中,操作数处在()%通用寄存器堆栈r主存储器r程序计数器54、计算机的外围设备是指:输入/输出设备外存设备通信设备°除主机外的其他设备55、假定一台计算机的显示存储器用DRAM芯片实现,假设要求显示分辨率为160 0x1200,颜色深度为24位,帧频为85HZ,显示总带宽的50%)用来刷新屏幕, 那么需要的显存总带宽至少约为()(2010年原题、第七章:外围设备)245 Mbps 979 Mbpsr 1958 Mbps6 7834 Mbps56、单级中断系统中,中断服务程序执行顺序是()(2010年原题、第八章:输 入输出系统)I保护现场II开中断 IH关中断 IV保存断点V中断事件处理VI恢复现场VD采访中断返回H-I-VTIhi-iv-v-vi-vn1 iv 7m vn57、以下不会引起指令流水阻塞的是()(2。10年原题、第五章:中央处理器)°数据旁路 数据相关r条件转移 资源冲突58、以下寄存器中,汇编语言程序员可见的是()(2010年原题、第五章:中央 处理器)存储器地址寄存器(MAR) °程序计数器(PC)存储器数据寄存器(MDR) 指令寄存器(IR)59、以下命令组合情况中,一次访存过程中,不可能发生的是()(2012年原题、 第三章:存储系统)厂TLB未命中,Cache未命中,Page未命中 ' TLB未命中,Cache命中,Page命中" TLB命中,Cache未命中,Page命中 '* TLB命中,Cache命中,Page未命中60、以下有关RAM和ROM的表达中,正确的选项是()(20工。年原题、第三章: 存储系统)I RAM是易失性存储器,ROM是非易失性存储器 II RAM和ROM都采用随 机存取方式进行信息访问 III RAM和ROM都可用作Cache IV RAM和 ROM都需要进行刷新°仅I和n 仅n和in仅 I, H, in仅 n, in, iv61、假定用假设干个2kx4位芯片组成一个8kx8位存储器,那么地址0B1FH所在芯 片的最小地址是()(2010年原题、第三章:存储系统) 0000H 0600Hr 0700H 0800H62、假定变量i, f, d数据类型分别为int, float W double (int用补码表示,f loat和double分别用IEEE754单精度和双精度浮点数据格式表示),i=785, f=1.5678E3, d=1,5E100.假设在32位机器中执行以下关系表达式,那么结 果为真是()(2010年原题、第二章:运算方法和运算器)(I) i=(int) (float)I (II) f=(float) (int) f (III) f=(float) (do uble) f (IV) (d+f)-d=fr仅I和IIr仅i和m6仅n和hir仅HI和IV63、以下选项中,能引起外部中断的事件是(2009年原题、第八章:输入输出系 统)出键盘输入除数为0浮点运算下溢r访存缺页64、一般机器周期的时间是根据()来规定的。主存中读取一个指令字的时间主存中读取一个数据字的时间主存中写入一个数据字的时间主存中读取一个数据字的时间65、存放微程序的控制存储器称为:高速缓冲存储器°控制存储器虚拟存储器主存储器66、以下表达中正确描述的句子是:6同一个CPU周期中,可以并行执行的微操作叫相容性微操作同一个CPU周期中,可以并行执行的微操作叫相交性微操作同一个CPU周期中,可以并行执行的微操作叫相斥性微操作同一个CPU周期中,可以并行执行的微操作叫排他性微操作67、计算机操作的最小时间单位是:时钟周期(计算机工作的最小时间)«指令周期6 CPU周期(有的试题中选择时钟周期)微指令周期68、以下部件中不属于控制器的是:IR(指令寄存器)操作控制器厂PC(程序计数器)° PSW(状态条件寄存器)69、同步控制是:只适用于CPU控制的方式只适用于外围设备控制的方式°由统一时序信号控制的方式 所有指令执行时间都相同的方式70、在CPU中跟踪指令后继地址的寄存器是: 厂MAR(指针寄存器)PC r IRPSW71、采用DMA方式传递数据时,每传送一个数据就要占用一个 时间。 指令周期0时钟周期 机器周期°存储周期72、某计算机处理器主频为50MHz,采用定时查询方式控制设备A的I/O,查询 程序运行一次所用的时钟周期数至少为500。在设备A工作期间,为保证数据不丢 失,每秒需对其查询至少200次,那么CPU用于设备A的I/O的时间占整个CPU 时间的百分比至少是(2011年原题、第八章:输入输出系统) 0.02% 10.05%° 0.20% 10.50%73、指令系统中采用不寻址方式的目的主要是()实现存储程序和程序控制 6缩短指令长度,扩大寻址空间,提高编程灵活性可以直接访问外存 提供扩展操作码的可能并降低指令译码难度74、在系统总线的数据线上,不可能传输的是(2011年原题、第六章:总线系统)指令,操作数6握手(应答)信号中断类型号75、假定不采用Cache和指令预取技术,且机器处于、开中断状态,那么在以下有 关指令执行的表达中,错误的选项是(2011年原题、第八章:输入输出系统)r每个指令周期中CPU都至少访问内存一次r每个指令周期一定大于或等于一个CPU时钟周期°空操作指令的指令周期中任何寄存器的内容都不会被改变(错误:会白动加1)当前程序在每条指令执行结束时都可能被外部中断打断76、以下给出的指令系统特点中,有利于实现指令流水线的是(2011年原题、第 四章:指令系统)I.指令格式规整且长度一致II、指令和数据按边界对齐存放m、只有Load/St ore指令才能对操作数进行存储访问仅 I、II仅【I、inr 仅 I、HI° I、II、HI77、某机器有一个标志寄存器,其中有进位/借位标志CF、零标志ZF、符号标志 SF和溢出标志OF,条件转移指令bgt (无符号整数比较大于时转移)的转移条件 是(2011年原题、第五章:中央处理器) CF+OF=1 /SF+ZF=1° /(CF+ZF)=1r /(CF+SF)=178、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。以下寻 址方式中,不、属于偏移寻址方式的是(2011年原题、第四章:指令系统)间接寻址 基址寻址 相对寻址变址寻址79、某计算机存储器按字节编址,主存地址空间大小为64MB,现用4MX8位的 RAM芯片组成32MB的主存储器,那么存储器地址寄存器MAR的位数至少是(20 年原题、第三章:存储系统)22 位 123 位1 25 位 G 26 位(2人26=64)80、以下各类存储器中,不采用随机存取方式的是(2011年原题、第三章:存储 系统) EPROMG CDROM(光盘,采用串行存取方式) DRAMSRAM81、以下选项中,描述浮点数操作速度指标的是(2011年原题、第二章:运算方 法和运算器)MIPS CPIr IPC 6 M FLOPS82、假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存工00 。次,其中访问Cache缺失(未命中)50次,贝ij Cache的命中率是(2009年原 题、第三章:存储系统)5%9.5%50%° 95%(950/1000)83、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2 个时钟周期,总线时钟频率为10MHz,那么总线带宽是(2009年原题、第六章:总 线系统)10MB/S° 20MB/S40MB/S80MB/S84、相对于微程序控制器,硬布线控制器的特点是(2009年原题、第五章:中央 处理器)指令执行速度慢,指令功能的修改和扩展容易指令执行速度慢,指令功能的修改和扩展难指令执行速度快,指令功能的修改和扩展容易6指令执行速度快,指令功能的修改和扩展难85、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各 功能段之间的缓存时间)分别为90ns、80ns、70ns和60ns,那么该计算机的CP U时钟周期至少是(2009年原题、第五章:中央处理器)G 90ns80ns70ns60ns86、以下关于RISC的表达中,错误的选项是(2009年原题、第五章:中央处理器)° RISC普遍采用微程序控制器RISC大多数指令在一个时钟周期内完成以上都不对6、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步 骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位 符号位)。假设有两个数X=27x29/32, Y=25x5/8,那么用浮点加法计算X+Y的 最终结果是(2009原题、第一章:计算机系统概述) 00111 110001000111 0100010 01000 00100016发生溢出7、以下选项中,能缩短程序执行时间的措施是()(2010年原题、第五章:中央 处理器)I提高CPU时钟频率,II优化数据通过结构,III对程序进行编译优化仅I和n仅I和m仅n和hi° I, IL in8、以下选项中的英文缩写均为总路线标准的是()(2010年原题、第六章:总线 系统) PCI, CRT, USB, EISAISA, CPI, VESA, EISAISA, SCSI, RAM, MIPS ISA, EISA, PCI, PCI-Express9、以下给出的指令系统特点中,有利于实现指令流水线的是(2011年原题、第五 章:中央处理器)I.指令格式规整且长度一致II、指令和数据按边界对齐存放III、只有Load/St ore指令才能对操作数进行存储访问仅 I、II仅 H、III仅 I 、 IIIRISC的内部通用寄存器数量相对CISC多【RISC的指令数、寻址方式和指令格式种类相对CISC少87、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组 成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一 个字节PC自动加1。假设某转移指令所在主存地址为2000H,相对位移量字段的内 容为06H,那么该转移指令成功转移后的目标地址是(2009年原题、第四章:指令 系统) 2006H 2007HG 2008H 2009H88、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节 编址。现要用2KX8位的ROM芯片和4KX4位的RAM芯片来设计该存储器,那么 需要上述规格的ROM芯片数和RAM芯片数分别是(2009年原题、第三章:存储 系统)1, 152, 151, 30° 2, 3089、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码 和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。假设有两个数X=27 x 29/32, Y =25x5/8,那么用浮点加法计算X+Y的最终结果是(2009原题、第二章:运算方法和运算器)00111 110001000111 0100010 01000 0010001G发生溢出90、在C程序中,int类型的变量x的值为T088。程序执行时,x先被存放在工6 位的寄存器R1中,然后被算术右移4位。那么此时R1中的内容以16进制表示是( )FBCOHG FFBCH OFBCH87BCH91、补码表示的8位二进制定点小数所能表示数值的范围是()-« rr92、在定点小数计算机中,()的原码与补码相同.-0.511 -193、以下数中最大的是()° 10000000B(128) 1250(85)1 10000110(BCD 码)55H(85)94、用某个寄存器的值做操作数地址的寻址方式称为()寻址。直接间接r寄存器寄存器间接95、堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP所指示的栈 顶单元,如果进栈的操作是:(A)MSP, (SP)-l-> SP,那么出栈的操作应为:(MSP)-) A, (SP)+l-> SP(SP)+l-> SP, (MSP)A(SP)-l-) SP, (MSP) A° (MSP)-) A, (SP)-l-) SP96、变址寻址方式中,操作数的有效地址等于:基值寄存器内容加上形式地址(位移量)堆栈指示器内容加上形式地址(位移量)°变址寄存器内容加上形式地址(位移量)程序记数器内容加上形式地址(位移量)97、从以下有关RISC的描述中,选择最合适的答案。采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。%为了实现兼容,新设计的RISC,是从原来CISC系统的指令系统中挑选一局部 实现的。RISC的主要目标是减少指令数,提高指令执行效率。RISC设有乘、除法指令和浮点运算指令。98、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。 每个主存块大小为32字节,按字节编址。主存工29号单元所在主存块应装入到的 Cache组号是(2009原题、第三章:存储系统)099、一个C语言程序在一台32位机器上运行。程序中定义了三个变量x、y和z, 其中x和z为int型,y为short型。当x=127, y=9时,执行赋值语句z=x+y后,x、y和z的值分别是(2009原题、第一章:计算机系统概述) 1x=0000007FH,y=FFF9H,z=00000076H ix=0000007FH,y=FFF9H,z=FFFF0076H x=0000007FH,y=FFF7H,z=FFFF0076H Gx=0000007FH,y=FFF7H,z=00000076H100、在集中式总线仲裁中,()方式相应最快。 链式查询 G独立请求 计数器定时查询 不能确定101、系统总线是指0 运算器、控制器、寄存器之间的连接部件 运算器、寄存器、主存之间的连接部件 运算器、寄存器、外围设备之间的连接部件 ° CPU、主存、外围设备之间的连接部件工02、假设浮点数尾数用补码表示,那么判断运算结果是否为规格化数的方法是: 阶符与数符相同为规格化数 阶符与数符相异为规格化数 °数符与尾数小数点后第一位数字相异为规格化数 数符与尾数小数点后第一位数字相同为规格。数判断题103、为相互兼容,方便系统扩展,采用了通用I/O标准接口 6对 错工04、微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用存储逻辑 技术实现。,错工05、微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制 信号序列的最小单位。益对错工06、光盘的优点是存储容量较大、耐用、易保存等。6对C错工07、磁盘的找道时间和等待时间是随机的,所以一般取随机时间。对与错108、磁盘的存取时间包括找道时间、等待时间和读写时间。与对r错109、位密度是指磁道单位长度上能记录的二进制位数。伞对C错工10、道密度是指沿磁盘半径方向单位长度上的磁道数。6对错111常见的打印机分为:点阵针式打印机、激光打印机、喷墨打印机。G对C错112、灰度级指黑白显示器中所显示的像素点的亮暗差异,在彩色显示器中那么表现 为颜色的不同。灰度级越高,图像层次越清楚逼真。与对'错113,分辨率指显示器所能表示的像素个数,像素越密,分辨率越高,图像越模糊。.C对错114、波特是信号传输速度的单位,波特率等于每秒内线路状态的改变次数。120 0波特率即指信号能在1秒钟内改变1200次值。 6对错115、存储元存储八位二进制信息,是计算机存储信息的最小单位。.对错工16、存储器带宽指单位时间里存储器所存取的信息量,是衡量数据传输的重要指 标。常用单位有:位/秒或字节/秒。.对错17、Cache主要强调大的存储容量,以满足计算机的大容量存储要求。 r对6错118外存(辅存)主要强调快速存取,以便使存取速度与CPU速度相匹配。 对6错119、计算机存储器功能是记忆以二进制形式表示的数据和程序。 6对错120、ASCII码即美国国家信息交换标准代码。标准ASCII码占9位二进制位, 共表示512种字符。.对121,引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。与对错122、机器码是信息在计算机中的二进制表示形式。与对r错123、分时传送即指总线复用或是共享总线的部件分时使用总线。/对错工24、实现高速CPU与低速外设之间工作速度上的匹配和同步是计算机接口的主要 功能之一。6对r错工25、总线带宽是衡量总线性能的重要指标,它定义了总线本身所能到达的最高传 输速率(但实际带宽会受到限制)。6对r错126.指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。6对错127、并发性指两个或两个以上事件在同一时间间隔内发生。与对r错128,硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。对129,微程序控制器的优点:规整性、灵活性、可维护性强。伞对C错工30、微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本 的操作。6对错131、引入操作数寻址方式目的有:缩短指令长度、扩大寻址范围、提高编程灵活 性等。6对C错132、指令系统指一台计算机中所有机器指令的集合,是表征计算机性能的重要因 素。6对错33、假设某计算机字代表一条指令或指令的一局部,那么称数据字。对C错134.假设某计算机字是运算操作的对象,即代表要处理的数据,那么称指令字。对错135、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。6对C错136、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。6对C错137、时钟周期是CPU处理操作的最大时间单位。'对 e错工38、地址寄存器用于存放当前执行的指令码,供进行指令译码。.对e错139、DMA控制器即采用DMA方式的外设与系统总线之间的接口电路。 °对错工40、中断处理过程为:中断请求中断源识别判优中断响应一中断处理一中断 返回°对 错141、程序计数器用于存放CPU正在执行的指令的地址。.对错142、指令寄存器用于保存当前CPU所要访问的内存单元的地址。 对c错143、CPU将局部权力下放给通道,由通道实现对外设的统一管理,并负责外设与 内存间的数据传送。 °对错填空题144、在一个16位的总线系统中,假设时钟频率是100MHz,总线的周期为5个时钟 周期,那么总线带宽是|°皿、(pl86设总线带宽用D表示,总线时钟周期用T表示,一个总线周期传送的数据量用D表示,根据定义可得:Dr=D/T即可算出带 宽)145、请在括号内填入适当答案。在CPU中:(1)保存当前正在执行的指令的寄存器是I指令寄存器1 (2)保存当前正要执行的指令地址的寄存器是邙两额而;(3) 算术逻辑运算结果通常放在I通用寄存器和I -146、硬布线器的设计方法是:先画出I指令周期 流程图,再利用布尔代数 写出 综合逻辑表达式,然后用门电路和触%等器件实现。147,微程序控制器由邛砺有、尸由、四E三大局部组成,其中 乒丽府是ROM存储器,用来存放k-.、八 I -Cl I I AA 7WT、-T 口 | 资源t,-. 4 | 数据I * 丁 空制148、流水CPU中的主要问题是:I相关、相关和相关。149、并行处理技术主要有三种形式:并行、尸 并行和时间及空间时间及空间并行。150、微程序设计技术是利用苫方法设计控制器 的一门技术,具有规 整性、I灵活性、可维护性等一系列优点。151、微指令格式中,微指令的编码通常采用以下三种方式直接表示法J编码丧示法 和|混合表示法152、由于数据通路之间的结构关系,微操作可分为尸祚一和相斥性一两种。153、在程序执行过程中,控制器控制计算机的运行总是处于取指令一、分析指 令和|执行指令的循环当中。154、CPU从主存取出一条指令并执行该指令的时间叫指令周期,它常用假设干个 rL来表示,而后者又包含假设干个r而k。155、CPU的四个主要功能是严k、尸丽-、尸k和万k。156、目前的CPU包括控制器、运算器一和CACHE。H IK III工0、同步通信之所以比异步通信具有较高的传输速率,是因为:同步通信不需要应答信号且总线长度比较短r同步通信用一个公共的时钟信号进行同步r同步通信中,各部件存取时间比较接近°以上各项因素的综合结果工1、在集中式总线仲裁中,()方式响应时间最快。链式查询独立请求C计数器定时查询r分布12.计算机系统的输入输出接口是()之间的交接界面。,CPU与存储器r存储器与外围设备出主机与外围设备,CPU与系统总线13、控制器、运算器和存储器合起来一般称为():I/O部件内存储器外存储器6主机14、冯诺依曼机工作方式的基本特点是():6按地址访问并顺序执行指令精确结果处理存储器按内部地址访问157、移码表示法主要用于表示浮点157、移码表示法主要用于表示浮点数的阶码E,以利于比较两个数指数的大小和尸丽操作。158. (26H 或 63H)异或 1350 的值为 1"。159、为了提高运算器的速度,可以采用方进位、乘除法、流水线等并行措施。160、显示设备工作时,为了不断提供刷新图像的信号,必须把帧图像信息存储在 存储器中。161、按读写性质划分,光盘可以分为尸型光盘、厂诙 型光盘和型光盘三种。162、磁盘上访问信息的最小物理单位是记录块(扇,163、汉字在输入时采用I汉字输入/在存储时采用I汉字机内码,在显示或打印时采用严呵164、显示器上构成图像的最小单元或图象中的一个点称为尸,磁盘记录面上的一系列同心圆称为o165、地址码表加操作数的地划。以其数量为依据,可以将指令分为产地址指令、尸质和尸5标等几种。166、二地址指令中,操作数的物理位置有三种型式,分别是寄存器一寄存型、|寄存器-存储型和|存储新存储:型。167、堆栈是一种特殊的由寻址方式,它采用I先进后出 原理。按结构不同分为产一堆栈和/L堆栈。168、形成操作数地址的方式,称为|数据?址 方式。操作数可以放在尸寄+|通用 上I内存 -I指令 .存器、I寄存器、I和I中。m用人)口3»1、工指令寻址士 I顺序一中工跳跃169、形成指令地址的方式,称为方式,有寻址和I寻址两种。17。、指令字长度分为尸L、严L、FL三种形式。171、指令格式是指令用I二进制代码和表示的结构形式,指令格式由操作码一字 段和I地址码一两字段组成。02、指令系统是表征一台计算机尸薪的重要因素,它的和正不仅直接影响到机器的硬件结构,也影响到I系统硬件。173、设机器数字长为8位(含1符号位),假设机器数为81H(十六进制),当它分别 代表原码、补码、反码和移码时,等价的十进制整数分别为、厂诟 、尸一和n174、系统软件包括:服务程序、语言程序、操作系统、数据库管理系统。175, DRAM存储器的刷新一般有I)中式、1分散式和I异步式三种方式, 之所以刷新是因为有电荷泄露'«176、虚拟存储器只是一个容量非常大的存储器书而模型,不是任何实际的师存储器,按照主存外存层次的信息传送单位不同,虚拟存储器有I段 式、I页 式和方 式三类。177,虚拟存储器指的是主价外存 层次,它给用户提供了一个比实际防空 间大得多的a拟地址空间。178、主存与CACHE的地址映射有I全相连一、F、1组相连一三种方式。179、双端口存储器和多模块交叉存储器属于产存储器结构,前者采用尸k技术,后者采用技术。180、CPU能直接访问由 和严,但不能直接访问卬。181、存储器的技术指标主要有叩k、Ek、/k和严加 182、对存储器的要求是I容1人一,速度快一,本钱低一,为了解决这三方 面的矛盾,计算机采用多级存储 和体系结构。183、在总线上,由一个主方向多个从方进行写操作称为尸;多个从方的数据在总线上完成AND或OR操作称为ko184、一个较完善的指令系统应包含:数据传送 类指令,算术运算 类指令,I逻辑运算 类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指 令等。185、根据操作数所在位置,指出其寻址方式(填空):(1)操作数在寄存器中, 为|寄存器直接寻址方式。操作数地址在寄存器,为I寄存器间接寻址方式。(3)操作数在指令中,为方 寻址方式。(4)操作数地址(主存)在指令 中,为严 寻址方式(5)操作数的地址,为某一寄存器内容与位移量之和 可以是严一、酉5 、r一寻址方式。186、指令寻址方式主要有顺序寻址方3(实现指令逐条顺序执行,PC+1->PC)和 187、从计算机指令系统的角度看当前的计算机指令系统结构分为两大类: |豆杂指令集H |精简指令集土I188、DMA技术的出现使得高速外围设备可通过DMA控制器直接访问内存储器, 189、PC系统有两类中断源:由CPU外部的硬件信号引发的称为I外部中断, 它分为I可屏蔽-中断和I不可屏蔽 中断;由指令引发的称为,其中 一种是执彳H软件中断指4引发的,另一种是出错或故障引发的。190、常用的外围设备的I/。控制方式仔|许、尸吟、尸丽、I通道方式- I外围处理机方191、单处理器系统中的总线可以分为三类,CPU内部连接各寄存器及运算部件之间的总线称为I内部总线;中、低速I/O设备之间互相连接的总线称为尸蔽 同一台计算机系统内的高速功能部件之间相互连接的总线称为I系统总线。192、按照总线仲裁电路的位置不同,总线仲裁分为R式仲裁和而式仲裁。193、在单机系统中,三总线结构的计算机的总线系统由系统总线、邛而和总线等组成。194、目前的CPU包括挣制器-、I运算器-和CACHE.195、设有七位二进制信息码0110101,那么低位增设偶校验码后的代码为01101010196、两个BCD码相加,当结果大于9时,修正的方法是将结果下,并产生进位输出。197、浮点运算器由I阶码运算器和I尾数运算器组成,它们都是运算器。 只要求能执行严就运算,而严的要求能进行产E运 算。198、现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有I "I总线结构 |双总线结构工三总线结构一 x, W 4、和二种形式。199、提高加法相运算速度的关键是降低进位鼾。先行进位的含义是低有效位的上200、对阶时,使下阶向阶看齐,使下 阶的尾数向移位,每小 移一位,其阶码加一,直到两数的阶码相等为止。尾数求和201、在进行浮点加法运算时,需要完成为零操作数检% II结果规格化、I舍入处理和I溢出处理等步骤。202、按IEEE754规范,一个浮点数由I符号位s-、|阶理|三个域组成,其中一的值等于指数的;一加上一个固定偏移值一o203、计算机系统的开展按其核心部件采用器件技术来看经历了五代的变化,分别晶体管 |集成电路 |大规模集成哇和|巨大规模集用204、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由尸两一般机器级、|操作系统级、|汇编语言级不口|高级语言级等组成,在每一级上都可以进205、计算机的软件一般分为系统软件和应用软件两大局部。206、计算机的硬件基本组成包括研运算器 |存储器 |输入设备力|输出设备 十人.八和I五个局部。(自开工作15.输入、输出设备以及辅助存储器一般统称为(): C I/O系统行外围设备 外存储器执行部件16、计算机硬件能直接识别和执行的语言是(): 高级语言汇编语言 °机器语言符号语言17.采用虚拟存储器的主要目的是提高主存储器的存取速度 °扩大存储器空间,并能进行自动管理提高外存储器的存取速度 扩大外存储器的存储空间18、某计算机有五级中断L4-L0,中断屏蔽字为M4M3M2MlM0, Mi=l (0<i <4)表示对Li级中断进行屏蔽。假设中断响应优先级从高到低的顺序是L4-LOf L 2-L1-L3 ,那么L1的中断处理程序中设置的中断屏蔽字是(2011年原题、第八 章:输入输出系统) 11110厂 01101 厂 00011G 0101019.在集中式总线仲裁中,()方式对电路故障最敏感。菊花链方式独立请求方式分布式,计数器定时查询方式20、计算机使用总线结构的主要优点是便于实现积木化,同时:减少了信息传输量C提高了信息传输的速度°减少了信息传输线的条数加重了 CPU的工作量21、以下数中最小的数为():r 101001B(表示 41D)52Q(表示 42D)° 29D233H(563D)22、一个8位二进制整数,采用补码表示,且由3个”1和5个”0"组成,那么其最 小值是():r -127-32-323、假设某数x的真值为-0,010,在计算机中该数表示为L0110,那么该数所用的 编码方法是()码:(负数在计算机中用补码表示)r原6补r反24、某数在计算机中用8421BCD码表示为01工工1000 1001,其真值是: 6 789D 789H 1887D 25、下面说法正确的选项是半导体RAM信息可读可写,且断电后仍能保持记忆 半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的6静态RAM、动态RAM都屈挥发性存储器,断电后存储的信息将消失 厂ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失26、存储单元是指: 存放一个二进制信息位的存储元存放一个机器字的所有存储元集合 °存放一个字节的所有存储元集合存放两个字节的所有存储元集合27、系统总线中地址线的功能是: 选择主存单元地址选择进行信息传输的设备 选择外存地址°指定主存和I/O设备接口电路的地址28、采用串行接口进行7位ASCII码传送,带有1位奇校验位,I位起始位和1 位停止位,当传输率为9600波特时,字符传送速率为:(用所给的波特率除以7+1 +1+1)G 960 1 873.137248029、采用DMA方式传送数据时,每传送一个数据就要占用一个(C)的时间。 指令周期B.机器周期C.存储周期D.总线周期30、在中断响应过程中,()操作可以通过执行程序实现。r关中断保护断点°