第6章作业答案.ppt
主要内容:存储器设计习题课:存储系统CHAR6(1)芯片选取与存储空间分配共需:4K 4/片:8片存储空间分配:0000H0FFFH4K 44K 41000H1FFFH4K 44K 42000H2FFFH4K 44K 43000H3FFFH4K 44K 4P256 6.9 某半导体存储器容量16K 8位,可选芯片容量为4K 4/片。地址总线A15-A0(低),双向数据线D7-D0(低),由 线控制读写。请设计并画出该存储器逻辑图,注明地址分配、片选逻辑式及片选信号极性。(2).地址分配与片选逻辑芯片容量 芯片地址 片选信号 片选逻辑 4K 8 A11A0 CS0 A13 A124K 8 A11A0 CS1 A13 A12 4K 8 A11A0 CS2 A13 A12 4K 8 A11A0 CS3 A13 A12(3).存储器逻辑图D7-4D3-0-AA11-04K*44K*4CS3A11-04K*44K*4CS2A12A11-04K*4 4K*4 CS1A13A12A11-04K*44K*4CS0A13 A12A13A13 A12P256 6.10:某半导体存储器总容量15k 8位,其中固化区8k 8,选用EPROM芯片4K 8/片,可随机读写区7K 8,可选用SRAM芯片有:4K 4/片、2K 4/片、1K 4/片。地址总线A15 A0,双向数据总线D7 D0,由 线控制读写,为低电平时允许存储器工作。请设计并画出该存储器逻辑图,注明地址分配、片选逻辑式及片选信号极性。共需:EPROM 4K 8,2片SRAM 4K 4,2片2K 4,2片1K 4,2片存储空间分配:(1)芯片选取与存储空间分配10001FFF20002FFF4K 44K 4300037FF2K 42K 438003BFF1K 41K 400000FFF4K 8ROM4K 8ROM(2)地址信号与片选逻辑 片内地址 片选信号 片选逻辑4K 8A11-0 CS0 A13A124K 8 A11-0 CS1 A13A124K 8 A11-0 CS2 A13A122K 8A10-0 CS3 A13A12A111K 8A9-0 CS4 A13A12A11A10(4)存储器逻辑图D7-4D3-0ACS0A11-04K*8ROMA13 A12MREQA11-04K*8ROMA13 A12CS1A11-04K*4 4K*4 A13A12CS2A11CS3A10-02K*4 2K*4 A13CS3A12A10CS4A9-01K*4 1K*4 A13CS4A12A11CS2