2018年电大专科(计算机组成原理)考试答案全(完好版)(2).docx
-
资源ID:71030269
资源大小:17.04KB
全文页数:14页
- 资源格式: DOCX
下载积分:13.8金币
快捷下载
会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
2018年电大专科(计算机组成原理)考试答案全(完好版)(2).docx
2018年电大专科(计算机组成原理)考试答案全(完好版)(2)选择题*下列数中最大的数是CA(101001)2B(52)8C(00101001)BCDD(233)16*1946年研制成功的第一台电子计算机称为,1949年研制成功的第一台程序内存的计算机称为。BAEDVAC,MARKIBENIAC,EDSACCENIAC,MARKIDENIAC,UNIVACI*冯诺依曼机工作方式的基本特点是B。A多指令流单数据流B按地址访问并顺序执行指令C堆栈操作D存储器按内部选择地址*两个补码数相加,只要在最高位一样时会有可能产生溢出,在最高位不同时C。A有可能产生溢出B会产生溢出C一定不会产生溢出D不一定会产生溢出*在指令寻址方式中,寄存器寻址,操作数在A中,指令的操作数是B。A通用寄存器B寄存器编号C内存单元D操作数的地址E操作数地址的地址F操作数本身G指令*关于操作数的;和去处,表述不正确的是D。A第一个;和去处是CPU寄存器B第二个;和去处是外设中的寄存器C第一个;和去处是内存中的存储器D第四个;和去处是外存储器*对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这个基础上,又要将划分为若干。A,A磁道,磁道,扇区B扇区,扇区,磁道C扇区,磁道,扇区D磁道,扇区,磁道*在采用DMA方式的I/O系统中,其基本思想是在B之间建立直接的数据通路。ACPU和外围设备B主存和外围设备C外设与外设DCPU与主存*下列数中最大的数是DA(1010010)2B(512)8C(00101000)BCDD(235)16*两个补码数相加,只要在A时有可能产生溢出。A符号位一样B两个正数相加结果为正C符号位不同D数值位产生向符号位的进位,符号位也产生向更高位的进位*定点数补码减法能够直接用加法器完成,此时符号位介入运算;并把补码形式的减数诸位求反送至加法器,再向最低位给出进位信号。B。A与数值位分别进行运算,0B与数值位一起介入运算,1C与数值位分别进行运算,1D与数值位一起介入运算,0*长度一样但格式不同的2中浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均一样,则它们可表示的数的范围和精度为C。A两者可表示的数的范围和精度一样B前者可表示的数的范围大但精度低C后者可表示的数的范围大但精度低D前者可表示的数的范围大但精度高*变址寻址方式中,操作数是有效地址等于C。A基址寄存器内容加上形式地址位移量B堆栈指示器内容加上形式地址C变址寄存器内容加上形式地址D程序计数器内容加上形式地址*PUSH指令,按操作数的个数是分属于A,使用的寻址方式是E和G。A单操作数B双操作数C无操作数D多操作数E寄存器寻址方式F寄存器间接寻址方式G堆栈寻址方式H相对寻址方式*下列讲法中B是正确的。A半导体ROM信息可读可写,且断电后仍能保持记忆B半导体ROM是非易失性的,断电后仍能保持记忆C半导体ROM是易失性的,断电后不能保持记忆DEPROM是可改写的,因此也是随机存储器的一种*在CPU与主存之间参加Cache,能够提高CPU访问存储器的速度,一般情况下Cache的容量命中率,因而Cache容量。CA越大,越高,与主存越接近越好B越小,越高,与主存越差异越好C越大,越高,只要几百K就可达90%以上D越小,越高,只要几K就可达90%以上*某机字长16位,采用原码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为,最小负小数为。CA+(2161),(1215)B+(2151),(1216)C+(1215),(1215)D+(2151),(1215)*在定点二进制运算器中减法运算一般通过D来实现。A原码运算的二进制减法器B补码运算的二进制减法器C补码运算的十进制减法器D补码运算的二进制加法器*在定点运算器中,无论采用双符号位还是采用单符号位,都必需要有C,它一般用C来实现。A译码电路,与非门B译码电路,或非门C溢出判定电路,异或门D移位电路,与或非门*长度一样但格式不同的2中浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均一样,则它们可表示的数的范围和精度为C。A两者可表示的数的范围和精度一样B前者可表示的数的范围大但精度低C后者可表示的数的范围大但精度低D前者可表示的数的范围大但精度高*ADDR0,R1加法指令,按操作数的个数是分属于B,使用的寻址方式是E。A单操作数B双操作数C无操作数D多操作数E寄存器寻址方式F寄存器间接寻址方式G堆栈寻址方式H相对寻址方式*在CPU与主存之间参加Cache,能够提高CPU访问存储器的速度,一般情况下Cache的容量命中率,因而Cache容量。CA越大,越高,与主存越接近越好B越小,越高,与主存越差异越好C越大,越高,只要几百K就可达9%0以上D越小,越高,只要几K就可达90%以上*某机字长16位,采用原码定点整数表示,符号位为1位,数值位为15位,则可表示的最大正整数和最小负整数的一组数为A。A+(2151),(2151)B+(2151),(2161)C+(2141),(2151)D+(2151),(1215)*定点数补码减法能够直接加法器完成,符号位;并把补码形式的减数诸位求反送加法器,再给最低位给出进位信号B。A与数值位分别进行运算,0B与数值位一起参加运算,1C与数值位分别进行运算,1D与数值位一起参加运算,0*长度一样但格式不同的2种浮点数,假设前者阶码长,尾数短,后者阶码短,尾数长,其它规定均一样,则它们可表示的数的范围和精度为B。A两者可表示的数的范围和精度一样B前者可表示的数的范围大但精度低C后者可表示的数的范围大且精度高D前者可表示的数的范围大且精度高*基址寻址方式中,操作数的有效地址等于A。A基址寄存器内容加上形式地址偏移量B堆栈指针内容加上形式地址C变址寄存器内容加上形式地址D程序计数器内容加上形式地址*PUSH指令,按操作数的个数是分属于B,使用的寻址方式是E和F。A单操作数B双操作数C无操作数D多操作数E寄存器寻址方式F寄存器间接寻址方式G堆栈寻址方式H相对寻址方式*虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的目的是为了给每个用户提供比主存容量D地址空间。A小得多的逻辑B大得多的逻辑C小得多的物理D大得多的物理*下列数中最大的数是DA(1010110)2B(512)8C(00101000)BCDD(235)16*两个补码数相加,只要在A时有可能产生溢出。A符号位一样B两个正数相加结果为正C符号位不同D数值位产生向符号位的进位,符号位也产生向更高位的进位*定点数补码减法能够直接用加法器完成,此时符号位介入运算;并把补码形式的减数诸位求反送至加法器,再向最低位给出进位信号。B。A与数值位分别进行运算,0B与数值位一起介入运算,1C与数值位分别进行运算,1D与数值位一起介入运算,0*长度一样但格式不同的2中浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均一样,则它们可表示的数的范围和精度为C。A两者可表示的数的范围和精度一样B前者可表示的数的范围大但精度低C后者可表示的数的范围大但精度低D前者可表示的数的范围大但精度高*变址寻址方式中,操作数是有效地址等于C。A基址寄存器内容加上形式地址位移量B堆栈指示器内容加上形式地址C变址寄存器内容加上形式地址D程序计数器内容加上形式地址*PUSH指令,按操作数的个数是分属于A,使用的寻址方式是E和G。A单操作数B双操作数C无操作数D多操作数E寄存器寻址方式F寄存器间接寻址方式G堆栈寻址方式H相对寻址方式*某机字长16位,采用原码定点整数表示,符号位为1位,数值位为15位,则可表示的最大正整数和最小负整数的一组数为A。A+(2151),(2151)B+(2151),(2161)C+(2141),(2151)D+(2151),(1215)*定点数补码减法能够直接加法器完成,符号位;并把补码形式的减数诸位求反送加法器,再给最低位给出进位信号B。A与数值位分别进行运算,0B与数值位一起参加运算,1C与数值位分别进行运算,1D与数值位一起参加运算,0*长度一样但格式不同的2种浮点数,假设前者阶码长,尾数短,后者阶码短,尾数长,其它规定均一样,则它们可表示的数的范围和精度为B。A两者可表示的数的范围和精度一样B前者可表示的数的范围大但精度低C后者可表示的数的范围大且精度高D前者可表示的数的范围大且精度高*基址寻址方式中,操作数的有效地址等于A。A基址寄存器内容加上形式地址偏移量B堆栈指针内容加上形式地址C变址寄存器内容加上形式地址D程序计数器内容加上形式地址*PUSH指令,按操作数的个数是分属于B,使用的寻址方式是E和G。A单操作数B双操作数C无操作数D多操作数E寄存器寻址方式F寄存器间接寻址方式G堆栈寻址方式H相对寻址方式*下列数中最大的数是DA(1010110)2B(512)8C(00101000)BCDD(235)16*两个补码数相加,只要在A时有可能产生溢出。A符号位一样B两个正数相加结果为正C符号位不同D数值位产生向符号位的进位,符号位也产生向更高位的进位*定点数补码减法能够直接用加法器完成,此时符号位介入运算;并把补码形式的减数诸位求反送至加法器,再向最低位给出进位信号。B。A与数值位分别进行运算,0B与数值位一起介入运算,1C与数值位分别进行运算,1D与数值位一起介入运算,0*长度一样但格式不同的2中浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均一样,则它们可表示的数的范围和精度为C。A两者可表示的数的范围和精度一样B前者可表示的数的范围大但精度低C后者可表示的数的范围大但精度低D前者可表示的数的范围大但精度高*变址寻址方式中,操作数是有效地址等于C。A基址寄存器内容加上形式地址位移量B堆栈指示器内容加上形式地址C变址寄存器内容加上形式地址D程序计数器内容加上形式地址*PUSH指令,按操作数的个数是分属于A,使用的寻址方式是E和G。A单操作数B双操作数C无操作数D多操作数E寄存器寻址方式F寄存器间接寻址方式G堆栈寻址方式H相对寻址方式*下列数中最大的数是D。