欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    数字系统分析.pptx

    • 资源ID:72978389       资源大小:790.41KB        全文页数:43页
    • 资源格式: PPTX        下载积分:20金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要20金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字系统分析.pptx

    7.1 概述一、由它们组成方式的不同可把数字系统分为两大类1 1)由多片同一类型芯片组成的数字系统称为功能扩展2 2)由多片不同类型的芯片组成的数字系统称为系统综合二、综合型数字系统分为四类1 1)多片不同组合逻辑芯片构成的数字系统称为组合复合型;2 2)由多片不同时序逻辑芯片构成的数字系统称为时序复合型;3 3)由组合逻辑芯片控制时序逻辑芯片所构成的数字系统称为组合时序型;4 4)由时序逻辑芯片控制组合逻辑芯片所构成的数字系统称为时序组合型。第1页/共43页7.2 数字系统的扩展 随着数字系统所处理的数据位数的增加,需要对功能芯片进行扩展。一、中规模集成组合逻辑电路的功能扩展1 1、用两片74LS14874LS148接成1616线-4-4线优先编码器2 2、试用两片7415174151组成“1616选1”1”数据选择器3 3、试用两片3 3线-8-8线译码器74LS13874LS138组成4 4线-16-16线译码器第2页/共43页例:试用两片8线-3线优先编码器74LS148组成16线-4线优先编码器0I1I2I3I4I5I6I7IY2Y1Y0YEXYSS74148(2)I01I2II3I4I56I7IY21Y0YYEXYSS74148(1)1X2XX560X7XX3XX4X14915X813XX10XX1112XXYEXZ0Z1Z2Z30&1高位片低位片第3页/共43页原理:当高位片(2)有编码输入,则YS=1,低位片(1)S1,使其无编码输出,同时,2片YEX=0,Z=1;例如:X12=0,1#输出为111,2输出为011,可分析:Z3=1,Z2Z1Z0=100;当高位片(2)无编码输入,则YS=0,低位片(1)S0,使其能接受编码输入;例如:X5=0且高位片无编码输入,则2输出为111,2输出为010,可分析:Z3=0,Z2Z1Z0=101。第4页/共43页例:用两片74151组成“16选1”数据选择器D01D2D3D4D5D6D7DS0A1A2AYY74151(2)0D1DD2D34D5D6D7DS0A1AA2YY74151(1)YY11D12435DD2A3D0DDD13DD2D DDD1411819101DDA615DA A70&第5页/共43页第6页/共43页 例:试用两片3 3线-8-8线译码器74LS13874LS138组成4 4线-16-16线译码器第7页/共43页二、中规模集成时序逻辑电路的功能扩展1 1、用74LS19474LS194构成八位双向移位寄存器。第8页/共43页2 2、试用两片74LS16174LS161接成八位二进制计数器方法一:串行进位方式(异步方法)第9页/共43页2 2、试用两片74LS16174LS161接成八位二进制计数器方法二:并行进位方式(同步方法)第10页/共43页3 3、试用两片同步十进制计数器7416074160接成二十九进制计数器。方法一:整体清零法(清零信号为2929)第11页/共43页3 3、试用两片同步十进制计数器74LS16074LS160接成二十九进制计数器。方法二:整体置数法(置数信号为2828)第12页/共43页4 4、如果要构成一个M进制计数器,当MN且M为合数时,可将M分解为N1 1与N2 2之积,即将两个计数器分别接成N1 1进制计数器和N2 2进制计数器,然后以并行进位方式或串行进位方式将它们连接起来。当M不为合数时,可采用整体清零方式或整体置数方式。M=79=63,即为63进制计数器第13页/共43页八十三进制计数器第14页/共43页例:如用两片74290采用异步级联方式组成的二位8421BCD码十进制加法计数器。模为1010=1003Q2Q1Q0Q74290(1)CP0CP1R02R01S9192)SQ0Q12QQ374290(2)CP0CP102)RR0191SS92计数脉冲置数脉冲清零脉冲个位输出十位输出01Q2QQ3Q01Q2QQ3Q第15页/共43页三、存储器容量的扩展1 1、位扩展的方式10241扩展为10248第16页/共43页2 2、字扩展方式 2568扩展为10248注意地址分配第17页/共43页7.3 数字系统的分析一、模块化分析方法模块化分析方法的步骤如下:(1)(1)列出各功能模块的逻辑功能;不必从模块内部电路分析,把各模块看成黑箱处理;(2)(2)根据给出的电路图理清各模块之间的连接关系或控制关系;(3)(3)根据给定条件分析各模块的工作状态以及整个系统的工作状态;(4)(4)列出整个系统的功能表或状态转换图或者画出其时序图;(5)(5)说明整个系统的逻辑功能。第18页/共43页二、分析举例1 1、组合复合型数字系统由2 2片74LS28374LS283和1 1片74LS8574LS85组成BCDBCD码加法器2 2、时序组合型数字系统1 1)两片4 4位加法器7428374283和4 4片移位寄存器74LS19474LS194组成硬件加法电路2 2)74LS16174LS161和74LS13874LS138组成顺序脉冲发生器3 3)74LS16174LS161和74LS15174LS151组成的序列信号发生器第19页/共43页3 3、组合时序型数字系统用8 8线-3-3线优先编码器74LS14874LS148和同步四位二进制计数器74LS16174LS161组成的可控分频器 4 4、时序复合型数字系统由74LS19474LS194和74LS16074LS160组成跳频信号发生器第20页/共43页例7.9(P241)第21页/共43页 电路为十进制BCD码加法器第22页/共43页例:7.10(1 1)(2)第23页/共43页原理:两片74LS283构成8位并行加法器;其中1为低四位加法,2为高四位加法。四片74LS194分别构成两个8位右移移位寄存器;根据给定输入信号可分析:当S1S0=11,将M与N装载入寄存器;当S1S0=01,使寄存器产生右移,CP1的三个上升沿使M右移三位(t2、t3、t4),即M23=M8;CP2的一个上升沿使N右移一位(t2),即N21=N2;Y=M8+N2第24页/共43页例7.11第25页/共43页例7.12第26页/共43页原理:CPQ2(A2)Q1(A1)Q0(A0)Y0 0 0 0Y=D0=11 0 0 1Y=D1=12 0 1 0Y=D2=13 0 1 1 Y=D3=04 1 0 0Y=D4=15 1 0 1Y=D5=06 1 1 0Y=D6=07 1 1 1Y=D7=0第27页/共43页原理:YCP1 1 1 0 1 0 0 0 电路为脉冲序列信号发生器第28页/共43页例7.13第29页/共43页原理:若I7=0,则Y2Y1Y0=000,YEX=0,使D3D2D1D0=0000,此时74LS161为十六进制计数器;若I6=0,则Y2Y1Y0=001,YEX=0,使D3D2D1D0=0001,此时74LS161为十五进制计数器;同理,74LS161可分别控制为十四、十三、十二、十一、十、九等进制计数器第30页/共43页已知:74LS194的初始状态为0001,fcp1=10KHZ,fcp2=10HZ试分析输出Y波形的频率成份。第31页/共43页原理:CP2Q3(D3)Q2(D2)Q1(D1)Q0(D0)74LS160Y0 0 0 0 1九进制10/9KHZ10 0 1 0八进制10/8KHZ20 1 0 0六进制10/6KHZ31 0 0 0二进制10/2KHZ40 0 0 1九进制10/9KHZ电路为跳频信号发生器第32页/共43页CP2Y100ms10/9 KHZ10/8 KHZ10/6 KHZ10/2 KHZ第33页/共43页7.4 7.4 数字系统的设计一、数字系统 是用来对数字信号进行采集、加工、传输、运算、处理和输出的,因此一个完整的数字系统往往包括输入模块、功能子模块、控制模块、输出模块和时基模块等5 5个部分,各部分具有相对的独立性,在控制模块的协调和指挥下完成各自的功能。因此可用模块化设计方法来设计数字系统。第34页/共43页数字系统的组成第35页/共43页二、模块化设计方法的步骤 (1)(1)逻辑抽象,确定输入、输出逻辑变量和电路状态数(2)(2)确定系统的时钟信号;(3)(3)根据系统的设计要求,划分系统的模块;(4)(4)根据各功能模块的要求选用SSISSI、MSIMSI、LSILSI实现;(5)(5)画出数字系统电路图。第36页/共43页三、举例试设计一个八层电梯楼层显示控制器,要求如下:(1)(1)能显示电梯行进楼层的位置;(2)(2)能响应电梯楼层按钮的呼唤,控制电梯的上、下行;(3)(3)电梯在行进时不响应呼梯;开门允许呼梯等待呼梯关门禁止呼梯呼梯自动行进(2S)第37页/共43页电梯楼层显示控制器的模块图第38页/共43页第39页/共43页例:试用计数器74161和数据选择器设计一个01100011序列发器。解:由于序列长度P=8,故将74161构成模8计数器,并选用数据选择器74151产生所需序列。第40页/共43页例:组成脉冲分配器74161DD32DDLQQRDQ01301CPCP1ET2EPD1Q1000Y23A2Y1S1YA474138YYSSY0Y315YA7612Y60Y235YY14YYY7Y第41页/共43页1.1.试用两片74LS14874LS148接成1616线-4-4线优先编码器2.2.试用两片CC14585CC14585组成一个8 8位数值比较器3.3.试用2 2片74LS28374LS283和1 1片74LS8574LS85组成BCDBCD码加法器4.4.试用两片4 4位加法器7428374283和4 4片移位寄存器74LS19474LS194组成硬件算法电路5.5.试用74LS16174LS161和74LS13874LS138组成顺序脉冲发生器6.6.试用74LS16174LS161和74LS15174LS151组成的序列信号发生器7.7.试用8 8线-3-3线优先编码器74LS14874LS148和同步四位二进制计数器74LS16174LS161组成的可控分频器8.8.试用74LS19474LS194和74LS16074LS160组成跳频信号发生器习题课习题课 数字系统的综合数字系统的综合第42页/共43页谢谢您的观看!第43页/共43页

    注意事项

    本文(数字系统分析.pptx)为本站会员(莉***)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开