欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    数字逻辑第讲编码器和译码器精.ppt

    • 资源ID:73009014       资源大小:7.53MB        全文页数:51页
    • 资源格式: PPT        下载积分:18金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要18金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字逻辑第讲编码器和译码器精.ppt

    数字逻辑第讲编码器和译码器数字逻辑第讲编码器和译码器第1页,本讲稿共51页重重 点点掌握编码器工作原理掌握编码器工作原理掌握译码器工作原理掌握译码器工作原理掌握用译码器实现逻辑函数掌握用译码器实现逻辑函数第2页,本讲稿共51页编码器编码器(Encoder)编码:编码:是指用文字、符号和数码来表示某种信是指用文字、符号和数码来表示某种信息的过程。息的过程。在数字系统中,由于采用二进制运算处理数据,在数字系统中,由于采用二进制运算处理数据,因此通常将信息编成若干位二进制代码。在逻因此通常将信息编成若干位二进制代码。在逻辑电路中,信号都是以高、低电平的形式给出。辑电路中,信号都是以高、低电平的形式给出。编码器:编码器:实现编码的数字电路,把输入的每个实现编码的数字电路,把输入的每个高低电平信号编成一组对应的二进制代码。高低电平信号编成一组对应的二进制代码。第3页,本讲稿共51页二进制编码器二进制编码器 二进制编码器:对二进制编码的组合电路。二进制编码器:对二进制编码的组合电路。二进制编码器:对二进制编码的组合电路。二进制编码器:对二进制编码的组合电路。假设某编码器有假设某编码器有假设某编码器有假设某编码器有n n n n个输入端个输入端个输入端个输入端,I I I I0 0,I I I I1 1 1 1,I I I In-1n-1n-1n-1,有有有有m m个输个输个输个输出端出端出端出端Y Y0 0 0 0,Y Y Y Y1 1 1 1,Y Y Y Ym-1m-1 。为了不使输出发生混乱而产生。为了不使输出发生混乱而产生。为了不使输出发生混乱而产生。为了不使输出发生混乱而产生错误,普通编码器规定,在任何给定的时刻,错误,普通编码器规定,在任何给定的时刻,错误,普通编码器规定,在任何给定的时刻,错误,普通编码器规定,在任何给定的时刻,n n n n个输入个输入端中只能有一个有效,其余端中只能有一个有效,其余n-1n-1n-1n-1个都不能出现。同时个都不能出现。同时个都不能出现。同时个都不能出现。同时也可以知道,输入端的个数与输出端的个数有以下关系:也可以知道,输入端的个数与输出端的个数有以下关系:也可以知道,输入端的个数与输出端的个数有以下关系:也可以知道,输入端的个数与输出端的个数有以下关系:第4页,本讲稿共51页二进制编码器二进制编码器编码器的输出代码可以是原码形式也可以是反编码器的输出代码可以是原码形式也可以是反码形式。码形式。与十进制数数值对应的二进制码为原码。与十进制数数值对应的二进制码为原码。把原码各位取反得到的码为反码。把原码各位取反得到的码为反码。第5页,本讲稿共51页二进制编码器二进制编码器例:设计一个输入为例:设计一个输入为8个高电平有效信号,个高电平有效信号,输出为原码输出的输出为原码输出的3位二进制编码器。位二进制编码器。组合逻辑电路设计步骤?组合逻辑电路设计步骤?第6页,本讲稿共51页二进制编码器二进制编码器真值表真值表I0 I1 I2 I3 I4 I5 I6 I7Y2 Y1 Y03 3位二进制编码器的真值表位二进制编码器的真值表1 0 0 0 0 0 0 0 0 0 00 1 0 0 0 0 0 0 0 0 10 0 1 0 0 0 0 0 0 1 00 0 0 1 0 0 0 0 0 1 10 0 0 0 1 0 0 0 1 0 00 0 0 0 0 1 0 0 1 0 10 0 0 0 0 0 1 0 1 1 00 0 0 0 0 0 0 1 1 1 1二进制二进制编码器编码器Y0Y1Y2I0I1I72n个个输输入入n个个输输出出第7页,本讲稿共51页二进制编码器二进制编码器逻辑表达式逻辑表达式Y1 1、Y0 0略略第8页,本讲稿共51页二进制编码器二进制编码器化简化简 利用利用约束项约束项来化简来化简第9页,本讲稿共51页二进制编码器二进制编码器 逻辑表达式逻辑表达式逻辑表达式逻辑表达式第10页,本讲稿共51页二进制编码器二进制编码器逻辑电路图(注意:与逻辑电路图(注意:与I0无关)无关)8 8线线线线-3 3线线编编码码器器 第11页,本讲稿共51页二进制编码器二进制编码器思考:如果用与非门实现的话,Y2、Y1、Y0的表达式该如何变?第12页,本讲稿共51页二进制优先编码器二进制优先编码器二进制编码器:要求任何时刻只能有一个有效二进制编码器:要求任何时刻只能有一个有效输入。输入。如果某时刻同时出现多个有效输入该如何处理如果某时刻同时出现多个有效输入该如何处理?设定优先级(设定优先级(priority)即采用优先编码器。)即采用优先编码器。不是对所有有效输入信号进行编码,而是根据不是对所有有效输入信号进行编码,而是根据设计时规定好的信号优先编码顺序,选择其中设计时规定好的信号优先编码顺序,选择其中相对优先级最高的输入信号进行编码。相对优先级最高的输入信号进行编码。第13页,本讲稿共51页二进制优先编码器二进制优先编码器例:设计一个例:设计一个8线线-3线优先编码器,线优先编码器,在输入的在输入的8 8个信号个信号I0I7中,中,I7的优先级最高,的优先级最高,I6次之,依此次之,依此类推,类推,I0最低。最低。第14页,本讲稿共51页二进制优先编码器二进制优先编码器 真值表真值表真值表真值表第15页,本讲稿共51页二进制优先编码器二进制优先编码器 逻辑表达式逻辑表达式逻辑表达式逻辑表达式第16页,本讲稿共51页二进制优先编码器二进制优先编码器逻辑图逻辑图逻辑图逻辑图8线线-3线线优优先先编编码码器器第17页,本讲稿共51页二进制优先编码器二进制优先编码器思思考考:如果将输入和输出改为以低电平为有效信号,那么逻辑表达式是怎么样的呢?逻辑图呢?第18页,本讲稿共51页中规模集成优先编码器中规模集成优先编码器输输入入输输出出使能输出,用于级联使能输出,用于级联EO选通输出选通输出GS使能输入使能输入EIEI_L有效有效有输入请求有输入请求GS_L有效有效EI_L有效有效没有输入请求没有输入请求EO_L有效有效第19页,本讲稿共51页等效门符号等效门符号(摩根定理)(摩根定理)反相器反相器缓冲器缓冲器第20页,本讲稿共51页A2A1A0GSEOEII7I0A2A1A0GSEOEII7I0Q15_LQ8_LQ7_LQ0_LY0Y1Y2Y3GS2 2个个74x14874x148级联为级联为16164 4优先编码器优先编码器第21页,本讲稿共51页输入:由输入:由输入:由输入:由8 8 8 864646464,需需需需8 8 8 8片片片片74x14874x14874x14874x148每片优先级不同(怎样实现?)每片优先级不同(怎样实现?)每片优先级不同(怎样实现?)每片优先级不同(怎样实现?)保证高位无输入时,次高位才工作保证高位无输入时,次高位才工作保证高位无输入时,次高位才工作保证高位无输入时,次高位才工作 高位芯片的高位芯片的高位芯片的高位芯片的EOEOEOEO端接次高位芯片的端接次高位芯片的端接次高位芯片的端接次高位芯片的EIEIEIEI端端端端用用8-38-3优先编码器优先编码器74x14874x148级联为级联为64-664-6优先编码器优先编码器A2A1A0GSEOEII7I0片间优先级的编码片间优先级的编码 利用第利用第9 9片片74x14874x148 每片的每片的GSGS端接到第端接到第9 9片的输入端片的输入端 第第9 9片的输出作为高片的输出作为高3 3位(位(RA5RA5RA3RA3)片内优先级片内优先级片间优先级片间优先级 输出:输出:6 6位位低低3 3位位高高3 3位位8 8片输出片输出A2A2A0A0通过或门作为通过或门作为最终输出的低最终输出的低3 3位位RA2RA2RA0RA0第22页,本讲稿共51页分析判定优先级电路:(利用分析判定优先级电路:(利用74x148 74x148)8个个_电平有效输入电平有效输入I0_LI7_L,_的优先级最高的优先级最高 地址输出地址输出A2A0,_电平有效电平有效 若输出若输出AVALID高电平有效,则表示高电平有效,则表示_A2A1A0GSEOEI74x148I7I0I0_LI7_LA2A1A0AVALID低低I0_L至少有一个输入有效至少有一个输入有效高高第23页,本讲稿共51页设计判定优先级电路:设计判定优先级电路:(利用(利用74x148 74x148)8个输入个输入I0I7高电平有效,高电平有效,I7优先级最高优先级最高 地址输出地址输出A2A0,高电平有效,高电平有效 如果没有输入有效,为如果没有输入有效,为111且输出且输出IDLE有效有效I7I0A2A1A0IDLEA2A1A0GSEOEII7I074x148第24页,本讲稿共51页二二-十进制优先编码器十进制优先编码器二二-十进制优先编码器:十进制优先编码器:BCD码编码器码编码器uu真值表:教材P112 表3-9 uu逻辑图:教材P112 图3-12 第25页,本讲稿共51页译码器(译码器(Decoder)译码:把代码状态的特定含义翻译过来的过程译码:把代码状态的特定含义翻译过来的过程为译码。为译码。译码器:实现译码操作的逻辑电路。就是把一译码器:实现译码操作的逻辑电路。就是把一种代码转换为另一种代码的电路。种代码转换为另一种代码的电路。一般说来,输出编码比输入编码位数多。一般说来,输出编码比输入编码位数多。第26页,本讲稿共51页一种最常用的情况一种最常用的情况使能使能输入输入编码编码输出输出编码编码映射映射译码器(译码器(decoderdecoder)编码器(编码器(encoderencoder)n位二进制码位二进制码2n中取中取1码码使能使能输入输入编码编码输出输出编码编码映射映射2n中取中取1码码n位二进制码位二进制码第27页,本讲稿共51页译码器译码器设二进制译码器的输入端为设二进制译码器的输入端为n个,则输出端为个,则输出端为2n个,且对应于输入代码的每一种状态,个,且对应于输入代码的每一种状态,2n个个输出中只有一个为输出中只有一个为1 1(或为(或为0 0),其余全为),其余全为0 0(或为(或为1 1)。)。二进制译码器可以译出输入变量的全部状态,二进制译码器可以译出输入变量的全部状态,故也称为变量译码器。故也称为变量译码器。第28页,本讲稿共51页译码器译码器二进制译码器二进制译码器2-42-4译码器译码器Y0Y1Y2Y3A0A1EN 0 X X 0 0 0 0 1 0 0 0 0 0 1 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 1 1 0 0 0输输 入入EN A1 A2输输 出出 Y3 Y2 Y1 Y02-42-4二进制译码器真值表二进制译码器真值表第29页,本讲稿共51页译码器译码器 0 X X 0 0 0 0 1 0 0 0 0 0 1 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 1 1 0 0 0输输 入入EN A1 A2输输 出出 Y3 Y2 Y1 Y02-42-4二进制译码器真值表二进制译码器真值表Y0=EN (A1 A2)Y1=EN (A1 A2)Y2=EN (A1 A2)Y3=EN (A1 A2)Yi=EN mi第30页,本讲稿共51页2-4译码器译码器第31页,本讲稿共51页 大规模元件的逻辑符号大规模元件的逻辑符号Y0Y1Y2Y3GAB1/2 74x139Y0Y1Y2Y3GAB1/2 74x139Y0Y1Y2Y3GAB1/2 74x139G_LABY0_LY1_LY2_LY3_L第32页,本讲稿共51页译码器译码器 例 设计一个3线-8线译码器 真真值值表表第33页,本讲稿共51页译码器译码器逻辑表达式逻辑表达式第34页,本讲稿共51页译码器译码器逻逻辑辑图图3线线|8线线译译码码器器第35页,本讲稿共51页集成二进制3-8译码器第36页,本讲稿共51页N0N1N2N3EN_L+5VD0_LD7_LD8_LD15_L用用74x13874x138设计设计4-16译码器译码器思路:思路:1616个输出需要个输出需要 片片74x13874x138?Y0Y7ABCG1G2AG2BY0Y7ABCG1G2AG2BU1U2 任何时刻只有任何时刻只有一片在工作。一片在工作。4 4个输入中,个输入中,哪些位控制片选哪些位控制片选哪些位控制输入哪些位控制输入第37页,本讲稿共51页集成二进制3-8译码器思考:思考:用用74x138设计设计 5-32 译码器译码器32个输出需要多少片个输出需要多少片74x138?控制任何时刻只有一片工作控制任何时刻只有一片工作 利用使能端利用使能端5个输入的低个输入的低3位控制输入位控制输入5个输入的高个输入的高2位控制片选位控制片选 利用利用 2-4 译码器译码器第38页,本讲稿共51页用译码器和逻辑门实现逻辑函数用译码器和逻辑门实现逻辑函数F=(X,Y,Z)(0,3,6,7)=(X,Y,Z)(1,2,4,5)对于二进制译码器:对于二进制译码器:Yi=EN mi 当使能端有效时,当使能端有效时,Yi=mi对低电平有效输出:对低电平有效输出:Yi_L=Yi 当使能端有效时,当使能端有效时,Yi_L=mi=MiABCG1G2AG2BY0Y1Y2Y3Y4Y5Y6Y774x138第39页,本讲稿共51页用译码器和逻辑门实现逻辑函数用译码器和逻辑门实现逻辑函数ZYXABCG1G2AG2BY0Y1Y2Y3Y4Y5Y6Y774x138F+5VF=(X,Y,Z)(0,3,6,7)当使能端有效时当使能端有效时Yi=mi第40页,本讲稿共51页用译码器和逻辑门实现逻辑函数用译码器和逻辑门实现逻辑函数ZYXABCG1G2AG2BY0Y1Y2Y3Y4Y5Y6Y774x138+5VFF=(X,Y,Z)(0,3,6,7)第41页,本讲稿共51页=M1 M2 M4 M5=m1 m2 m4 m5F=(X,Y,Z)(1,2,4,5)ZYXABCG1G2AG2BY0Y1Y2Y3Y4Y5Y6Y774x138+5VF第42页,本讲稿共51页七段显示译码器七段显示译码器abcdefg dp公共阴极公共阴极abcdefgdp常用的有:常用的有:半导体数码管(半导体数码管(LEDLED)液晶数码管(液晶数码管(LCDLCD)abcdefg dp公共阳极公共阳极第43页,本讲稿共51页七段显示译码器七段显示译码器输入信号:输入信号:输入信号:输入信号:BCDBCD码(用码(用码(用码(用A3A2A1A0A3A2A1A0表示)表示)表示)表示)输出:七段码(的驱动信号)输出:七段码(的驱动信号)输出:七段码(的驱动信号)输出:七段码(的驱动信号)a ga g 1 1 表示亮,表示亮,表示亮,表示亮,0 0 表示灭表示灭表示灭表示灭abcdefg111111011011010011111第44页,本讲稿共51页七七段段显显示示译译码码器器的的真真值值表表0 0 0 0 0 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 11 1 1 1 1 1 00 1 1 0 0 0 01 1 0 1 1 0 11 1 1 1 0 0 10 1 1 0 0 1 11 0 1 1 0 1 10 0 1 1 1 1 11 1 1 0 0 0 01 1 1 1 1 1 11 1 1 0 0 1 10 0 0 1 1 0 10 0 1 1 0 0 10 1 0 0 0 1 11 0 0 1 0 1 10 0 0 1 1 1 10 0 0 0 0 0 0A3 A2 A1 A0a b c d e f g0123456789101112131415第45页,本讲稿共51页BCD-七段显示译码器的卡诺图七段显示译码器的卡诺图Ya=A3A2A2A0+A3A1+A2A0Yb=A3A1+A2A1A0+A2A1A0第46页,本讲稿共51页BCD-七段显示译码器的卡诺图七段显示译码器的卡诺图Yc=A3A2+A2A1A0Yd=A2A1A0+A2A1A0+A2A1A0第47页,本讲稿共51页BCD-七段显示译码器的卡诺图七段显示译码器的卡诺图Ye=A2A1+A0Yf=A3A2A0+A1A0+A2A1第48页,本讲稿共51页BCD-七段显示译码器的卡诺图七段显示译码器的卡诺图Yg=A3A2A1+A2A1A0第49页,本讲稿共51页二十进制译码器二十进制译码器输入:输入:BCDBCD码码输出:十中取一码输出:十中取一码Y0Y9I0I1I2I3多余的多余的6 6个状态如何处理?个状态如何处理?输出均无效:拒绝输出均无效:拒绝“翻译翻译”作为任意项处理作为任意项处理 电路内部结构简单电路内部结构简单第50页,本讲稿共51页二二-十十进进制制译译码码器器0 0 0 0 0 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 10 1 1 1 1 1 1 1 1 11 0 1 1 1 1 1 1 1 11 1 0 1 1 1 1 1 1 11 1 1 0 1 1 1 1 1 11 1 1 1 0 1 1 1 1 11 1 1 1 1 0 1 1 1 11 1 1 1 1 1 0 1 1 11 1 1 1 1 1 1 0 1 11 1 1 1 1 1 1 1 0 11 1 1 1 1 1 1 1 1 01 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 11 1 1 1 1 1 1 1 1 1I3 I2 I1 I00123456789Y0_L Y9_L伪伪码码任任 意意 项项第51页,本讲稿共51页

    注意事项

    本文(数字逻辑第讲编码器和译码器精.ppt)为本站会员(石***)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开