数字电子技术题库及答.pdf
数字电子技术习题库一、单项选择题(本大题共15 小题,每小题2 分,共 30 分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)1.函数 F(A,B,C)=AB+BC+AC 的最小项表达式为()。AF(A,B,C)=m(0,2,4)B.(A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4)D.F(A,B,C)=m(2,4,6,7)28 线3 线优先编码器的输入为I0I7,当优先级别最高的I7有效时,其输出012YYY的值是()。A111 B.010 C.000 D.101 3十六路数据选择器的地址输入(选择控制)端有()个。A16 B.2 C.4 D.8 4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在 4 个移位脉冲 CP作用下,四位数据的移位过程是()。A.1011-0110-1100-1000-0000 B.1011-0101-0010-0001-0000 C.1011-1100-1101-1110-1111 D.1011-1010-1001-1000-0111 5已知 74LS138 译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码 A2A1A0=011,则输出Y7 Y0是()。A.11111101 B.10111111 C.11110111 D.111111116.一只四输入端或非门,使其输出为1 的输入变量取值组合有()种。A15 B8 C7 D1 7.随机存取存储器具有()功能。A.读/写 B.无读/写 C.只读 D.只写8N个触发器可以构成最大计数长度(进制数)为()的计数器。A.N B.2N C.N2 D.2N 9某计数器的状态转换图如下,其计数的容量为()A 八 B.五 C.四 D.三10已知某触发的特性表如下(A、B 为触发器的输入)其输出信号的逻辑表达式为()。ABQn+1说明0 0 Qn保持0 1 0 置 0 1 0 1 置 1 1 1 Qn翻转A Qn+1A B.nn1nQAQAQ C.nn1nQBQAQ D.Qn+1 B 11 有一个 4 位的 D/A 转换器,设它的满刻度输出电压为10V,当输入数字量为 1101 时,输出电压为()。A 8.125V B.4V C.6.25V D.9.375V 12函数 F=AB+BC,使 F=1的输入 ABC组合为()AABC=000 BABC=010 CABC=101 DABC=110 000 001 010 011 100 101 110 111 13已知某电路的真值表如下,该电路的逻辑表达式为()。ACYB.ABCYCCABYDCCBYA B C Y A B C Y 0 0 0 0 1 0 0 0 0 0 1 1 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 1 1 1 1 1 14四个触发器组成的环行计数器最多有()个有效状态。A.4 B.6 C.8 D.16 二、填空题(每空1 分,共 20 分)1.有一数码 10010011,作为自然二进制数时,它相当于十进制数(),作为 8421BCD 码时,它相当于十进制数()。2.三态门电路的输出有高电平、低电平和()3 种状态。3TTL 与非门多余的输入端应接()。4TTL 集成 JK 触发器正常工作时,其dR和dS端应接()电平。5.已知某函数DCABDCABF,该函数的反函数F=()。6.如果对键盘上 108 个符号进行二进制编码,则至少要()位二进制数码。7.典型的 TTL 与非门电路使用的电路为电源电压为()V,其输出高电平为()V,输出低电平为()V,CMOS电路的电源电压为()V。874LS138 是 3 线8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110时,输出01234567YYYYYYYY应为()。9 将一个包含有 32768个基本存储单元的存储电路设计16 位为一个字节的 ROM。该 ROM 有()根地址线,有()根数据读出线。10.两片中规模集成电路10 进制计数器串联后,最大计数容量为()位。11.下图所示电路中,Y1();Y2();Y3()。12.某计数器的输出波形如图1 所示,该计数器是()进制计数器。A B Y1 Y2 Y313 驱动共阳极七段数码管的译码器的输出电平为()有效。三、判断说明题(本大题共2 小题,每小题5 分,共 10分)(判断下列各题正误,正确的在题后括号内打“”,错误的打“”。)1、逻辑变量的取值,比大。()2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小()。3八路数据分配器的地址输入(选择控制)端有8 个。()4、因为逻辑表达式A+B+AB=A+B 成立,所以 AB=0成立。()5、利 用 反 馈 归 零 法 获 得 N 进 制 计 数 器 时,若 为 异 步 置 零方 式,则 状 态 SN 只 是 短 暂 的 过 渡 状 态,不 能 稳 定 而 是 立刻 变 为 0 状 态。()6在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。()7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。()8 时序电路不含有记忆功能的器件。()9 计数器除了能对输入脉冲进行计数,还能作为分频器用。()10 优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.()四、综合题(共 30 分)1对下列 Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8 分)Z=CBACBABABC=0()真值表(2 分)(2)卡诺图化简(2 分)(3)表达式(2 分)逻辑图(2 分)2试用 3 线8 线译码器 74LS138 和门电路实现下列函数。(8 分)Z(A、B、C)=AB+AC STA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138374LS161是同步 4 位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8 分)74LS161逻辑功能表4触发器电路如下图所示,试根据 CP及输入波形画出输出端Q1、Q2 的波形。设各触发器的初始状态均为“0”(6 分)。CRLDCTPCTTCP Q3Q2Q1Q00 1 1 1 1 0 1 1 1 0 1 0 1 0 0 0 0 D3D2 D1D0Q3Q2Q1Q0 Q3Q2Q1Q0 加法计数CP A Q1Q2CR LD CTPCTTD3D2D1D0 Q3Q2Q1Q0CO 74LS161 CP CP&“1”“1”“1”DCBADCAB参考答案二、填空题(每空1 分,共 20 分)1.147,93 2.高阻3 高电平或悬空 4高5.F=6.7 7.5,3.6,0.35,318 8 10111111 9 11,16 10.100 11.Y1A B;Y2A B+A B;Y3A B13.5 14低一、选择题(共30 分,每题 2 分)1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 A C C A C A A D B C A D C D B 三、判断题(每题2 分,共 20 分)1 2 3 4 5 6 7 8 9 10 四、综合题(共 30 分,每题 10 分)1 解:()真值表(2 分)(2)卡诺图化简(2 分)A B C Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1(3)表达式(2 分,(4)1 0 BC A 01 00 10 11 1 1 1 1 逻辑图(2 分)Z=CBABA=AB+C BC=0 2 解:Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)=ABC+ABC+ABC+A BC=m1+m3+m6+m7=7631mmmm(4 分)(4 分)3解:1当 74LS161从 0000 开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(2 分)2该电路构成同步十进制加法计数器。(2 分)3状态图(4 分)CR LD CTPCTTD3D2D1D0 Q3Q2Q1Q0CO 74LS161 CP CP&“1”“1”“1”=1 1 Z C B A STA Y7 Y5 Y6 Y4 Y3 Y2 Y1 Y0 STC STB A0 A1 A2 74LS138C B A“1”&Z 0000 0001 1001 1000 1010 0011 0111 0010 0101 0110 0100 8 7 6 5 4 2 3 1 9 10 4Q1、Q2的波形各 3 分。一.填空题(每小题 2 分,共 20 分)1.CMOS 传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将_。2.写出四种逻辑函数的表示方法:_;3.逻辑电路中,高电平用 1 表示,低电平用 0 表示,则称为 _逻辑;4.把 JK 触发器改成 T 触发器的方法是 _。5.组合逻辑电路是指电路的输出仅由当前的_ 决定。6.5 个地址输入端译码器,其译码输出信号最多应有_ 个。7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_。8一片 ROM 有 10 根地址线,8 根数据输出线,ROM 共有_个存储单元。9 N 个触发器组成的计数器最多可以组成_ 进制的计数器。8.基本 RS触发器的约束条件是 _。CP A Q1Q2二.单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2 分,共 20分。)题号12345678910答案1十进制数 128 的 8421BCD 码是()。A.10000000 B.000100101000 C.100000000 D.100101000 2.已知函数 F的卡诺图如图 1-1,试求其最简与或表达式3.已知函数的反演式为,其原函数为()。A BC D4对于 TTL 数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V;(B)不使用的输入端接1;(C)输入端可串接电阻,但电阻值不应太大;(D)OC 门输出端可以并接。5欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器B.施密特触发器 C.A/D 转换器 D.移位寄存器6下列 A/D 转换器中转换速度最快的是()。A.并联比较型 B.双积分型 C.计数型D.逐次渐近型7.一个含有 32768个存储单元的 ROM,有 8 个数据输出端,其地址输入端有()个。A.10 B.11 C.12 D.88.如图 1-2,在 TTL 门组成的电路中,与非门的输入电流为IiL1mA?IiH20A。G1输出低电平时输出电流的最大值为IOL(max)=10mA,输出高电平时最大输出电流为IOH(max)=0.4mA。门 G1的扇出系数是()。A.1 B.4 C.5 D.10 9.十数制数 2006.375转换为二进制数是:A.11111010110.011 B.1101011111.11 C.11111010110.11 D.1101011111.011 10.TTL 或非门多余输入端的处理是:A.悬空B.接高电平C.接低电平D.接”1”三电路分析题(36 分)1.图 3-1(a)所示电路,移位寄存器原来的数据是,数据从Di 顺序输入到移位寄存器,试问:(1)在图 3-1(b)所示输入波形作用下,在 T1到 T2期间,输出端 X、Y 的波形?(2)该电路的逻辑功能?(12 分)2.图 3-2 为两个时钟发生器,图中 R1=510,R2=10K,C=0.1uF。(12分)(1)写出 JK触发器的状态方程及输出V1、V2的表达式;(2)画出 555 定时器的输出 VO以及 V1、V2的波形;(3)计算 V1的周期和脉冲宽度Tw.555 定时器功能表4脚6 脚2 脚3脚7 脚 0 0 导通 1 2/3VCC1/3 VCC0 导通 1 1/3 VCC不变不变 1 2/3VCC2/3VCC1/3 VCC1 截止 3双积分 A/D 转换器如图 3-3 所示,试回答以下问题:(12 分)(1)若被测电压 Vi 的最大值为 2V,要求分辩率小于0.1mV,问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz,则对 Vi 进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz,已知,输出电压 Vo的最大值为 5V,积分时间常数是多少?四电路设计题(24 分)1)试用一片双 4 选 1 的数据选择器 74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10 分)双 4 选 1 的数据选择器 74LS153器件的器件图和功能表输入输出()()0 (0)0 0()0 (0)0 1()0 (0)1 0()0 (0)1 1()1 (1)X X 0 (0)2.试用 JK 触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14 分)试卷(2007.1)A(答案)一.填空题(每小题 2 分,共 20 分)1.CMOS 传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。2.逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。3.逻辑电路中,高电平用 1 表示,低电平用 0 表示,则称为正逻辑;4.把 JK 触发器改成 T 触发器的方法是 J=K=T。5.组合逻辑电路是指电路的输出仅由当前的输入决定。6.5 变量输入译码器,其译码输出信号最多应有32 个。7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞争冒险现象。8一片 ROM 有 10 根地址线,8 根数据输出线,ROM 共有 8192 个存储单元。9N 个触发器组成的计数器最多可以组成2n进制的计数器。8.基本 RS触发器的约束条件是RS=0。二.单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案的字母填入下表中对应的格子里。每小题2 分,共 20分。)题号10123456789答案BCBBBACDAC三电路分析题(36 分)1.图 3-1(a)所示电路,移位寄存器原来的数据是,数据从Di 顺序输入到移位寄存器,试问:在图 3-1(b)所示输入波形作用下,在 T1到 T2期间,输出端 X、Y 的波形?(12 分)(1)2.图 3-2 为两个时钟发生器,图中 R1=510,R2=10K,C=0.1uF。(12分)(1)写出触发器的状态方程及输出V1、V2的方程;(2)画出 555 定时器的输出 VO以及 V1、V2的波形;(3)计算V1的周期和脉冲宽度 Tw.(1),(2)(3)3双积分 A/D 转换器如图 3-3 所示,试回答以下问题:(12 分)(1)若被测电压 Vi 的最大值为 2V,要求可分辩的电压小于0.1mV,问二进制计数器是多少位的?(2)若时钟脉冲频率为200kHz,则对 Vi 进行采样的时间T1为多长?(3)若时钟脉冲频率为200kHz,已知,输出电压 Vo的最大值为 5V,积分时间常数是多少?(1),所以(2)(3),所以四电路设计题(24 分)1)试用一片双 4 选 1 的数据选择器 74LS153和必要的门电路,设计下面逻辑函数,并在器件图上画出相应的电路图。(10 分)双 4 选 1 的数据选择器 74LS153器件的器件图和功能表输入输出()()0 (0)0 0()0 (0)0 1()0 (0)1 0()0 (0)1 1()1 (1)X X 0 (0)令.则2.试用 JK 触发器和门电路设计一个十三进制的计数器,并检查设计的电路能否自启动。(14 分)解:根据题意,得状态转换图如下:所以:能自启动。因为:评分标准 2007.1(本科)一.单项选择题:每小题 2 分,共 20 分。二.填空题:每小题 2 分,共 20 分。三电路分析题1共 12 分,其中写出触发器的激励方程或输出X、Y的逻辑式 3 分画对 Q2Q1Q0的波形 3分画对两个触发器的输入端D的波形 3分画对输出 X、Y的波形 3 分四 设计题1共 10 分,其中写出 Y的最小项之和的标准形式 3 分把 4 选一的选择器扩展成8 选一的选择器 2 分正确确定 A3A2A1以及 D0D1D2D3D4D5D6D7 3分画出逻辑图 2 分2共 14 分,其中状态转换图 3 分卡诺图化简,得状态方程3 分求激励方程 3 分画出逻辑图 3 分自启动分析 2 分数字电子技术模拟试题一、单项选择题(每个3 分,共 15 分)1、图 1 的国标逻辑符号中(11)是异或门。图 1 2、下列逻辑函数表达式中可能存在竞争冒险的是(12)。A)(CBBAFB)(CBBAFC)(CBBAFD)(CBBAF3、下面逻辑式中,不正确的是_(13)_。A.CBAABCB.AABAC.()A ABAD.ABBA4、时序逻辑电路中必须有_(14)_。A.输入逻辑变量 B.时钟信号 C.计数器 D.编码器5、有 S1,S2两个状态,条件(15)可以确定 S1和 S2 不等价。A.输出相同B.输出不同C.次态相同D.次态不同二、填空题(每题2 分,共 20 分)1、十六进制数 97,对应的十进制数为(1)。2、“至少有一个输入为0 时,输出为(2)”描述的是与运算的规则。3、(3)变量逻辑函数有16 个最小项。4、基本逻辑运算有:(4)、(5)和(6)运算。5、两二进制数相加时,不考虑低位的进位信号是(7)加器。6、TTL 器件输入脚悬空相当于输入(8)电平。7、RAM 的三组信号线包括:(9)线、地址线和控制线。8、采用四位比较器对两个四位数比较时,先比较(10)位。三、简答题(共10 分)1、证明:BABAA(4 分)2、某逻辑函数的真值表如表1 所示,画出卡诺图。(6 分)表 1 某逻辑函数的真值表A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20 分)图 2 分析图 2 所示电路的逻辑功能。1)列出其时钟方程:(2 分)CP1;CP0。Z 2)列出其驱动方程:(4 分)J1;K1;J0;K0。3)列出其输出方程:(1 分)Z4)求次态方程:(4 分)11nQ;10nQ5)作状态表及状态图(9 分)五、波形题(10 分)已知输入信号 X,Y,Z 的波形如图 3 所示,试画出ZYXYZXZYXXYZF的波形。图 3 波形图六、设计题(25 分)1、设计一电路,译出对应ABCD=0110、1010 态的两个信号,作逻辑图。(10 分)2、用 74LS151实现XYZZYXYZXZYXF已知 74LS151的功能表如表 2 所示,逻辑符号如图4 所示。(15 分)表 2 74LS151 的功能表EN A2 A1 A0 Y 1 X X X 0 0 0 0 0 D0 0 0 0 1 D1 0 0 1 0 D2 0 0 1 1 D3 0 1 0 0 D4 0 1 0 1 D5 0 1 1 0 D6 0 1 1 1 D7 图 4 74LS151的逻辑符号模拟卷答案一、选择题(每个3 分,共 15 分)11、B 12、C 13、A 14、B 15、B 二、填空题(每个2 分,共 20 分)1、151 2、0 3、4 4、与5、或6、非7、半8、高9、数据10、最高(注:46 答案顺序可交换)三、简答题(共10 分)1、BABABAAA)()()左边(1(4 分)2、结构 2 分,填图 4 分四、分析题(共20 分)1、CP1=CP CP0=CP(每个 1 分,共 2 分)2、J1=Q0 K1=1 J0=1Q K0=11QXQX或(每个 1 分,共 4 分)3、Z=XQ1Q0 (1 分)4、0111QQQn0Q10110110QXQQQXQQQn或(每个 2 分,共 4分)5、略五、波形题(10 分)六、设计题(25 分)1、DCBALDBCAL212、一、(11%)(1)、(110.101)2=()10,(12.7)10=()2(2)、构成组合逻辑电路的基本逻辑单元电路是(),构成时序逻辑电路的基本逻辑单元电路是()。(3)、TTL 反相器的电压传输特性曲线中,转折区中点对应的输入电压称为()电压。(4)、当七段显示译码器的输出为高电平有效时,应选用共()极数码管。(5)、触发器异步输入端为低电平有效时,如果异步输入端RD=1,SD=0,则触发器直接置成()状态。(6)、数字电路中,常用的脉冲波形产生电路是()器。(7)、A/D 和 D/A 转换器的转换精度指标,可采用()和()两个参数描述。(8)几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现()功能。二、(15%)1、将逻辑函数化为最小项之和的形式Y=ABC+AC+BC 2、用公式法化简逻辑函数姓名班级学号密封线Y1=AC+AD+CD Y2=AD+AD+AB+AC+BD+ACEF+BEF+DEFG 3、用卡诺图化简逻辑函数Y1=ABC+ABD+ACD+CD+ABC+ACD Y2(ABC)=(m0,m1,m2,m4)约束条件:m3+m5+m6+m7=0 三、(15%)1、试说明能否将与非门、或非门、异或门分别当作反相器来使用?如果可以,各个门电路的输入端该如何连接?(利用两个输入一个输出的逻辑符号图分别表示出各门电路作为反相器使用时对应输入端的接法)2、4 位输入的倒 T 型电阻网络 D/A 转换器,VREF=8V,在 Rf=R 的条件下,输入数字量 d3d2d1d0=1010时,输出电压 U0 的数值是多少?四、(20%)1、分析右图电路,写出函数S 和 C 的表达式并化简,通过真值表说明电路完成什么逻辑功能?2、举重比赛中有 A、B、C 三名裁判,A 为主裁,当两名或两名以上裁判(必须包括 A 在内)认为运动员上举杠铃合格,才能认为成功。(1)要求列真值表用与非门电路设计该逻辑电路。(2)用 74LS138芯片(符号图如右)配合适当的门电路设计该逻辑电路五、(12%)1、触发器根据逻辑功能可分哪些类型?触发器的逻辑功能和电路结构形式之间关系如何?2、根据 CP、J、K 的波形画出 Q 端波形,假设初态为零3、分析图(a)电路,并根据图(b)给出的 CP 波形画出 Q 端波形图。假设初态为零。六、(27%)1、分析时序电路,要求通过分析列出时钟方程、驱动方程、状态方程、状态表并画出状态转移图,验证是否具备自启动特性。设 Q2Q1Q0的初态为 001。Q0 Q1 Q22、据 CT74LS290(异步二-五-十进制加法计数器)的功能,利用反馈归零法将其转换为 8421 码九进制加法计数器。(在芯片符号图上连线完成)3、上图 555 块组成的是什么电路?具备什么功能?4、利用芯片 74LS161(四位同步二进制计数器)和74LS151(八选一数据选择器)设计一个序列信号发生器,要求在一系列脉冲CP的作用下,能够周期性地输出“00010111”的序列信号。(芯片符号如图示)通过分析完成连线图。D0 D1 D2 D3Q0 Q1 Q2 Q3C LD RD74LS160 EP ET CPEA0A1A2D0D1D2D3D4D5D6D7Y74LS151ABC10OU TUDDCTHTRui8436215uo555 Q0Q1Q2Q3CP0 CP1S9(1)S9(2)R0(1)R0(2)74LS290-