《集成电路基本工艺》PPT课件.ppt
集成电路设计基础集成电路设计基础集成电路设计基础集成电路设计基础第三章第三章 集成电路制造工艺集成电路制造工艺华南理工大学华南理工大学华南理工大学华南理工大学 电子与信息学院电子与信息学院电子与信息学院电子与信息学院广州集成电路设计中心广州集成电路设计中心广州集成电路设计中心广州集成电路设计中心殷瑞祥殷瑞祥殷瑞祥殷瑞祥 教授教授教授教授第第3章章 IC制造工艺制造工艺3.1 外延生长外延生长3.2 掩膜制作掩膜制作 3.3 光刻原理与流程光刻原理与流程3.4 氧化氧化3.5 淀积与刻蚀淀积与刻蚀3.6 掺杂原理与工艺掺杂原理与工艺2 关关心心每每一一步步工工艺艺对对器器件件性性能能的的影影响响,读读懂懂P PD DK K,挖挖掘掘工工艺艺潜潜力力。3.1 3.1 外延生长外延生长(Epitaxy)外延生长的目的外延生长的目的半半导导体体工工艺艺流流程程中中的的基基片片是是抛抛光光过过的的晶晶圆圆基基片片,直直径径在在5050到到300mm(2-12300mm(2-12英寸英寸)之间之间,厚度约几百微米厚度约几百微米.外延的目的外延的目的用同质材料形成具有不同的掺杂种类及浓度用同质材料形成具有不同的掺杂种类及浓度,因而具有不因而具有不同性能的晶体层同性能的晶体层.外延也是制作不同材料系统的技术之一外延也是制作不同材料系统的技术之一.外延生长后的外延生长后的衬底适合于制作有各种要求的器件与衬底适合于制作有各种要求的器件与IC,IC,且可进行进一步且可进行进一步处理处理.不同的外延工艺可制出不同的材料系统不同的外延工艺可制出不同的材料系统.31.1.液态生长液态生长(LPE:Liquid Phase Epitaxy)LPE:Liquid Phase Epitaxy)LPE:在在晶晶体体衬衬底底上上用用金金属属性性溶溶液液形形成成一一个个薄薄层层。在在加加热热过过的的饱饱和和溶溶液液里里放放上上晶晶体体,再再把把溶溶液液降降温温,外外延延层层便便可可形形成成在在晶晶体体表表面面。原原因因在在于于溶溶解解度度随随温度变化而变化。温度变化而变化。LPEIII/IVAlGaAs/GaAs和和InGaAsP/InP器器件件可可用用LPE来来制制作作,目目前前,LPE逐逐渐渐被被VPE,MOVPE(金金属有机物)属有机物),MBE(分子束)法代替分子束)法代替.42.2.气相外延生长气相外延生长(VPE:VPE:Vapor Phase Epitaxy)VPE是指所有在气体环境下在晶体表面进行外延生长的是指所有在气体环境下在晶体表面进行外延生长的技术的总称。在不同的技术的总称。在不同的VPE技术里,卤素技术里,卤素(Halogen)传传递生长法在制作各种材料的沉淀薄层中得到大量应用。递生长法在制作各种材料的沉淀薄层中得到大量应用。任何把至少一种外延层生成元素以卤化物形式在衬底表任何把至少一种外延层生成元素以卤化物形式在衬底表面发生卤素析出反应从而形成外延层的过程都可归入卤面发生卤素析出反应从而形成外延层的过程都可归入卤素传递法,它在半导体工业中有尤其重要的地位(卤化素传递法,它在半导体工业中有尤其重要的地位(卤化反应)。用这种方法外延生长的基片,可制作出很多种反应)。用这种方法外延生长的基片,可制作出很多种器件,如器件,如GaAs,GaAsP,LED管管,GaAs微波二极管,微波二极管,大部分的大部分的Si双极型管,双极型管,LSI及一些及一些MOS逻辑电路等。逻辑电路等。5SiSi基片的卤素生长外延基片的卤素生长外延在在一一个个反反应应炉炉内内的的SiClSiCl4 4/H/H2 2系系统统中中实实现现:在在水水平平的的外外延延生生长长炉炉中中,SiSi基基片片放放在在石石英英管管中中的的石石墨墨板板上上,SiClSiCl4 4,H H2 2及及气气态态杂杂质质原原子子通通过过反反应应管管。在在外外延延过过程程中中,石石墨墨板板被被石石英英管管周周围围的的射射频频线线圈圈加加热热到到 1500-20001500-2000度度,在在 高高 温温 作作 用用 下下,发发 生生SiClSiCl4 4+2H+2H2 2Si+4HClSi+4HCl 的的反反应应,释释放放出出的的SiSi原原子子在在基基片片表表面面形形成成单单晶晶硅硅,典典型型的的生生长长速速度度为为0.51 m/min.63.3.金属有机物气相外延生长金属有机物气相外延生长(MOVPE:MOVPE:Metalorganic Vapor Phase Epitaxy)III-V-V材材料料的的MOVPEMOVPE中中,所所需需要要生生长长的的III,V V族族元元素素的的源源材材料料以以气气体体混混和和物物的的形形式式进进入入反反应应炉炉中中已已加加热热的的生生长长区区里里,在在那那里里进进行行热热分分解与沉淀反应。解与沉淀反应。MOVPEMOVPE与与其其它它VPEVPE不不同同之之处处在在于于它它是是一一种种冷冷壁工艺,只要将衬底控制到一定温度就行了。壁工艺,只要将衬底控制到一定温度就行了。74.分子束外延生长分子束外延生长(MBE:Molecular Beam Epitaxy)MBEMBE在在超超真真空空中中进进行行,基基本本工工艺艺流流程程包包含含产产生生轰轰击击衬衬底底上上生生长长区区的的III,V V族族元元素素的的分分子子束束等等。MBEMBE几几乎乎可可以以在在GaAsGaAs基基片片上上生生长长无无限限多多的的外外延延层层。这这种种技技术术可可以以控控制制GaAsGaAs,AlGaAsAlGaAs或或InGaAsInGaAs上上的的生生长长过过程程,还还可可以以控控制制掺掺杂杂的的深深度度和和精精度度达达到到纳纳米米极极。经经过过MBEMBE法法,衬衬底底在在垂垂直直方方向向上上的的结结构构变变化化具具有有特殊的物理属性。特殊的物理属性。MBEMBE的不足之处在于产量低。的不足之处在于产量低。89英国VG Semicom公司型号为V80S-Si的MBE设备关键部分照片 实物实物第第3章章 IC制造工艺制造工艺3.1 外延生长外延生长3.2 掩膜制作掩膜制作 3.3 光刻原理与流程光刻原理与流程3.4 氧化氧化3.5 淀积与刻蚀淀积与刻蚀3.6 掺杂原理与工艺掺杂原理与工艺10 关关心心每每一一步步工工艺艺对对器器件件性性能能的的影影响响,读读懂懂P PD DK K,挖挖掘掘工工艺艺潜潜力力。3.2 3.2 掩膜掩膜(Mask)Mask)的制版工艺的制版工艺1.1.掩膜制造掩膜制造从从物物理理上上讲讲,任任何何半半导导体体器器件件及及ICIC都都是是一一系系列列互互相相联联系系的的基基本本单单元元的的组组合合,如如导导体体,半半导导体体及及在在基基片片上上不不同同层层上上形形成成的的不不同同尺尺寸寸的的隔隔离离材材料料等等。要要制制作作出出这这些些结结构构需需要要一一套套掩掩膜膜。一一个个光光学学掩掩膜膜通通常常是是一一块块涂涂着着特特定定图图案案铬铬薄薄层层的的石石英英玻玻璃璃片片,一一层层掩掩膜膜对对应应一一块块ICIC的的一一个个工工艺艺层层。工工艺艺流流程程中中需需要要的的一一套套掩掩膜膜必必须须在在工工艺艺流流程程开开始始之之前前制制作作出出来来。制制作作这这套套掩掩膜膜的的数据来自电路设计工程师给出的版图。数据来自电路设计工程师给出的版图。11120.18 m工艺结构工艺结构什么是掩膜?什么是掩膜?掩掩膜膜是是用用石石英英玻玻璃璃做做成成的的均均匀匀平平坦坦的的薄薄片片,表表面面上上涂涂一一层层600 800nm厚厚的的Cr层层,使使其其表表面光洁度更高。称之为铬板,面光洁度更高。称之为铬板,Cr mask。13 整版及单片版掩膜整版及单片版掩膜整整版版按按统统一一的的放放大大率率印印制制,因因此此称称为为1 1X X掩掩膜膜。这这种种掩掩膜膜在在一一次次曝曝光光中中,对对应应着着一一个个芯芯片片阵阵列列的的所所有有电电路路的的图形都被映射到基片的光刻胶上。图形都被映射到基片的光刻胶上。单单片片版版通通常常把把实实际际电电路路放放大大5 5或或1010倍倍,故故称称作作5 5X X或或1010X X掩掩膜膜。这这样样的的掩掩膜膜上上的的图图案案仅仅对对应应着着基基片片上上芯芯片片阵阵列列中中的的一一个个单单元元。上上面面的的图图案案可可通通过过步步进进曝曝光光机机映映射射到到整个基片上。整个基片上。14早期掩膜制作方法早期掩膜制作方法人人们们先先把把版版图图(layout)分分层层画画在在纸纸上上,每每一一层层掩掩膜膜有有 一一 种种 图图 案案。画画 得得 很很 大大,50 50 cm2 或或100 100cm2,贴贴在在墙墙上上,用用照照相相机机拍拍照照。然然后后缩缩小小10 20倍倍,变变为为5 5 2.5x2.5 cm2 或或10 10 5 5 cm2的精细底片的精细底片。这叫初缩这叫初缩。将将初初缩缩版版装装入入步步进进重重复复照照相相机机,进进一一步步缩缩小小到到2 2 cm2 3.5 cm2,一一步步一一幅幅印印到到铬铬(Cr)板板上上,形形成成一一个个阵列阵列。1516WaferIC、Mask&Wafer整版和整版和接触式接触式曝曝光光在这种方法中在这种方法中,掩膜和晶圆是一样大小的掩膜和晶圆是一样大小的.对应于对应于3”8”晶圆晶圆,需要需要3”8”掩膜掩膜.不过晶圆是圆的不过晶圆是圆的,掩膜掩膜是方的是方的这样制作的掩膜图案失真较大这样制作的掩膜图案失真较大,因为版图画在纸上因为版图画在纸上,热胀冷缩热胀冷缩,受潮起皱受潮起皱,铺不平等铺不平等初缩时初缩时,照相机有失真照相机有失真步进重复照相步进重复照相,同样有失真同样有失真从从mask到晶圆上成像到晶圆上成像,还有失真还有失真172.图案发生器方法图案发生器方法(PG:Pattern Generator)在在PG法法中中,规规定定layout的的基基本本图图形形为为矩矩形形.任任何何版版图图都都将将分分解解成成一一系系列列各各种种大大小小、不不同同位位置置和和方方向向的的矩矩形形条条的的组组合合.每每个个矩矩形形条条用用5个参数进行描述个参数进行描述:(X,Y,A,W,H)18图案发生器方法图案发生器方法(续续)利用这些数据控制下图所示的一套利用这些数据控制下图所示的一套制版制版装置。装置。193.X3.X射线制版射线制版 由由于于X X射射线线具具有有较较短短的的波波长长。它它可可用用来来制制作作更更高高分分辨辨率率的的掩掩膜膜版版。X-rayX-ray掩掩膜膜版版的的衬衬底底材材料料与与光光学学版版不不同同,要要求求对对X X射射线线透透明明,而而不不是是可可见见光光或或紫紫外外线线,它它们们常常为为SiSi或或SiSi的的碳碳化化物物。而而AuAu的的沉沉淀淀薄薄层层可可使使得得掩掩膜膜版版对对X X射射线线不不透透明明。X X射射线线可可提提高高分分辨辨率率,但但问问题题是是要要想想控控制制好好掩掩膜膜版版上上每每一一小小块块区区域域的的扭扭曲曲度度是是很很困困难难的。的。204.电子束扫描法电子束扫描法(E-Beam Scanning)采采用用电电子子束束对对抗抗蚀蚀剂剂进进行行曝曝光光,由由于于高高速速的的电电子子具具有有较较小小的的波波长长,分分辨辨率率极极高高。先先进进的的电电子子束束扫扫描描装装置置精精度度5050nmnm,这这意意味味着着电电子子束束的的步步进进距距离离为为5050nmnm,轰击点的大小也为轰击点的大小也为5050nmnm。21电子束光刻装置电子束光刻装置:LEICA EBPG5000+22电子束制版三部曲电子束制版三部曲1)1)涂抗蚀剂涂抗蚀剂,抗蚀剂采用抗蚀剂采用PMMA.PMMA.2)2)电子束曝光电子束曝光,曝光可用精密扫描仪,电子束制版曝光可用精密扫描仪,电子束制版的一个重要参数是电子束的亮度,或电子的剂量。的一个重要参数是电子束的亮度,或电子的剂量。3)3)显影显影:用二甲苯。二甲苯是一种较柔和的有弱极用二甲苯。二甲苯是一种较柔和的有弱极性的显影剂,显像速率大约是性的显影剂,显像速率大约是MIBK/IPAMIBK/IPA的的1/81/8,用用IPAIPA清洗可停止显像过程。清洗可停止显像过程。23电子束扫描法电子束扫描法(续续)电子束扫描装置的用途电子束扫描装置的用途:制造掩膜和直写光刻。制造掩膜和直写光刻。电子束制版的优点:电子束制版的优点:高精度高精度电子束制版的缺点:电子束制版的缺点:设备昂贵设备昂贵制版费用高制版费用高24第第3章章 IC制造工艺制造工艺3.1 外延生长外延生长3.2 掩膜制作掩膜制作 3.3 光刻原理与流程光刻原理与流程3.4 氧化氧化3.5 淀积与刻蚀淀积与刻蚀3.6 掺杂原理与工艺掺杂原理与工艺25 关关心心每每一一步步工工艺艺对对器器件件性性能能的的影影响响,读读懂懂P PD DK K,挖挖掘掘工工艺艺潜潜力力。3.3 光刻原理与流程光刻原理与流程在在ICIC的的制制造造过过程程中中,光光刻刻是是多多次次应应用用的的重重要要工工序序。其其作作用用是是把把掩掩膜膜上上的的图图型型转转换换成成晶晶圆圆上上的的器件结构。器件结构。263.3.1 3.3.1 光刻光刻步骤步骤一、一、晶圆涂光刻胶晶圆涂光刻胶:n清清洗洗晶晶圆圆,在在200200 C C温温度度下下烘烘干干1 1小小时时。目目的的是是防防止止水水汽汽引引起起光光刻胶薄膜出现缺陷。刻胶薄膜出现缺陷。n待晶圆冷却下来,立即涂光刻胶。待晶圆冷却下来,立即涂光刻胶。n晶圆再烘,将溶剂蒸发掉,准备曝晶圆再烘,将溶剂蒸发掉,准备曝光光二二、曝曝光光:光光源源可可以以是是可可见见光光,紫紫外外线线,X X射射线线和和电电子子束束。光光量量,时间取决于光刻胶的型号,厚度和成像深度。时间取决于光刻胶的型号,厚度和成像深度。三三、显显影影:晶晶圆圆用用真真空空吸吸盘盘吸吸牢牢,高高速速旋旋转转,将将显显影影液液喷喷射射到到晶圆上。显影后,用清洁液喷洗。晶圆上。显影后,用清洁液喷洗。四、烘干四、烘干:将显影液和清洁液全部蒸发掉将显影液和清洁液全部蒸发掉。27正性胶与负性胶光刻图形的形成正性胶与负性胶光刻图形的形成28涂光刻胶的方法涂光刻胶的方法光光刻刻胶胶通通过过过过滤滤器器滴滴入入晶晶圆圆中中央央,被被真真空空吸吸盘盘吸吸牢牢的的晶晶圆圆以以2000 2000 80008000转转/分分钟钟的的高高速速旋旋转转,从从而而使使光光刻刻胶胶均均匀匀地涂在晶圆表面地涂在晶圆表面。293.3.2 3.3.2 曝光方式曝光方式1.接接触触式式曝曝光光方方式式中中,把把掩掩膜膜以以0.05 0.05 ATM ATM 的的压力压力压在涂光刻胶的晶圆压在涂光刻胶的晶圆 m m左右。左右。30曝光系统曝光系统31点点光光源源产产生生的的光光经经凹凹面面镜镜反反射射得得发发散散光光束束,再再经经透透镜变成平行光束,经镜变成平行光束,经4545 折射后投射到工作台上。折射后投射到工作台上。接触式接触式曝光方式的图象偏差问题曝光方式的图象偏差问题原因原因:光束不平行,接触不密有间隙光束不平行,接触不密有间隙32举例:,y+2d=10m,则有(y+2d)tgm掩膜和晶圆之间实现理想接触的制约因素掩膜和晶圆之间实现理想接触的制约因素掩膜本身不平坦,掩膜本身不平坦,晶圆表面有轻微凸凹,晶圆表面有轻微凸凹,掩膜和晶圆之间有灰尘。掩膜和晶圆之间有灰尘。33接触式曝光方式的掩膜磨损问题接触式曝光方式的掩膜磨损问题掩膜和晶圆每次接触产生磨损,使掩膜可掩膜和晶圆每次接触产生磨损,使掩膜可使用次数受到限制。使用次数受到限制。非接触式光刻非接触式光刻 1.1.接近式接近式 接近式光刻系统中,接近式光刻系统中,掩膜和晶圆之间有掩膜和晶圆之间有20 50 m的的间隙间隙。这样,。这样,磨损问题可以解决。但磨损问题可以解决。但分辨率下降,当分辨率下降,当时,时,无法工作。这是因为,无法工作。这是因为,根据惠更斯原理,小孔根据惠更斯原理,小孔成像,出现绕射,图形成像,出现绕射,图形发生畸变。发生畸变。34缩小投影缩小投影曝曝光系统光系统2.2.投影式投影式工作原理工作原理:水银灯光源通过聚光镜投射在掩膜上。水银灯光源通过聚光镜投射在掩膜上。掩掩膜膜比比晶晶圆圆小小,但但比比芯芯片片大大得得多多。在在这这个个掩掩膜膜中中,含含有有一一个个芯芯片片或或几几个个芯芯片片的的图图案案,称称之之为为母母版版,即即 reticle。光光束束通通过过掩掩膜膜后后,进进入入一一个个缩缩小小的的透透镜镜组组,把把 reticle 上的图案,缩小上的图案,缩小510倍,在晶圆上成像。倍,在晶圆上成像。3536缩小投影曝光系统示意图缩小投影曝光系统示意图缩小投影缩小投影曝曝光系统的特点光系统的特点由由于于一一次次曝曝光光只只有有一一个个Reticle上上的的内内容容,也也就就是是只只有一个或几个芯片,生产量不高。有一个或几个芯片,生产量不高。由由于于一一次次曝曝光光只只有有一一个个或或几几个个芯芯片片,要要使使全全部部晶晶圆圆面面积积曝曝光光,就就得得步步进进。步步进进包包括括XY工工作作台台的的分分别别以以芯芯片片长长度度和和宽宽度度为为步步长长的的移移动动和和Reticle内内容容的的重重复复曝曝光。光。投投影影方方式式分分辨辨率率高高,且且基基片片与与掩掩膜膜间间距距较较大大,不不存存在掩膜磨损问题。在掩膜磨损问题。37第第3章章 IC制造工艺制造工艺3.1 外延生长外延生长3.2 掩膜制作掩膜制作 3.3 光刻原理与流程光刻原理与流程3.4 氧化氧化3.5 淀积与刻蚀淀积与刻蚀3.6 掺杂原理与工艺掺杂原理与工艺38 关关心心每每一一步步工工艺艺对对器器件件性性能能的的影影响响,读读懂懂P PD DK K,挖挖掘掘工工艺艺潜潜力力。39除了作为栅的绝缘材料外,二氧化硅在很多制造工序除了作为栅的绝缘材料外,二氧化硅在很多制造工序中可以作为保护层。在器件之间的区域,也可以生成中可以作为保护层。在器件之间的区域,也可以生成一层称为一层称为“场氧场氧”(FOXFOX)的厚)的厚SiOSiO2 2层,使后面的工序层,使后面的工序可以在其上制作互连线。可以在其上制作互连线。场氧场氧第第3章章 IC制造工艺制造工艺3.1 外延生长外延生长3.2 掩膜制作掩膜制作 3.3 光刻原理与流程光刻原理与流程3.4 氧化氧化3.5 淀积与刻蚀淀积与刻蚀3.6 掺杂原理与工艺掺杂原理与工艺40 关关心心每每一一步步工工艺艺对对器器件件性性能能的的影影响响,读读懂懂P PD DK K,挖挖掘掘工工艺艺潜潜力力。3.5 3.5 淀积与刻蚀淀积与刻蚀器件的制造需要各种材料的淀积。这些材料包括多晶硅、器件的制造需要各种材料的淀积。这些材料包括多晶硅、隔离互连层的绝缘材料以及作为互连的金属层。隔离互连层的绝缘材料以及作为互连的金属层。刻蚀的作用刻蚀的作用:制作不同的器件结构,如线条、接触孔、台式晶体管、制作不同的器件结构,如线条、接触孔、台式晶体管、凸纹、栅等。凸纹、栅等。被刻蚀的材料被刻蚀的材料:半导体,绝缘体,金属等。半导体,绝缘体,金属等。刻蚀的两种方法:刻蚀的两种方法:湿法和干法湿法和干法41湿法刻蚀湿法刻蚀首首先先要要用用适适当当(包包含含有有可可以以分分解解表表面面薄薄层层的的反反应应物物)的的溶溶液液浸浸润润刻刻蚀蚀面面,然然后后清清除除被被分分解解的的材材料料。如如SiOSiO2 2在在室室温温下下可可被被HFHF酸刻蚀。酸刻蚀。湿法刻蚀在湿法刻蚀在VLSIVLSI制造中的问题制造中的问题:接接触触孔孔的的面面积积变变得得越越来来越越小小,抗抗蚀蚀材材料料层层中中的的小小窗窗口口会会由于毛细作用而使得接触孔不能被有效的浸润。由于毛细作用而使得接触孔不能被有效的浸润。是是被被分分解解的的材材料料不不能能被被有有效效的的从从反反应应区区的的小小窗窗口口内内清清除除出来。出来。42干法刻蚀干法刻蚀分为:等离子体刻蚀分为:等离子体刻蚀,反应离子刻蚀反应离子刻蚀RIERIE等等 RIERIE发发生生在在反反应应炉炉中中,基基片片(晶晶圆圆)被被放放在在一一个个已已被被用用氮氮气气清清洗洗过过的的托托盘盘上上,然然后后,托托盘盘被被送送进进刻刻蚀蚀室室中中,在在那那里里托托盘盘被被接接在在下下方方的的电电极极上上。刻刻蚀蚀气气体体通通过过左左方方的的喷喷口口进进入入刻刻蚀蚀室室。RIERIE的的基基板板是是带带负负电电的的。正正离离子子受受带带负负电电的的基基板板吸吸引引,最最终终以以近近乎乎垂垂直直的的方方向向射射入入晶晶体体,从从而而使使刻刻蚀蚀具具有有良好的方向性。良好的方向性。43反应离子刻蚀RIE第第3章章 IC制造工艺制造工艺3.1 外延生长外延生长3.2 掩膜制作掩膜制作 3.3 光刻原理与流程光刻原理与流程3.4 氧化氧化3.5 淀积与刻蚀淀积与刻蚀3.6 掺杂原理与工艺掺杂原理与工艺44 关关心心每每一一步步工工艺艺对对器器件件性性能能的的影影响响,读读懂懂P PD DK K,挖挖掘掘工工艺艺潜潜力力。3.6 3.6 掺杂原理与工艺掺杂原理与工艺掺杂目的掺杂目的掺掺杂杂的的目目的的是是以以形形成成特特定定导导电电能能力力的的材材料料区区域域,包包括括N N型型或或P P型型半半导导体体层层和和绝绝缘缘层层。是是制制作作各各种种半半导导体体器器件件和和ICIC的基本工艺。的基本工艺。经经过过掺掺杂杂,原原材材料料的的部部分分原原子子被被杂杂质质原原子子代代替替。材材料料的导电类型决定于杂质的化合价的导电类型决定于杂质的化合价掺掺杂杂可可与与外外延延生生长长同同时时进进行行,也也可可在在其其后后,例例如如,双双极极性性硅硅ICIC的的掺掺杂杂过过程程主主要要在在外外延延之之后后,而而大大多多数数GaAsGaAs及及InPInP器件和器件和ICIC的掺杂与外延同时进行。的掺杂与外延同时进行。451.1.热扩散掺杂热扩散掺杂 热热扩扩散散是是最最早早也也是是最最简简单单的的掺掺杂杂工工艺艺,主主要要用用于于SiSi工工艺艺。施施主主杂杂质质(五五价价元元素素)用用P P,AsAs,受受主主杂杂质质(三三价价元元素素)可可用用B B。要要减减少少少少数数载载流流子子的的寿寿命命,也也可可掺掺杂杂少少量量的的AuAu。Si0Si02 2隔隔离离层层常常被被用用作作热热扩扩散散掺掺杂杂的的掩掩膜膜。扩扩散散过过程程中中,温温度度与与时时间间是是两两个个关关键键参参数数。在在生生产产双双极极型型硅硅ICIC时时,至至少少要要2 2次次掺掺杂杂,一一次次是是形形成成基基区区,另另一一次次形形成成发发射射区区。在在基基片片垂垂直直方方向向上上的的掺掺杂杂浓浓度度变变化化对对于于器器件件性性能能有有重重要要意义。意义。462.2.离子注入法离子注入法 离离子子注注入入技技术术是是2020世世纪纪5050年年代代开开始始研研究究,7070年年代代进进入入工工业业应应用用阶阶段段的的。随随着着VLSIVLSI超超精精细细加加工工技技术术的的进进展,现已成为各种半导体掺杂和注入隔离的主流技术。展,现已成为各种半导体掺杂和注入隔离的主流技术。47离子注入机离子注入机 离离子子注注入入机机包包含含离离子子源源,分分离离单单元元,加加速速器器,偏向系统,注入室等。偏向系统,注入室等。48离子注入机工作原理离子注入机工作原理l首先把待掺杂物质如首先把待掺杂物质如B,P,As等离子化,等离子化,l利用质量分离器利用质量分离器(Mass Seperator)取出需要的杂质离子。分离取出需要的杂质离子。分离器中有磁体和屏蔽层。由于质量,电量的不同,不需要的离器中有磁体和屏蔽层。由于质量,电量的不同,不需要的离子会被磁场分离,并且被屏蔽层吸收。子会被磁场分离,并且被屏蔽层吸收。l通过加速管,离子被加速到一个特定的能级,如通过加速管,离子被加速到一个特定的能级,如10 500ke。l通过四重透镜,聚成离子束,在扫描系统的控制下,离子束通过四重透镜,聚成离子束,在扫描系统的控制下,离子束轰击在注入室中的晶圆上。轰击在注入室中的晶圆上。l在晶圆上没有被遮盖的区域里,离子直接射入衬底材料的晶在晶圆上没有被遮盖的区域里,离子直接射入衬底材料的晶体中,注入的深度取决于离子的能量。体中,注入的深度取决于离子的能量。l最后一次偏转最后一次偏转(deflect)的作用是把中性分离出去的作用是把中性分离出去lfaraday cup的作用是用来吸收杂散的电子和离子的作用是用来吸收杂散的电子和离子49注入法的优缺点注入法的优缺点优点:优点:掺掺杂杂的的过过程程可可通通过过调调整整杂杂质质剂剂量量及及能能量量来来精精确确的的控控制制,杂杂质质分分布的均匀。布的均匀。可进行小剂量的掺杂。可进行小剂量的掺杂。可进行极小深度的掺杂。可进行极小深度的掺杂。较低的工艺温度,故光刻胶可用作掩膜。较低的工艺温度,故光刻胶可用作掩膜。可可供供掺掺杂杂的的离离子子种种类类较较多多,离离子子注注入入法法也也可可用用于于制制作作隔隔离离岛岛。在在这这种种工工艺艺中中,器器件件表表面面的的导导电电层层被被注注入入的的离离子子(如如+)破破坏坏,形成了绝缘区。形成了绝缘区。缺点:缺点:费用高昂费用高昂在大剂量注入时半导体晶格会被严重破坏并很难恢复在大剂量注入时半导体晶格会被严重破坏并很难恢复50本章练习题本章练习题1.写出掩模在写出掩模在IC制造过程中的作用,比较整版掩模制造过程中的作用,比较整版掩模和单片掩模的区别,列出三种掩模的制造方法。和单片掩模的区别,列出三种掩模的制造方法。2.写出光刻的作用,光刻有哪两种曝光方式?写出光刻的作用,光刻有哪两种曝光方式?3.说出半导体工艺中掺杂的作用,举出两种掺杂的说出半导体工艺中掺杂的作用,举出两种掺杂的方法并比较其优缺点。方法并比较其优缺点。51