数字电子产品设计与制作实训 数字钟的设计与制作(综合实训).docx
-
资源ID:86669220
资源大小:591.21KB
全文页数:9页
- 资源格式: DOCX
下载积分:15金币
快捷下载
会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
数字电子产品设计与制作实训 数字钟的设计与制作(综合实训).docx
实训十五数字钟的设计与制作一、设计指标.显示时、分、秒。1 .可以24小时制或12小时制。2 .具有校时功能,可以对小时和分单独校时,对分校时的时候,停止分向小时进位。校 时时钟源可以手动输入或借用电路中的时钟。3 .具有正点报时功能,正点前10秒开始,蜂鸣器1秒响1秒停地响5次。4 .为了保证计时准确、稳定,由晶体振荡器提供标准时间的基准信号。二、设计要求.画出总体设计框图,以说明数字钟由哪些相对独立的功能模块组成,标出各个模块之 间互相联系,时钟信号传输路径、方向和频率变化。并以文字对原理作辅助说明。1 .设计各个功能模块的电路图,加上原理说明。2 .选择合适的元器件,在面包上接线训证、调试各个功能模块的电路,在接线训证时设 计、选择合适的输入信号和输出方式,在充分电路正确性同时,输入信号和输出方式要 便于电路的测试和故障排除。3 .在训证各个功能模块基础上,对整个电路的元器件和布线,进行合理布局,进行整个 数字钟电路的接线调试。三、制作要求自行装配、接线和调试,并能检查和发现问题,根据原理、现象和测量的数据分析 问题所在,加以解决。学生要解决的问题包括元器件和面包板故障引起的问题。四、设计报告内容要求.目的。1 .设计指标。2 .画出设计的原理框图,并要求说明该框图的工作过程及每个模块的功能。3 .元器件清单。4 .设计制作的进程,考虑时钟及控制信号的关系、测试、训证的顺序,写出自己的工作 进程。5 .画出各功能模块的电路图,加上原理说明(如2、5进制到10进制转换,10进制到6 进制转换的原理,个位到十位的进位信号选择和变换等)。6 .画出总布局接线图(集成块按实际布局位置画,关键的连接单独应画出,计数器到译 码器的数据线、译码器到数码管的数据线可以简化画法,但集成块的引脚须按实际位置 画,并注明名称。).描述设计制作的数字钟的运行结果和操作。7 .总结。设计过程中遇到的问题及解决方法;设计过程体会;对课程设计内容、方式、要求 等各方面的建议。五、实训仪器、工具5V电源(或实训箱)4个人合用1个。2 .四连面包板1块。3 .示波器2个(每班).万用表5个(每班)。4 .镇子1把。5 .剪刀1把。六、实训器件网络线2米/人。1. 共阴八段数码管6个。2. CD4511集成块6块。3. CD4060集成块1块。4. 74HC390集成块3块。5. 74HC51集成块1块。6. 74HC00集成块4块。7. 74HC30集成块1块。8. 10MQ电阻5个。9. 500 Q 电阻 14 个。U.30p电容2个。12 . 32. 768k时钟晶体1个。13 .蜂鸣器10个(每班)七、设计过程的日程安排八、Multisim2001软件局部集成块引脚图-o>41INA1QA5Y1INB1QB61QC271CLR1QD74HC390DY12-o>2INA2INB2QA2QB2QC142CLR2QD151311109-4060BD74HC390D74HC51D图15-1集成块引脚图九、局部原理仿真模块电路vccSEVEN SEG DISPLAY图15-2 4511构成译码驱动电路X1U21110RSRTCCTCR145-32.768kHz12MR03R10405-Wv10Mohm06071413C1 30pFC2 30pF08090110120134060BP153-2Hz输出图15-3 4060构成脉冲发生及分频电路U1图15-4 74390构成十进制计数器U46U4AU1图15-5 74390构成六进制计数器U4BU4BU4AU1图15-6 74390构成六十进制计数器vcc不会进位到小时)图15-7校时电路(分校时时,十、数字钟的设计与制作原理具体参照:数字电子技术课程设计讲义一数字钟的设计与制作。I一、Multisim2001软件及其参考仿真电路