欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    第1章概论学习.pptx

    • 资源ID:87406324       资源大小:1.49MB        全文页数:63页
    • 资源格式: PPTX        下载积分:20金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要20金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    第1章概论学习.pptx

    1958年,美国德克萨斯仪器公司制造出世界上第一块集成电路双极型晶体管集成电路,1959年正式公布。1960年,成功制造了第一块MOS集成电路。第1页/共63页1.1.2 集成电路发展的特点1.特点集成电路的发展特点主要表现在:特征尺寸越来越小;芯片尺寸越来越大;单片上的晶体管数越来越多;时钟速度越来越快;电源电压越来越低;布线层数越来越多;输入/输出(I/O)引脚越来越多。图1-1给出各个阶段集成电路产品的照片。第2页/共63页图1-1 各阶段集成电路产品的照片第3页/共63页 2.摩尔定律 1960年,美国Intel公司G.Moore预言集成电路的发展遵循指数规律,人们称之为“摩尔定律”,其主要内容如下:(1)集成电路最小特征尺寸以每三年减小70%的速度下降,集成度每一年翻一番。(2)价格每两年下降一半。(3)这种规律在30年内是正确的(从1965年开始)。历史的发展证实了摩尔定律的正确性。表1-1给出集成电路特征参数的进展情况。第4页/共63页表 1-1 集成电路特征参数的进展情况 第5页/共63页 1982年出现的80286芯片中,共有13.4万只晶体管,线宽为1.5 m。而到1995年,Pentium Pro(TM)芯片就含有550万只晶体管,线宽为亚微米级0.6 m。目前商业化的芯片的线宽为0.180.35 m。图1-2(a)和(b)分别给出80286和Pentium Pro(TM)的芯片显微照片。第6页/共63页图1-2 CPU 80286及Pentium Pro(TM)芯片的显微照片 (a)80286;(b)Pentium Pro(TM)第7页/共63页 目前,集成电路将朝着两个方面发展:一是在发展微细加工技术的基础上,开发超高速度、超高集成度的集成电路芯片。二是利用先进的工艺技术、设计技术、封装技术和测试技术发展各种专用集成电路(ASIC),特别是开发更为复杂的片上系统(SOC),不断缩短产品上市时限,产品更新换代的时间越来越短。第8页/共63页1.2 专用集成电路设计要求 对专用集成电路设计的重要要求有:设计周期短;设计正确率高;硅片面积小、特征尺寸小;低功耗、低电压;速度快;可测性好;价格低。第9页/共63页 1.2.1 关于“速度”用芯片的最大延迟表示芯片的工作速度,如(1-1)式所示,延迟时间Tpd 为(1-1)第10页/共63页式中:T pdo 晶体管本征延迟时间;UL 最大逻辑摆幅,即最大电源电压;Cg 扇出栅电容(负载电容);Cw 内连线电容;Ip 晶体管峰值电流。第11页/共63页 1.2.2 关于“功耗”1.有比电路与无比电路 芯片的功耗与电压、电流大小有关,与器件类型、电路型式也关系密切。就MOS集成电路而言,有NMOS电路、PMOS电路和CMOS电路之分。举一个简单的例子,如图1-3 所示,图(a)为NMOS反相器,图(b)为CMOS反相器。对NMOS反相器而言,若输入为“1”,驱动管V1导通,负载管V2也导通,输出电平是两个管子分压的结果,其分压比取决于驱动管和负载管的宽长比。这种电路称之为“有比电路”。有比电路有静态电流流过。第12页/共63页 图1-3 有比电路与无比电路 (a)有比电路;(b)无比电路第13页/共63页 CMOS反相器是一个NMOS和PMOS互补的电路,当输入为“1”时,NMOS管导通,PMOS管截止,输出电压为“0”。而当输入为“0”时,NMOS管截止,PMOS管导通,输出电压为“1”,即等于 UDD。这种截止管等效电阻趋于无穷大,导通管等效电阻趋于零,一管导通必有另一管截止,输出电平不分压(UOH=UDD)的电路称为“无比电路”。有比电路和无比电路的功耗有很大的不同。显然,无比电路的功耗比有比电路小。第14页/共63页 2.功耗 1)静态功耗 静态功耗指电路停留在一种状态时的功耗。有比电路的静态功耗为 PdQ=PUDD (1-2)无比电路的静态功耗为 PdQ=0 (1-3)第15页/共63页 2)动态功耗 动态功耗指电路在两种状态(“0”和“1”)转换时对电路电容充放电所消耗的功率。无比电路的动态功耗为 Pd=f(Cg+Cw+Co)U2L (1-4)式中:Co 晶体管的自电容(输出电容);f信号频率;UL 电压摆幅(UL=UDD)。第16页/共63页 3.速度功耗积 引入“速度功耗积”来表示速度与功耗的关系,用信号周期表示速度,则速度功耗积为(1-5)第17页/共63页 当电源电压一定,电路电容一定时,若要速度高,则功耗必然大。反之,功耗小则速度必然低,二者的乘积为常数。这一点很好理解,如果要使速度快,电容充放电时间短,则必然要加大给电容充放电的电流,故必然导致功耗变大。第18页/共63页1.2.3 关于“价格”集成芯片的成本计算公式为 设计成本 总产量+大圆片加工成本 成品率大圆片芯片数 第19页/共63页式中:CD 设计成本及制版费;N总产量;P每个大圆片(Wafer)的制造费用;y成品率;n 每个大圆片上的芯片数(Chip/Wafer)。大圆片的芯片如图1-4所示。第20页/共63页图1-4 大圆片上的芯片 第21页/共63页 由(1-6)式可知,要降低成本,必须采取以下措施:批量要大,总产量大,则第一项设计成本和制版费就可忽略,成本降低;提高成品率;提高每个大圆片上的芯片数,要尽量缩小芯片尺寸(面积)。成本与芯片面积几乎是23 次方的比例关系,因此减小尺寸是集成电路设计者和工艺技术人员追求的重要目标。第22页/共63页 为了缩小芯片面积,则要采取以下措施:优化逻辑设计;优化电路设计;优化器件设计,工艺上要不断追求精细加工,发展亚微米工艺和深亚微米工艺;优化版图设计,尽量充分利用版芯面积,合理布局/布线,减小连接长度,减小大圆片的无用区。第23页/共63页1.3 集成电路的分类 1.3.1 按功能分类 按功能不同,可将集成电路分为以下几类:数字集成电路;模拟集成电路;数、模混合集成电路。随着芯片规模越来越大,电路越来越复杂,片上系统(SOC)时代即将到来,数、模混合集成电路的应用与发展备受关注。第24页/共63页 1.3.2 按结构形式和材料分类 按结构形式和材料不同,可将集成电路分为:半导体集成电路,主要指单片集成电路,这是当今的主流;膜集成电路(二次集成)。膜集成电路又分薄膜集成电路(厚度1 m)。第25页/共63页 1.3.3 按有源器件及工艺类型分类 按有源器件及工艺类型的不同,可将集成电路分为:双极集成电路。这种集成电路由双极型晶体管组成,如中、小规模数字集成电路TTL、ECL和许多模拟集成电路都是双极型集成电路;第26页/共63页 MOS集成电路,有NMOS集成电路、PMOS集成电路和CMOS集成电路三种,其中CMOS集成电路由于集成度高,功耗小,随着工艺技术的进步,CMOS运行速度也很高,噪声也较小,因而已经成为当前数字和模拟(特别是数字)集成电路的主流技术;双极与MOS混合集成电路BiMOS集成电路,这种集成电路中同时含有双极型晶体管和MOS场效应管,这是为了提高某种性能或满足某种需要,利用双极型器件和MOS器件各自的特点而采取的一种工艺技术。第27页/共63页 1.3.4 按集成电路的规模分类 按集成电路的规模不同,集成电路可分为:小规模集成电路(SSI);中规模集成电路(MSI);大规模集成电路(LSI);超大规模集成电路(VLSI);通常,根据芯片中含有的元件数来划分集成电路的规模,表1-2 提供了一种参考标准。第28页/共63页 表1-2 划分集成电路规模的(参考)标准 第29页/共63页 甚大规模集成电路(ULSI),芯片元件数在1000万10亿个之间的集成电路属于甚大规模集成电路,如16位RAM芯片;极大规模集成电路(Super Large Scale Integration),记为SLSI,指的是芯片元件数超过10亿的集成电路。第30页/共63页1.3.5 按生产目的和实现方法分类按生产目的不同,可将集成电路分为:通用集成电路(如CPU、存储器等);专用集成电路(ASIC);可编程器件。按实现方法不同,可将集成电路分为:全定制集成电路;半定制集成电路。第31页/共63页 1.全定制集成电路(Full Custom Design Approach)所谓全定制集成电路,是指按照用户要求,从晶体管级开始设计,力求做到芯片面积小,功耗低,速度快(延迟最小),各方面都周密安排,达到性能价格比最优的实现方法。第32页/共63页 2.半定制集成电路(Semi-Custom Design Approach)半定制集成电路包括门阵列、门海、标准单元等。对半定制集成电路,设计者在厂家提供的半成品基础上继续完成最终的设计,一般是在成熟的通用母片基础上追加某些互连线或某些专用电路的互连线掩膜,因此设计周期短。第33页/共63页 1)门阵列有通道门阵列 将很多规则排列的晶体管用内连线连接起来,构成各种逻辑门阵列,阵列间有规则布线通道,负责门与门之间的连接,便形成了门阵列母片,如图 1-5所示。这个母片就是提供给设计者的基础。第34页/共63页图1-5 门阵列母片 第35页/共63页 2)门海无通道门阵列 有通道门阵列每一布线通道的布线容量是一定的,如果连线太多,则很可能布线布不通。门海也是母片结构形式的,但母片中没有布线通道,全部由基本单元组成,以横行或竖排为单位。门海若需要在单元上走金属连线时,则对应的半导体单元自动作废。若采用多层布线,则门海会有相当大的布线自由度。门海如图1-6所示。第36页/共63页图1-6 门海母片结构中的规则布线第37页/共63页 “母片机制”是半定制门阵列与门海的基本概念和核心技术。其优点是设计周期短,少量应用时成本较全定制要低;缺点是有效利用率低,一般只能用到70%。第38页/共63页 3)标准单元法多元胞法(Polycell)标准单元法是指将电路设计中可能经常遇到的基本逻辑单元的版图按照最佳设计原则,遵照一定外形尺寸要求,设计好并存入单元库中,需要时调用、拼接、布线。各基本单元的版图设计遵循“等高不等宽”的原则,即高度必须相等,而宽度可以不相等。各基本单元版图应是无冗余设计。标准单元法的版图设计如图1-7所示。第39页/共63页 图1-7 标准单元法的版图布置等高不等宽第40页/共63页 4)积木块法 图1-8给出积木块法版图结构的两个例子。积木块法是指以已成熟的产品为单元,将整个芯片划分为若干模块,规定好各模块之间的接口,分别设计各模块,然后将它们“拼接”起来。第41页/共63页图1-8 积木块法版图结构实例 第42页/共63页 3.可编程逻辑器件(如FPGA、CPLD等)这种集成电路使设计者不用到半导体加工厂,只需坐在实验室或家中计算机前就可以完成集成电路的设计,十分方便,而且可多次修改自己的设计,且不需更换器件和硬件。这种集成电路特别适用于产量少的产品,尤其是研究样机或在试验阶段。在大规模生产的产品中,由于可编程逻辑器件的成本相对于全定制要高很多,因此,在技术已经成熟,生产已经定型,批量又非常大的情况下,最好还是研究生产全定制集成电路。图1-9给出了产量、成本与设计方法的关系曲线。第43页/共63页图1-9 不同产量时,成本与设计方法的关系曲线 第44页/共63页1.4 集成电路设计方法 集成电路产品的完成由两方面配合而成,一方面是设计一方,另一方面是制造一方。设计者和制造者共同努力,促使集成电路不断进步。一般集成电路的设计和制造按照图 1-10 所示的流程进行。第45页/共63页 图1-10 ASIC设计流程第46页/共63页 1.4.1 设计方法学的重大变革 1.原始的手工设计阶段 早期的集成电路设计为手工设计。设计者根据总体指标要求进行逻辑设计和电路设计;然后依据图纸,做硬件实物模拟验证;再在画图版的方格纸上进行版图设计;描绘好版图后再去制版、流片、测试,最后得到成品。其设计工具就是纸和笔。第47页/共63页 2.IC-CAD集成电路计算机辅助设计阶段 随着IC-CAD技术的发展,逻辑设计、功能和时序仿真、部分版图设计和编辑、反向提取和规则检查已由计算机软件辅助完成,其典型工具有Spice、MOTIS、SEDAN等。第48页/共63页 3.EDA电子设计自动化阶段 此时以科学计算为主的计算机进入新的设计分析阶段,20世纪80年代后期,EDA技术在单元库支持的基础上,开始了能提供设计、描述、综合、优化以及验证的新时代,设计方法有了突飞猛进的发展。在系统设计行为级综合功能模拟逻辑综合时序模拟版图综合后仿真等,各个生产环节,都有许多优秀的EDA工具支撑。第49页/共63页 1.4.2 ASIC设计步骤 一般的ASIC设计步骤分为逻辑设计和物理设计。1.逻辑设计 (1)系统划分:将一个大系统划分成几个功能块。(2)设计输入:包括VHDL/Verilog语言描述和以电原理图形式输入,这一步完成将电子系统输入到ASIC设计系统的任务。第50页/共63页图1-11 基本的计算机辅助逻辑综合流程图第51页/共63页 (3)逻辑仿真及综合:对VHDL输入方式或电路图进行功能和时序仿真。所谓逻辑综合,就是把一个高层设计的描述利用某种标准单元库,按照一定的约束条件转换成优化的门级网表的过程。图1-11给出基本的计算机辅助逻辑综合流程图。(4)布局前的模拟:以检查系统功能和时序的正确性。第52页/共63页 2.物理设计(1)平面规划:在芯片上规划各功能块位置。(2)布局:确定功能块中每个单元的位置。(3)布线:在功能块之间和单元块之间进行布线。(4)参数提取:确定各个连接处的电阻和电容参数。第53页/共63页 (5)布局后模拟(后仿真):加入布局/布线所增加的各种寄生电学参数之后,再次检查电子系统能否正常工作,包括ERC(电学规则检查)和DRC(设计规则检查),最终形成版图数据文件,如CIF文件、GDS文件或PG文件,交生产厂家流片。PG文件用图形发生器制造掩膜,而电子束曝光不需要PG带,有CIF、GDS即可。第54页/共63页 1.4.3 EDA设计工具的选择 EDA设计工具选择的金字塔方案如图1-12所示,该图给出随着工艺变化和规模增长,EDA工具及其载体计算机选择方案的发展情况。目前,世界四大EDA供应商为:Cadence;Synopsys;Mentor Graphics;Avant。以上EDA工具以工作站为主。微机版EDA软件还有Innoveda,Tanner 等。第55页/共63页图1-12 EDA工具和计算机的选择方案第56页/共63页 1.4.4 ASIC设计特点和技巧 1.结构化、层次化、规则化设计 分层设计被广泛用于编程,一个复杂的大程序被分解为若干个小的子程序,从而“复杂”被克服了。这种技术被称为“Divide-and-Conquer”分而治之或分割与征服的意思。这种技术同样用于VLSI设计。第57页/共63页 将一个系统芯片设计分解成若干个模块,规定好各模块之间的接口,然后由最有经验的设计师分工负责设计各模块电路与版图。各模块又分为若干个层次,按照规则化程序设计各层次,最后按事先规定好的接口拼接。这是一种先进的、高效率的设计方法,各层次间的连接可用两种方式,即网络列表方式和元件列表方式。第58页/共63页 2.设计抽象(Design Abstraction)“设计抽象”是硬件系统设计的关键,这是因为:逻辑门本身就是一种“抽象”;VHDL/Verilog语言又是逻辑关系的高度抽象描述;“棒图”又是版图(Layout)的一种抽象,它十分明确地给出了版图结构和连线的全部信息(但没有尺寸信息)。第59页/共63页 例如,一个由传输门和反相器组成的动态锁存器的电原理图如图1-13(a)所示,其棒图如图1-13(b)所示,版图如图1-13(c)所示。第60页/共63页图1-13 动态锁存器的原理图、棒图和版图 (a)原理图;(b)棒图;(c)版图第61页/共63页 3.ASIC库单元 ASIC库单元包括:物理版图;行为模型;VHDL/Verilog语言模型;详细的时间模型;测试手段;电路图;系统的标识;连续仿真模型。第62页/共63页感谢您的观看!第63页/共63页

    注意事项

    本文(第1章概论学习.pptx)为本站会员(莉***)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开