2023年数字电路题库.pdf
一、填空题1、与非门的逻辑功能为 O2、数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表达。3、三态门的“三态”指,和 o4、逻 辑 代 数 的 三 个 重 要 规 则 是、o5、为 了 实 现 高 的 频 率 稳 定 度,常 采 用 振 荡 器;单稳态触 发 器 受 到 外 触 发 时 进 入 态6、同步R S 触发器中R、S 为 电平有效,基本R、S 触发器中R、S 为电平有效7、7、在进行A/D转换时,常 按 下 面 四 个 环 节 进 行,、8、计 数 器 按 增 减 趋 势 分 有、和 计数器。9、TTL与非门输入级由 组成。两个0 c 门输出端直接接在一起称为 o10、在 TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。11、一个触发器可以存放 位二进制数。12、优先编码器的编码输出为 码,如编码输出A2A1AO=O11,可知对输入的 进行编码。13、逻辑函数的四种表达方法是、14、移 位 寄 存 器 的 移 位 方 式 有,和O15、同步RS触发器中,R,S 为 电平有效,基本RS触发器中R,S 为 电平有效。16、常 见 的 脉 冲 产 生 电 路 有17、触 发 器 有 个 稳 态,存 储 8 位 二 进 制 信 息 要 个触 发 器。18、在 一 个 C P 脉 冲 作 用 下,引 起 触 发 器 两 次 或 多 次 翻 转 的 现象称为触发器的,触 发 方 式 为 式或式 的 触 发 器 不 会 出 现 这 种 现 象。19、常见的脉冲产生电路有,常 见的脉冲 整形电路有、。20、数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两类:、。21、T T L 与 非 门 电 压 传 输 特 性 曲 线 分 为 区、区、_区、区。22、寄 存 器 按 照 功 能 不 同 可 分 为 两 类:寄 存 器 和 寄 存 器。23、逻 辑 代 数 的 三 个 重 要 规 是、o24、逻辑函数F=AZ+M+而+A8=25、常用的BCD码有、等。常用的可靠性代码有、等。26、逻辑函数的四种表达方法是、-27、TT L与非的VOFF称为 ,VON称为28、触 发 器 有 两 个 互 补 的 输 出 端Q、0,定 义 触 发 器 的1状态为,0状态为,可见 触 发 器 的 状态 指 的 是 端 的 状 态。29、一个触发器可以记忆 位二进制代码,四个触发器可以记忆位二进制代码。30、主从J K触发器的特性方程。31、施密特触发器是将 变为矩形波输出。32、D AC是 将 的电路。33、分 析 数 字 电 路 的 重 要 工 具 是,数 字 电 路 又 称 作。34、逻辑代数的三个重要规则是、03 5、T T L与 非 门 电 压 传 输 特 性 曲 线 分 为 区、区、区和 区。3 6、常见的脉冲产生电路有,常见的脉冲整形电路有、。37、时 序 逻 辑 电 路 按 照 其 触 发 器 是 否 有 统 一 的 时 钟 控 制 分 为 时 序 电 路 和 时 序 电 路。3 8、为 了 实 现 高 的 频 率 稳 定 度,常 采 用 振 荡 器;单稳态 触 发 器 受 到 外 触 发 时 进 入 态。3 9、对 于 共 阳 接 法 的 发 光 二 极 管 数 码 显 示 器,应采用电 平 驱 动 的 七 段 显 示 译 码 器。40、在进行A/D转换时,常按下面四个环节进行,_ _ _ _ _ _41、三态门具有、三种状态。42、施密特触发器和单稳态触发器是一种脉冲 电路,多谐振荡器是一种脉冲 电路。43、T T L或非门多于输入端的解决是。44、逻辑函数的四种表达方法是、。45、数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表达。46、触 发 器 有 个 稳 态,存 储8位 二 进 制 信 息 要 个触发 器。4 7、半 导 体 数 码 显 示 器 的 内 部 接 法 有 两 种 形 式:共 接法和 共 接 法。4 8、数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两类:、。49、逻辑代数中3种基本运算是,。50、逻辑代数中三个基本运算规贝U,51、逻辑函数的化简有,两种方法。52 A+B+C=o53、TT L与非门的时,与非门,输出,UB U N时,与非门,输出。54、组合逻辑电路没有 功能。55、竞 争 冒 险 的 判 断 方 法,o56、触发器它有 稳态。主从RS触发器的特性方程,57、主从JK 触发器的特性方程,D 触发器的特性方程。58、数字电路中,常 用 的 计 数 进 制,。59、逻辑代数函数常用的4 种表达方法,60、逻辑函数的最简与或式的标准是,。6 、ABC=o62、具有推拉输出结构TTL门电路的输出端不允许直接 o63、对于与非门闲置输入端可直接与 连接。64、触发器具有 功能,常用来保存 信息。65、触 发 器 的 逻 辑 功 能 可 以 用、来描述。66、施密特触发器重要是将变化缓慢的信号变换成 脉冲。67、常 用 的 可 靠 性 代 码 有、。68、化 简 逻 辑 函 数 的 方 法 有、o69、三态输出门能输出_ _ _ _ _ _、-70、555定 期 器 的 最 基 本 应 用 有、-71、计 数 器 按 进 制 不 同 分 为、。72、组合逻辑电路由各种 组成;而时序逻辑电路由和 组成,且 必不可少,它重要由组成。73、DAC是将 转换为 o74、完毕数制转换()2=(8421BCD(3B)16=()IO=8421BCD75、三种基本的逻辑运算关系是()、()、()。Z=AB+AC的对偶式为(晶体三极管有三种工作状态:(),在数字电路中三极管一般作为开关元件使用,即工作在)和(78、存储8 位二进制信息,要()个触发器。79、JK 触发器特性方程为。80、逻 辑 函 数 的 表 达 形 式 重 要 有 ,四种。81、完毕下列的数制转换(1)、(255)10=()2=(_)16=()8421 BCD(2)、(3FF)16=()2=()10=()8421 BCD82、使用或非门做反相器使用其他输入端应接电平、异或门做反相器使用其他输入端应接电平。83、数字电路中,三极管通常工作在 和 状态。84、常用的组合逻辑电路有、等。85、在译码器、寄存器、全加器三者中,不是组合逻辑电路的是 o86、对 1 6 个输入信号进行编码,至少需要 一位二进制数码。87时序逻辑电路由_ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _和_ _ _ _ _ _ _ _ _ _ _ _ _ 两大部分组成,常用的表达方法有、O883 位二进制计数器,最多能构成模值为一的计数器。89、十进制计数器最高位输出的频率是输入C P脉冲频率的_ _ _ _ _ _ 倍。90、A/D 转化过程有、四个环节。91、若系统规定DAC的分辨率优于0.025%,则至少需要_ _ _ _ 位的D/A转换器。92、半导体存储器分为 和 两类。93、一个 16384个存储单元的R O M,每个字8 位,它有 个字,有 条数据县和 条地址线。94、数字信号只有 和 两种取值。95、十进制123的二进制数是;八进制数是;十六进制数是 o96、设同或门的输入信号为A 和 B,输出函数为F。若令B=0,则 F=若令 B=l,lillj F=97、三态门的输出有、三种状态。98、设 JK 触发器的起始状态Q=1若令J=l,K=0,则Q”=o若令J=l,K=l,则Q”T=o99、BCD七段翻译码器输入的是 位_ 码,输出有 个。100、一个N 进制计数器也可以称为 分频器。101、有一个6 位 D/A 转换器,设满度输出为6.3V,输入数字量为110111,则 输 出 模 拟 电 压 为 o102、设 ROM容量为256字X 8 位,则它应设立地址线 条,输出线_条。103、用 256字X 4 位 R A M,扩展容量为1024字X 8 位 R A M,则需要片。104、按逻辑功能的不同特点,数字电路可分为-和-两大类。105、在逻辑电路中,三极管通常工作在-状态。106、(406)10=()8421BCD107、一位数值比较器的逻辑功能是对输入的-数据进行比较,它有、三个输出端。108、TTL集成JK 触发器正常工作时,其 后 和“端 应 接-电平。109、单稳态触发器有两个工作状态-和-.其中-是暂时的。110、一般ADC的转换过程由、_ _ _ _ _ _ _ _ _ _.和_4 个环节来完毕。111、存储器的存储容量是指-。某一存储器的地址线为A1,A。,数据线为D3 Do,其存储容量是 o1 1 2、逻 辑 函 数 的 表 达 形 式 重 要 有、四 种。113、一般A/D 转换过程要通过四个环节。114、存储器EPROM2764芯片的存储容量是 K B,有 根数据线和 根地址线。115、D/A转换器位数越多,其分辨率越 o116、半导体存储器分为 和 两类。117、根据逻辑功能的不同特点,数字电路可分为 和两大类。它们的重要区别是:。118、一个8选1的数据选择器有 个数据输入端,个地址输入端。二、选择题1、有八个触发器的二进制计数器,它们最多有()种计数状态。A 8;B、16;C 256;D、642、下列触发器中上升沿触发的是()。A、主从R S触发器;B、JK 触发器;C、T 触发器;D、D 触发器3、下式中与非门表达式为(),或门表达式为()。A、Y=A+B;B、Y=AB;C、Y=A+B;D、Y=AB4、十二进制加法计数器需要()个触发器构成。A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()oA、F=AB+C;B、F=AB+C;C、F=AB+C;D、F=A+BC6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+m3+m6 B F=m2+m3+m7C F=m3+m6+m7 D F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()A、三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。8、单稳态触发器的输出状态有()A、一个稳态、一个暂态B、两个稳态C、只有一个稳态D、没有稳态1、对于M OS门电路,多余端不允许()A、悬空 B、与有用端并联C、接电源D、接低电平Vcc-V cc2、右图表达()电路,图表达()电路A图图RRBA、与门B、或门C、非门D、与非门3、卡诺图、表达的逻辑函数最简式分别为()和()A、F=B+DB、F=B+DC F=BD+B DD、F=BD+BD图AE Y=AB+JC+BC;B、Y=AB+C;C、Y=AB+BC;D、Y=A+B+C9.一位十六进制数可以用()位二进制数来表达。A.1 B.2 C.4 D.1610.十进制数25用 8421BCD码表达为()。A.10 101 B.0010 0101 C.100101 D.101011、相同为“0”不同为 l”它的逻辑关系是()A、或逻辑 B、与逻辑 C、异或逻辑2、Y(A,B,C,)=Em (0,1,2,3)逻辑函数的化简式()A、Y=AB+BC+ABC B、Y=A+B C、Y=A3、A-B V3-7 EN=1电路处于()EN A、Y=AB B、Y 处在悬浮状态 C、Y=A+B4、下列图中的逻辑关系对的的是()A.Y=A+BB.Y=A+BC.Y=A85、下列说法对的的是()A、主从JK 触发器没有空翻现象 B、JK 之间有约束C、主从JK 触发器的特性方程是C P上升沿有效。6、下列说法对的的是()A、同步触发器没有空翻现象B、同步触发器能用于组成计数器、移位寄存器。C、同步触发器不能用于组成计数器、移位寄存器。7、下列说法是对的的是()A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制8、下列说法是对的的是)A、施密特触发器的回差电压U=UT+-UB、施密特触发器的回差电压越大,电路的抗干扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法对的的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态1。、下列说法对的的是()A、555定期器在工作时清零端应接高电平B、555定期器在工作时清零端应接低电平C、555定期器没有清零端1、相同为“1”不同为“0”它的逻辑关系是()A、或逻辑 B、与逻辑 C、同或逻辑2、Y(A,B,C,)=m (0,1,4,5)逻辑函数的化简式A、Y=AB+BC+ABC B、Y=A+B C、Y=B()3、A B EN-C3 Y EN=0电路处干&)A、Y=AB B、Y 处在悬浮状态 C、Y=A+B4、下列图中的逻辑关系对的的是)A.Y=A+B B.Y=ABC C.Y=AB5、用 n 位二进制代码对2n个信号进行编码的电路是()A、二一十进制编码器 B、二进制译码器 C、二进制编码器6、同步时序逻辑电路中,所有触发器的时钟脉冲是()A、在同一个时钟脉冲的控制下B、后一个触发器时钟脉冲是前一个触发器输出提供的。C、时钟脉冲只加到部分触发器上。7、运用异步置数法获得N 进制计数器时()A、应在输入第N 个计数脉冲后,使计数器返回到初始的预置数状态B、应在输入第N+1个计数脉冲后,使计数器返回到初始的预置数状态C、应在输入第N-1个计数脉冲后,使计数器返回到初始的预置数状态8、有 6 个触发器的二进制计数器,它们最多有()种计数状态。A、8 B、16 C、649、施密特触发器重要是将变化缓慢的信号变换成()A、尖脉冲 B、正弦波 C、矩形波10、4 位权电阻网络D/A转换器,VREF=-8V,RF=R,当输入1001时,输出电压值是()A、1/9 B、9 C、9/21、多谐振荡器()1)有两个稳定状态2)一个稳定状态,一个暂稳态。3)无稳定状态。2、三极管可靠截止的条件是()3、1)%W02)5 03)UBE=0、7V同或运算的逻辑式是()1)Y=AB2)Y=AB3)Y=AB4、余 3BCD码 是()5、量。1)恒权码2)无权码3)以上两者都不是。用卡诺图化简逻辑函数时,8 个相邻最小项合并,可以消去()个变1)12)23)36 D 触发器的逻辑功能有()7、8、1)置 0、置 1 2)置 0、重叠律的基本公式是(1)A+A=2A置 1、保持2)A+A=A3)置 0、置 1、保持、计数3)A A=A2由四个触发器构成十进制计数器,其无效状态有(1)四个2)五个3)六个)9、通常,具有同样功能的TTL电路比CMOS电路工作速度()1)高2)低3)差不多10、在不影响逻辑功能的情况下,CMOS或非门的多余端可()1)接高电平2)悬空3)接低电平1、有八个触发器的二进制计数器,它们最多有()种计数状态。A、8;B 16;C、256;D、642、下列触发器中上升沿触发的是()。A、主从R S触发器;B、JK 触发器;C、T 触发器;D、D 触发器3、下式中与非门表达式为(),或门表达式为()oA、Y=A+B;B、Y=AB;C、Y=A+B;D、Y=AB4、十二进制加法计数器需要()个触发器构成。A、8;B、16;C、4;D、35、逻辑电路如右图,函数式为()。A、F=Afi+C;B F=AB+C;C、F=AB+C;D、F=A+BC6、逻辑函数F=AB+BC的最小项表达式为()A、F=m2+ni3+m6 B、F=m2+m3+m7C、F=m3+m6+m7 D、F=m3+m4+m77、74LS138译码器有(),74LS148编码器有()三个输入端,三个输出端;B、八个输入端,八个输出端;C、三个输入端,八个输出端;D、八个输入端,三个输出端。8、单稳态触发器的输出状态有()A、一个稳态、一个暂态C、只有一个稳态B、两个稳态D、没有稳态L 下列各式中的四变量A、B、C、D 的最小项是:o(A)ABCD(B)AB(C+D)(C)A+B+C+D(D)A+B+C+D2.丫=4豆+。+。+。的反函数为_ o(AY=(A+B)C D C (B)Y=(A+B)C D C(C)Y=(A+B)C D C(D)y=(A+B)C D C3.四个逻辑变量的取值组合共有o(A)8(B)16(C)4(D)154.已知逻辑函数FH,B)=AB+AB,是函数值为1 的A,B 取值组合是:(A)00,11(B)01,00(C)01,10(D)01,115.2048X8位 RAM芯片,其数据线的个数是:。(A)ll(B)8(C)14(D)2n1.离散的,不连续的信号,称 为()A、模拟信号 B、数字信号2.组合逻辑电路通常由()组合而成。A、门电路 B、触发器 C、计数器3.十六路数据选择器的地址输入(选择控制)端 有()个A、16 B、2 C、4 D、84.一位8421BCD码译码器的数据输入线与译码输出线的组合是()A、4:6 B、1:10 C、4:10 D、2:45.能实现脉冲延时的电路是()A、多谐振荡器 B、单稳态触发器 C、施密特触发器6.8 线一3 线优先编码器的输入为了。-八,当优先级别最高的,有效时,其输出石匕匕的值是()A 111 B、010 C、000 D、1017.JK触发器在CP作用下,若状态必须发生翻转,则应使()A、J=K=0 B、J=K=1 C、J=O,K=18.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在 4 个移位脉冲CP作用下,四位数据的移位过程是()A、1011011011001000-0000 B 1011010100100001-00009.有一位二进制数码需要暂时存放起来,应 选 用()A、触发器 B、2 选 1数据选择器 C、全加器10.EPROM 是 指()A、随机读写存储器 B、可编程逻辑阵列可编程只读存储器 D、可擦除可编程只读存储器1.离散的,不连续的信号,称 为()oA.模拟信号B.数字信号2.组合逻辑电路通常由()组合而成。A.门电路 B.触发器 C.计数器3.8 线一3 线优先编码器的输入为I。一1,当优先级别最高的b 有效时,其输出诊 耳为的值是()。A.I l l B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端 有()个。A.16 B.2 C.4 D.85.一位8421BCD码译码器的数据输入线与译码输出线的组合是()oA.4:6 B.l:10 C.4:10 D.2:46.常用的数字万用表中的A/D转换器是()oA.逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属 于()。A.组合逻辑电路 B.时序逻辑电路8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在 4个移位脉冲CP作用下,四位数据的移位过程是()。A.1011-0110-1100-10000000B.1011-0101-0010-000100001、若 在 编 码 器 中 有 5 0 个 编 码 对 象,则 规 定 输 出 二 进 制 代 码 位 数为 位。A.5B.6C.10D.502、在 下 列 逻 辑 电 路 中,不 是 组 合 逻 辑 电 路 的 有-A.译码器 B.编码器 C.全加器 D.寄存器3、多谐振荡器可产生。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波4、以下电路中可以实现“线与”功能的有 oA.T T L 与非门 B.三态输出门 C.OC U5、一 个 4 位移位寄存器可以构成最长计数器的长度是 oA.8 B.12 C.15 D.166、满足特性方程。向=述 的触发器称为。A、D 触发器 B、JK 触发器 C、P 触发器三、判断题1、逻辑变量的取值,1 比。大。()2、对于M OS门电路多余端可以悬空。()3、计数器的模是指对输入的计数脉冲的个数。)4、JK触发器的输入端J 悬空,则相称于J=0。)5、时序电路的输出状态仅与此刻输入变量有关。()6、RS触发器的输出状态QN+1与原输出状态QN无关。()7、JK触发器的J=K=1变 成 T 触发器。()8、各种功能触发器之间可以互相转换。()9、优先编码只对优先级别高的信息进行编码。()10、组合逻辑电路中产生竞争冒险的重要因素是输入信号受到尖峰干扰。()1、对于JK触发器J=K=1时,输出翻转。()2、一个存储单元可存1位 2 进制数。()3、同一 CP控制各触发器的计数器称为异步计数器。()4、对 MOS门电路多余端不可以悬空。()5、函数式 F=ABC+AB+AC=E(3、5、6、7)()6、JK触发器的输入端J 悬空,相称于J=l。()7、时序电路的输出状态仅与此刻输入变量有关。()8、一个触发器能存放一位二进制数。()9、计数器随CP到来计数增长的称加计数器。()10、数字电路中用“1”和“0”分别表达两种状态,两者无大小之分。()1、逻辑变量的取值,1比 0大。()2、一个存储单元可存1位 2 进制数。()3、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。()4、对 MOS门电路多余端不可以悬空。()5、数字电路中用“1”和“0”分别表达两种状态,两者无大小之分。()6、J K 触发器的输入端J 悬空,相称于J=l。()7、时序电路的输出状态仅与此刻输入变量有关。()8、三态门的三种状态分别为:高电平、低电平、不高不低的电压。()9、与非门的逻辑功能是:有。出 1,全 1出0。()1 0、施密特触发器能作为幅值鉴别器。()1 .数字电路中用“1”和“。”分别表达两种状态,两者无大小之分。()2 .格雷码具有任何相邻码只有一位码元不同的特性。()3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。()4 .三态门的三种状态分别为:高电平、低电平、不高不低的电压。()5 .一般T T L 门电路的输出端可以直接相连,实现线与。()6 .D触发器的特性方程为Q n+】=D,与 Q1 1无 关,所以它没有记忆功()7 .同 步 触 发 器 存 在 空 翻 现 象,而 边 沿 触 发 器 和 主 从 触 发 器 克 服了 空 翻。()8 .单 稳 态 触 发 器 的 暂 稳 态 时 间 与 输 入 触 发 脉 冲 宽 度 成 正 比。()9 .优先编码器的编码信号是互相排斥的,不允许多个编码信号同时有效。()1 0 .编码与译码是互逆的过程。)1.格雷码具有任何相邻码只有一位码元不同的特性。()2.逻辑变量的取值,1 比。大。()3 .异或函数与同或函数在逻辑上互为反函数。()4.R S 触 发 器 的 约 束 条 件 RS=O 表 达 不 允 许 出 现 R=S=1 的 输 入。()5 .石 英 晶 体 多 谐 振 荡 器 的 振 荡 频 率 与 电 路 中 的 R、C 成 正 比。()6.数据选择器和数据分派器的功能正好相反,互为逆过程。()7.时序电路不具有记忆功能的器件。()8.计数器的模是指对输入的计数脉冲的个数。()9.运 用 反 馈 归 零 法 获 得 N 进 制 计 数 器 时,若 为 异 步 置 零 方 式,则状 态 S N 只 是 短 暂 的 过 渡 状 态,不 能 稳 定 而 是 立 刻 变 为 0 状 态。()10.组合逻辑电路中产生竞争冒险的重要因素是输入信号受到尖峰干扰。()1.数字电路中用“1”和“0”分别表达两种状态,两者无大小之分。()2.Y=AB的反函数是彳+B+C。()3.用二进制代码表达某一信息称为编码,反之,把二进制代码所表达的信息翻译出来称为译码。()4.五变量的逻辑函数有32个最小项。()5.D/A转换器是由采样保持、量化编码及部分构成。()6.同 步 触 发 器 存 在 空 翻 现 象,而 边 沿 触 发 器 和 主 从 触 发 器 克 服了 空 翻。()7.多 谐 振 荡 器 的 输 出 信 号 的 周 期 与 阻 容 元 件 的 参 数 成 正 比。()8.编码与译码是互逆的过程。()9.异步时序电路的各级触发器类型不同。()10.计数器的模是指构成计数器的触发器的个数。()1、A+AB=A+B()2、当输入9 个信号时,需要3 位的二进制代码输出。()3、单稳态触发器它有一个稳态和一个暂稳态。()4、施密特触发器有两个稳态。()5、多谐振荡器有两个稳态。()6、D/A转换器是将模拟量转换成数字量。()7、A/D转换器是将数字量转换成模拟量。()8、主从JK触发器在CP=1期间,存在一次性变化。()9、主从RS触发器在CP=1期间,R、S 之间不存在约束。()10、所有的触发器都存在空翻现象。)1、A+1=A ()2、当输入1 9 个信号时,需要4位的二进制代码输出。()3、单稳态触发器输出脉冲宽度取决于R、C的值。()4、调节施密特触发器回差电压的大小,可以改变电路的抗干扰能力。()5、在同步时序逻辑电路中假如由于某种因素而进入无效状态时,只要继续输入CP脉冲,电路便会自动回到有效状态,该电路不可以自启动。()6、4位权电阻网络D/A 转换器,VREF=-8V,RF=R,当输入。1 1 时,输出电压值是3 V o()7、D/A 转换器分辨率=1/(2 J 1)。()8、设计1 00进制的计数器,至少需要5个主从JK触发器。()9、主从RS触发器在C P=1 期间,R、S之间存在约束。()1 0、主从JK触发器的触发器存在空翻现象。()1、单稳态触发器可用于延时。()2、A-D 转换器的位数越多,分辨率越高。()3、集电极开路门可实现线与。().4、三变量逻辑函数的最小项最多有6个。()5、移位寄存器不能存放数码,只能对数据进行移位操作。()6、施密特触发器常用于脉冲整形与变换。()7、同一 CP控制各触发器的计数器称为异步计数器。)8、构成一个五进制计数器最少需要5个触发器。()9、1 个触发器可以存放1 位二进制数。()1 0、CMOS门电路的输入端悬空时相称于接逻辑1。()1、逻辑变量的取值,1 比。大。()2、对于MOS门电路多余端可以悬空。()3、计数器的模是指对输入的计数脉冲的个数。()4、JK触发器的输入端J悬空,则相称于J =0o()5、时序电路的输出状态仅与此刻输入变量有关。()6、RS触发器的输出状态QN+1与原输出状态QN无关。()7、JK触发器的J=K=1 变 成 T触发器。()8、各种功能触发器之间可以互相转换。()9、优先编码只对优先级别高的信息进行编码。()1 0、组合逻辑电路中产生竞争冒险的重要因素是输入信号受到尖峰干扰。()1、n 个变量的逻辑函数,其所有最小项共有n 个。()2、与非门可以用作反相器。()3、寄存器是组合逻辑器件。()4、寄存器要存放n 位二进制数码时,需要2 个触发器。()5、3位二进制计数器可以构成模值为2?+1 的计数器。()6、十进制计数器最高位输出的周期是输入C P 脉冲周期的1 0倍。)7、JK 触发器在C P作用下,若J=K=1,其状态保持不变。()8、要对16个输入信号进行编码,至少需要4 位二进制码。()9、组合逻辑电路t 时刻状态和t-1 时刻该电路的状态有关。()10、一个容量为256X 4位的RAM有 4 条数据线。()1.TTL或非门多余输入端可以接高电平。()2.寄存器属于组合逻辑电路。()3 .555定期器可以构成多谐振荡器、单稳态触发器、施密特触发器。()4 .石英晶体振荡器的振荡频率取决于石英晶体的固有频率。()5 .PLA的与阵列和或阵列均可编程。()6 .八路数据分派器的地址输入(选择控制)端有8 个。()7 .关门电平U FF是允许的最大输入高电平。()8 .最常见的单片集成DAC属于倒T 型电阻网络DAC。()1、组合逻辑电路中产生竞争冒险的重要因素是输入信号受到尖峰干扰。()2、三态门的三种状态分别为:高电平、低电平、不高不低的电压。()3、TTL与非门的多余输入端可以接固定高电平。()4、C M O S电路比T T L 电路功耗大。)5、随机存储器(RAM)的存储内容能随时从指定地址写入或读出,但一旦断电所有存储数据立即丢失。()6、在 T T L 电路中通常规定高电平额定值为5Vo()12.(6DE.C8)1 6=(四、数制转化1.(11110.11)2=()102.(100011.011)2=()8=()163.(374.51)10=()8421BCD4.(1100011.011)2=(儿=()85.(100006=()io6.(156)10=()2=()8421BCD7.(11110.110)2=()io=()88.(10010011)8421B C D=()109.(45.378)10=()210.(0.742)10=()211.(11001.01)2=()10)2)8)1 013.(10010011)8 4 2 1 N C D=(14.(11001011.101)2=()8=()1 6=()1 015.(1 1 1000)8 4 2 1 B C D=()1 016.(45.378)10=()217.(45C)i6=()2=()8=()1 018.(74)i o=()2=()8 4 2 1 B C D19.(156)1。=()2=()8=()1 620.(111000.11)2=()1 0=()821.(256)1。=()2=()8=()1 622.(111010.11)2=()1 0=()823.(1111)2=()1 024.(253)8=()2;=()1 625.(2 0)。=()2=()826.(11110.11)2=()1 027.(100011.011 b=()8 =()1 628.(374.51)10=()8 4 2 1 B C D五、逻辑函数化简1、用公式法化简逻辑函数F=A(B+C)+A(B+C)+BCDE+B C(D+E)F2、用卡诺图法化简逻辑函数F=Em(1,3,8,9,10,11,14,15)3、用公式法化简下列函数F=AD+B C+B D+A(B+C)+ABCD+AB DE4、用卡诺图法化简下列函数F=%?(1、3,8,9,10,11,14,15)5、用公式法化简下列函数F=A(B+C)+1(B+C)+BCDE+B C(D+E)F6、用卡诺图法化简下列函数F=Em(0,1,2,3,4,6,7,8,9,10,11,14)7、用代数法化简下列逻辑函数成为最简“与或”式F=A 后+BD+DCE+AD8、用卡诺图化简下列逻辑函数成为最简“与或”式F(A,B,C,D)=Lm(0,1,4,9,12,13)+Ld(2,3,6,7,8,10、11、14)9、用代数法化简函数:F=+B)CD+ACD+AC(A+D)10、用卡诺图化简函数:Y=A l万+BCD+BD+AB+B不D11、用代数法化简函数:F=AC+ABC+BC+AB C12、用卡诺图化简函数:Y=AB+BD+BC7+4BD13、Y=AB+BC+AC+BC14、Y(A,B,C,)=Em(0,1,2,3,4,6,8,9,10,11,14)15、Y=iB+BC+AC*BC16、Y(A,B,C,)=Em(0,1,2,3,5,6,7,9,10,11,14)17 Y=AB+AB CD+A BCD+X B(用代数法化简)18.Y=A fiC+ABC+ABC(用卡诺图化简)19、Y=A B C+ABC+AC20、Y(A,B,C,D)=Lm(2,6,7,8,9,10,11,13,14,15)21、用代数法化简F=A C+A B C+B C+A B C22、用卡诺图化简,写出与或式F(A、B、C、D)=Lm(0,1,4,7,8,19,13)+L(p(2,5,8,12,15)23、化简逻辑函数:Y=A B C+A+B +C(1 0 分)六、分析题1.八路数据选择器构成的电路如图所示,&2、4 1、力。为数据输入端,根据图中对D O D 7的设立,写出该电路所实现函数-的表达式。B小 CT741.SI51C.4 /.D a D:DiTnnTTFT TJ 0 I 1 0 I 02.如图所示为运用74LS161的同步置数功能构成的计数器分 析(1)当 D 3 D 2 D Q o=O O O O 时为几进制计数器?(2)当D3D2DQO=OOO1时为几进制计数器?3.分析右图8选 1 数据选择器的构成电路,写出其逻辑表达式。(5分)4.试用7 4 L S 1 3 8 和适当门电路实现逻辑函数L (A、B、C)=(0、2、3、4、7)(10 分)5.分别用方程式、状态转换图表达如图所示电路的功能。(10 分)CP6、设计一个故障显示电路,规定:(1)两台电机同时工作时F 1 灯亮(2)两台电机都有故障时F 2 灯亮(3)其中一台电机有故障时F 3 灯亮。7、试分析下图为几进制计数器Q8.用八选一选择器设计一个组合逻辑电路,起输出逻辑表达式为。Y=AB+AB+c9.用74LS161构成七进制计数器。74LS161功能表CRLDCTPCTTCPDODID2D3QO QI Q2 Q3LXXXXXXXXL L L LHLXXtDODID2D3DO DI D2 D3HHHHtXXXX计 数HHLXXXXXX保 持HHXLXXXXX保 持10.写出图中所示组合电路输出函数F 的表达式,列出真值表,分析逻辑功能。-=-Q-i i .分析下图时序电路的逻辑功能,写出电路驱动方程、状态方程,画出状态转换图。12.在三个输入信号中,A 的优先权最高,B 次之,C 最低,、它们的输出分别为,YA、YB、YC,规定同一时间内只有一个信号输出。如有两个及两个以上的信号同时输入时,则只有优先权最高的有输出,试设计一个能实现此规定的逻辑电路。1 3.试分析如图所示时序电路:(1 )写出电路的状态方程和输出方程;(2 )列写状态表并画出状态转换图。1 4、某车间有A、B、C、D四台发电机,今 规 定(1)A必 须 开 机(2)其他三台电动机中至少有两台开机,如不满足上述规定,则指示灯熄灭。试用与非门完毕此电路。1 5、试 用C T 7 4 L S 1 6 0的异步清零功能构成2 4进制的计数器。16、试用8 选一数据选择器实现组合逻辑函数Y(A,B,C,D)=Lm(4,5,10,12,13)o17、试用CT74LS161的异步清零和同步置数功能构成24进制的计数器。18、试用CTLS161的同步置数功能构成九进制计数器。并画出波形图。19、用 3 线-8线译码器和门电路设计组合逻辑电路,使 Y=BC+AB20、用与非门实现逻辑函数 Z=AB+AC(5 分)21、判 断 函 数 Z=lD +A由+ABE是否会出现竞争冒险现象。(10分)22、用数据选择器实现函数Z=F(A,B,C)=2m(0,2,4,5,6,7)(10分)XoDo Di D2 D3 D4 D5 D6 D723.下列电路为几进制计数器?画出状态转换图。(12分)24.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)25.逻辑电路如下图所示,试写出逻辑表达式并化简之。ABC26.分析下图所示电路构成了几进制的计数器,并画出状态转换图。四.应 用 题(10分/题X3题=30分)1 .仅用与非门设计一个四变量表决电路。当变量A、B、C、D 有 3 个或3 个以上为1时,输出为Y=l,输入为其它状态时输出Y=0。2.电路如图所示,S 为常开按钮,C 是用来防抖动的,是分析当点击S 时,发光二极管LED的发光情况。3.555定期器应用电路如下图所示,若输入信号M如图(b)所示,请 画 出 的波形4、用译码器实现函数y(4,5,C)=A6C+ABC+A3C。(15分)5、分析下图所示的同步时序电路。规定:写出驱动方程;列出状态转换真值表;画出状态转换图及工作波形图。并描述电路的功能。(2。分)五.电路分析题(一)对下列z 函数规定:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(9 分)Z=AB+ABC+ABCBC=O(二)对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8 分)例: