电路设计60个必备知识点.docx
1 .信号滤波退耦:对每个模拟放大器电源,必需在最接近电路的连接处到放大器之间 加去耦电容器。对数字集成电路,分组加去耦电容器。在马达与发电机的电刷上安装电容 器旁路,在每个绕组支路上串联R-C滤波器,在电源入口处加低通滤波等措施抑制干扰。 安装滤波器应尽量靠近被滤波的设施,用短的,加屏蔽的引线作耦合媒介。全部滤波器都 须加屏蔽,输入引线与输出引线之间应隔离。2 .各功能单板对电源的电压波动范围、纹波、噪声、负载调整率等方面的要求予以明 确,二次电源经传输到达功能单板时要满意上述要求。3 .将具有辐射源特征的电路装在金属屏蔽内,使其瞬变干扰最小。学海无涯:如何成为一名精彩的电子工程师?4 .在电缆入口处增加爱护器件。5每个IC的电源管脚要加旁路电容(一般为104 )和平滑电容(10uF100uF)到地, 大面积IC每个角的电源管脚也要加旁路电容和平滑电容。6 .滤波器选型的阻抗失配准则:对低阻抗噪声源,滤波器需为高阻抗(大的串联电感); 对高阻抗噪声源,滤波器就需为低阻抗(大的并联电容X7 .电容器外壳、帮助引出端子与正、负极以及电路板间必需完全隔离。8 .滤波连接器必需良好接地,金属壳滤波器采纳面接地。9 .滤波连接器的全部针都要滤波。10 .数字电路的电磁兼容设计中要考虑的是数字脉冲的提升沿和下降沿所打算的频带 宽而不是数字脉冲的重复频率。11 .用R - S触发器作设施掌握按钮与设施电子线路之间协作的缓冲。12 .降低敏感线路的输入阻抗有效削减引入干扰的可能性。13 .LC滤波器在低输出阻抗电源和高阻抗数字电路之间,需要LC滤波器,以保证回 路的阻抗匹配。14 .电压校准电路:在输入输出端,要加上去耦电容(比如0.1"),旁路电容选值遵 循10"/A的标准。15 信号端接:高频电路源与目的之间的阻抗匹配特别重要,错误的匹配会带来信号反 馈和阻尼振荡。过度地射频能量则会导致EMI问题。此时,需要考虑采纳信号端接。16.1/0引脚:空置的I/O引脚要连接高阻抗以便削减供电电流。且避开浮动。1.1 IRQ引脚:在IRQ引脚要有预防静电释放的措施。比如采纳双向二极管、Transorbs 或金属氧化变阻器等。18 .复位引脚:复位引脚要有时间延时。以免上电初期MCU即被复位。19 振荡器:在满意要求状况下,MCU使用的时钟振荡频率越低越好。20 .让时钟电路、校准电路和去耦电路接近MCU放置.21 .小于10个输出的小规模集成电路,工作频率S50MHz时,至少配接一个O.luf 的滤波电容。工作频率之50MHz时,每个电源引脚配接一个O.luf的滤波电容;22 .对于中大规模集成电路,每个电源引脚配接一个O.luf的滤波电容。对电源引脚冗 余量较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个O.luf 滤波。23 .对无有源器件的区域,每6平方厘米至少配接一个O.luf的滤波电容。24 .对于超高频电路,每个电源引脚配接一个lOOOpf的滤波电容。对电源引脚冗余量 较大的电路也可按输出引脚的个数计算配接电容的个数,每5个输出配接一个lOOOpf的 滤波。25 .高频电容应尽可能靠近IC电路的电源引脚处。26 .每5只高频滤波电容至少配接一只一个O.luf滤波电容。27 .每5只10uf至少配接两只47uf低频的滤波电容。28每个模块电源出口四周应至少配置2只220uf或470uf电容,如空间允许,应适 当增加电容的配置数量;29 .脉冲与变压器隔离准则:脉冲网络和变压器须隔离,变压器只能与去耦脉冲网络连 接,且连接线最短。30 .在开关和闭合器的开闭过程中,为防止电弧干扰,可以接入简洁的RC网络、电感 性网络,并在这些电路中加入一高阻、整流器或负载电阻之类,假如还不行,就将输入和 载出引线进行屏蔽。此外,还可以在这些电路中接入穿心电容。31 .退耦、滤波电容须根据高频等效电路图来分析其作用。32 .各功能单板电源引进处要采纳合适的滤波电路,尽可能同时滤除差模噪声和共模噪 声,噪声泄放地与工作地特殊是信号地要分开,可考虑使用爱护地;集成电路的电源输入 端要布置去耦电容,以提高抗干扰力量。33 .明确各单板最高工作频率,对工作频率在160MHz (或200 MHz )以上的器件或 部件实行必要的屏蔽措施,以降低其辐射干扰水平和提高抗辐射干扰的力量。34 .如有可能在掌握线(于印刷板上)的入处加接去耦,以便消退传输中可能消失的 干扰因素。35 .用R-S触发器做按钮与电子线路之间协作的缓冲。36 .在次级整流回路中使用快恢复二极管或在二极管上并联聚酯薄膜电容器。降低敏感线路的输入阻抗。37 .如有可能在敏感电路采纳平衡线路作输入,采用平衡线路固有的共模抑制力量克服 干扰源对敏感线路的干扰。38 .将负载直接接地的方式是不合适。39 .留意在IC近端的电源和地之间加旁路去耦电容(一般为104 X40 .如有可能,敏感电路采纳平衡线路作输入,平衡线路不接地。41 .继电器线圈增加续流二极管,消退断开线圈时产生的反电动势干扰。仅加续流二 极管会使继电器的断开时间滞后,增加稳压二极管后继电器在单位时间内可动作更多的次。42 .在继电器接点两端并接火花抑制电路(一般是RC串联电路,电阻一般选几K到几 十K ,电容选O.OluF ),减小电火花影响。43 .给电机加滤波电路,留意电容、电感引线要尽量短。44 .电路板上每个IC要并接一个0.01"0.1"高频电容以减小IC对电源的影响。 留意高频电容的布线,连线应靠近电源端并尽量粗短,否则,等于增大了电容的等效串联 电阻,会影响滤波效果。45 .可控硅两端并接RC抑制电路,减小可控硅产生的噪声(这个噪声严峻时可能会 把可控硅击穿的146彳艮多单片机对电源噪声很敏感,要给单片机电源加滤波电路或稳压器,以减小电源 噪声对单片机的干扰。比如,可以采用磁珠和电容组成n形滤波电路,当然条件要求不高 时也可用100Q电阻代替磁珠。47 .假如单片机的I/。口用来掌握电机等噪声器件,在I/O 口与噪声源之间应加隔离 (增加n形滤波电路1掌握电机等噪声器件,在I/O 口与噪声源之间应加隔离(增加TT形 滤波I48 .在单片机I/O 口,电源线,电路板连接线等关键地方使用抗干扰元件如磁珠、磁 环、电源滤波器,屏蔽罩,可显著提高电路的抗干扰性能49 .对于单片机闲置的I/O ,不要悬空,要接地或接电源。其它IC的闲置端在不转 变系统规律的状况下接地或接电源。50 .对单片机使用电源监控及看门狗电路,如:IMP809 JMP706 JMP813 ,X25043 , X25045等,可大幅度提高整个电路的抗干扰性能。51 .在速度能满意要求的前提下,尽量降彳氐单片机的晶振和选用低速数字电路。52 .如有可能,在PCB板的接口处加RC低通滤波器或EMI抑制元件(如磁珠、信号 滤波器等),以消退连接线的干扰;但是要留意不要影响有用信号的传输。53 .时钟输出布线时不要采纳向多个部件直接串行地连接称为菊花式连接;而应当 经缓存器分别向其它多个部件直接供应时钟信号。54 .在靠近连接器的地方,要将连接器上的信号用一个L-C或者磁珠-电容滤波器接到 连接器的机箱地上。55 5.在机箱地和电路公共地之间加入一个磁珠。56 .电子设施内部的电源安排系统是患病ESD电弧感性耦合的主要对象,电源安排系 统防ESD措施:1将电源线和相应的回路线紧密绞合在一起;2在每一根电源线进入电子 设施的地方放一个磁珠;3在每一个电源管脚和紧靠电子设施机箱地之间放一个瞬流抑制 器、金属氧化压敏电阻(MOV)或者lkV高频电容;4最好在PCB上布置特地的电源和地平面,或者紧密的电源和地栅格,并采纳大量旁路和去耦电容。57 .在接收端放置串联的电阻和磁珠,对易被ESD击中的电缆驱动器,也可在驱动端 放置串联的电阻或磁珠。58 .在接收端放置瞬态爱护器。1用短而粗的线(长度小于5倍宽度,最好小于3倍宽 度)连接到机箱地。2从连接器出来的信号线和地线要直接接到瞬态爱护器,然后才能接电 路的。59 .在连接器处或者离接收电路25mm(1.0英寸)的范围内,放置滤波电容: