欢迎来到淘文阁 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
淘文阁 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    数字电路与逻辑设计复习提纲.docx

    • 资源ID:9409738       资源大小:20.65KB        全文页数:14页
    • 资源格式: DOCX        下载积分:10金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要10金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字电路与逻辑设计复习提纲.docx

    数字电路与逻辑设计复习提纲数字电路与逻辑设计复习提纲 本文关键词:逻辑设计,提纲,复习,数字电路数字电路与逻辑设计复习提纲 本文简介:>总复习第一章逻辑代数基础一。基本概念1正负逻辑高电平用1表示,低电平用0表示一一一正逻辑:高电平用0表示,低电平用1表示一一一负逻辑。2数制与码制常用数制及其转换(二、八、十、十六进制);常用碥码(8421BCD、2421BCD、5421BCD、余3码等)。二基本运算及公式法化简1与、或数字电路与逻辑设计复习提纲 本文内容:>总复习第一章逻辑代数基础一。基本概念1正负逻辑高电平用1表示,低电平用0表示一一一正逻辑:高电平用0表示,低电平用1表示一一一负逻辑。2数制与码制常用数制及其转换(二、八、十、十六进制);常用碥码(8421BCD、2421BCD、5421BCD、余3码等)。二基本运算及公式法化简1与、或、非、与非、或非、异或、同或运算及逻辑符号;2基本公式及常用公式;·3反演及对偶规则(留意:反演时只对变量取反;运算依次不变:用规则求反演式或对偶式不须要化简);4公式法化简一一一最简与或式(留意:解题步骤完整):5定向化简一一一与非与非式、或非或非式及与或非式。三卡诺图化简1最小项、最小项表达式、最小项卡诺图:2用最小项卡诺图化简逻辑函数(留意:仔细填图、圈图,正确写出函数;充分利用随意项)其次章门电路一二极管与门、或门、三极管反相器二极管与门、或门、三极管反相器的电路形式及工作原理。二TTL门电路1TTL与非门基本工作原理;2TTL与非门外特性(传输特性、输入特性、扇出系数);3其它TTL门电路的分析方法、电路特点及逻辑符号。三MOS门电路1增加型NMOS反相器CMOS反相器的电路结构、工作原理及特点;2其它NMOS、CMOS门电路的功能分析;NMOS门电路:驱动管串联后接负载管一一一与非驱动管并联后接负载管一一一或非(留意:先分析与同一负载管相连接的全部驱动管的串并联关系,然后再考虑接负载管后的反相关系。)CMOS门电路:驱动管串,负载管并,且两两互补连接一一一与非驱动管并,负载管串,且两两互补连接一一一或非(留意:先分析全部驱动管的串并联关系,然后分析相应负载管的并串联关系,最终考虑反相关系。)第三章组合逻辑电路一组合逻辑电路分析。,1。小规模组合电路分析:步骤:逻辑图写表达式列真值表(必要时先化简)分析逻辑功能留意:分析步骤完整,每一步都要细致。2。中规模组合电路分析:步骤:写出中规模器件输出表达式;代入输入变量,求出函数的输出表达式:列真值表(必要时先进行化简);分析逻辑功能。·二、小规模组合电路设计设计步骤:逻辑功能设变量列真值表化简及定向变换画逻辑图留意:设计步骤肯定要完整,包括画卡诺图化简等三、中规模组合逻辑器件及其应用1全加器:基本功能:两个四位二进制加法运算,具有低位进位和向高位进位端。熟识逻辑符号及功能表;用全加器实现组合逻辑函数:基本设计思想:已知的输入信号作为全加器的一个加数,函数的输出为全加器的本位和及进位,用(和)(一个加数)=(另一个另数),求出另一个加数。设计步骤:(1)设变量并与全加器的输入、输出端相对应:(2)列真值表:左边是已知变量的各种输入组合,作为一个已知加数;中间是设计要求的输出值,由进位和本位和输出;右边是须要设计的另一个加数,其真值表由“和加数”给出。(3)化简求另一加数各端的表达式;(4)画逻辑图(留意对低位进位端的处理)。2译码器:基本功能:将输入变量的每种组合对应一个输出端有效。驾驭译码器的逻辑符号、功能表及输出端表达式;输出低有效表达式:每个输出端对应一个输入变量的最小项的非;输出高有效表达式:每个输出端对应一个输入变量的最小项;用译码器实现组合逻辑函数:用低有效译码器实现函数:译码器+与非门用高有效译码器实现函数:译码器+或门设计步骤:(1)设变量并与译码器输入端相对应;(2)列真值表;(3)写出函数的最小项表达式,并将其转换为用译码器输出端表示的与非式。例如:用低有效译码器实现函数F=m2+m5=m2·m5=Y2·Y5(4)画逻辑图(留意输入、输出信号凹凸位的排列及使能端的处理)。译码器扩展连接:3数据选择器:基本功能:在限制信号作用下,选择一路输入送输出端输出。逻辑符号、功能表及输出端表达式;数选器扩展连接(留意输出端处理方法,留意凹凸位排列);用数选器实现逻辑函数:设计步骤:(1)设变量;(2)列真值表或画卡诺图,并与数选器真值表或卡诺图相比较;(3)降维处理;(4)确定输入变量与数选器限制端、数据输入端的对应关系:(5)画逻辑图(留意凹凸位及使能端)。4其它中规模器件:编码器、比较器等。基本功能;逻辑符号及功能表;扩展连接方法;其它应用。第五章:触发器一,各种触发器的功能及特点:基本RSFF、钟控RSFF、主从JKFF、维阻DFF及其它边沿型FF的特征方程、状态转换表、状态转换图、激励表、波形图等。留意各种触发器接收信号的有效时刻及约束条件。二触发器应用画触发器输出波形。留意:先写出输入端、限制端表达式,再画波形:干脆置0、置l端优先级最高;留意触发器的有效触发电平:,留意主从触发器的一次空翻现象;作图肯定细心。第六章:时序逻辑电路一小规模时序电路分析与设计1小规模时序电路分析。分析步骤:状态转换表、输出真值表状态转换图、波形图·2。小规模时序电路设计:设计步骤:依据设计要求确定设计时序:依据设计时序列状态转换真值表及输出真值表;依据状态转换表求触发器激励表;化简求激励函数(留意利用多余状态化简)求Q方程,列多余状态转换表;画完整的状态转换图,检查电路自启动特性:画逻辑图。二,中规模时序逻辑部件(一)移位寄存器:。1驾驭逻辑符号、功能表;·2弄清时序关系,分清左移、右移;3移存器电路分析:写出各输入端、限制端、输出端表达式列状态转换表画状态转换图分析逻辑功能4。移存型计数器设计:(二)异步计数器:1异步二进制计数器:·异步二进制计数器的计数规律及触发特点异步二进制计数器的电路特点:1)各触发器均为计数状态:2)依据计数规律及触发器有效沿在低一级触发器输出端中确定触发器的CP信号。波形图3异步二五十进制计数器(74LS290):熟识功能表及计数规律:1)二进制、五进制、8421码十进制、5421码十进制的连接方法,输入输出端及高低位排列:2)清0、置9功能实现N进制计数器:可以利用清0端设计,也可以利用置9端设计。例如利用清0端设计,步骤如下:1)确定有效状态:由全0状态连续递增到Nl状态,作为有效状态(共N个):2)确定反馈状态:状态N为反馈状态;·3)用反馈状态产生置位信号:将反馈状态N中为l的各位作为清0信号:4)画逻辑图。(二)同步计数器·74LSl61(160)同步四位二进制(十进制)计数器熟识功能表及各使能端作用,驾驭计数规律:扩展连接方法;接成N进制计数器:1)异步清0法:利用异步清0端设计,其方法与290利用清0设计相同,但161、160清0低有效:2)同步置数法:利用同步置数端设计,方法如下:a)确定并入数据(D3D0):b)确定有效状态:由并入状态起先,连续递增N个状态,确定为有效状态:c)确定同步置数吩咐:连续递增的最终一个有效状态为产生同步置数吩咐/LD的状态;d)画逻辑图。第七章大规模集成电路·一只读存储器ROM1ROM的组成原理;2。ROM的基本功能:,1)存储信息(并行输出):2)实现组合逻辑函数(串行输出·)o3用ROM实现组合逻辑函数的方法:1)·没变量:2)真值表;3)写出函数的最小项表达式;,4)画出ROM阵列逻辑图。留意:(1)ROM管脚的凹凸位排列:(2)ROM管脚名与函数的输入变量的对应关系。二。动态MOS移位寄存器及随机读写存储器1)动态MOS移位寄存器基本二厂作原理:2)随机读写存储器RAM的基本二工作原理。第14页 共14页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页第 14 页 共 14 页

    注意事项

    本文(数字电路与逻辑设计复习提纲.docx)为本站会员(h****)主动上传,淘文阁 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知淘文阁 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于淘文阁 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号 © 2020-2023 www.taowenge.com 淘文阁 

    收起
    展开