射频电路中的电源设计要点通信电子电子设计_通信电子-电子设计.pdf
-
资源ID:95501051
资源大小:254.49KB
全文页数:5页
- 资源格式: PDF
下载积分:5.3金币
快捷下载

会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
射频电路中的电源设计要点通信电子电子设计_通信电子-电子设计.pdf
射频电路中的电源设计要点 看到文章的标题“射频电路中的电源设计要点”,相信有部 分读者已经想到了,本文即将讲述的是一个综合的问题:结 合和射频电路设计与电源电路设计。在我接触的同事,朋友 当中,很多射频工程师都是埋头苦干,专心研究射频技术领 域,却往往忽略了其他部分可能会造成的影响,电源电路就 是其中的很重要的部分。所以我坚持认为,射频工程师要考 虑到系统级别,包括时钟,电源,甚至数字电路部分,这样 才能实现最优化设计,最佳性能与最高效率。我抛出这样的 观点也许会遭到很多人的反对,不过不要紧,遇到问题时再 来看这篇文章吧。我准备重点讲述两部分的内容,第一部分是低噪声放大器的 电源电路设计要点,第二部分是射频功率放大器的电源电路 设计要点。由于近几年的产品设计采用的都是 SoC 方案,所 以很少有机会接触独立的 VCO,PLL,混频器,调制/解调 器等,以后有机会接触再做总结。关于射频 SoC 的电源电路 设计,过段时间我会单独撰写。低噪声放大器电源电路设计 低噪声放大器位于接收机的最前端,对于整体的接收灵敏度 的影响是最大的。从灵敏度表达式可以看出,对于给定的通 信协议,提高灵敏度的方法是尽可能降低放大器的噪声系数 NF,当然我们还需要尽可能高的增益,这是很矛盾的。为了 降低低噪声放大器的噪声系数,我们首先要选用合适的管 子,然后选择合适的直流工作点,进行合理的射频电路设计,进行反复的测试,调试 但是你是否想过,低噪声放大器 的电源设计?1.排除不确定因素,使用 LDO 为 LNA 供电在 现有的基于 SoC 的设计方案中,LNA 的供电都是由 SoC 上 相应的控制管脚实现的,如下图中的 LNA_PE_G0 就是用于 控制 LNA 供电的。那么,如果 LNA_PE_G0 携带着很多噪 声,射频电路设计的再好也没用了,而且可悲的是,我们没 有任何手段保证 LNA_PE_G0 这种来自 SoC 的信号的纯净 度。所以,我认为,LNA的供电最好使用具有较高 PSRR(电 源抑制比)的 LDO(线性稳压器)来实现。例如,TI 的 TPS718xx,TPS719xx 就是一种高性能的 LDO,电源抑制 比可达 65dB1kHz,45dB1MHz,比较适合在低噪声放大 器中使用。2.电源走线依据“先过电容”的原则不会 Layout 的工程师不是好工程师,射频电路性能的好坏与 Layout 关 系很大。在 PCB Layout 过程中,要时刻建立一种电流流向 的概念,即电流从哪里来,要到哪里去,怎样让电流回路最 小对于低噪声放大器,滤波电容是少不了的,我们一定 要保证电流先流过滤波电容,再进入放大器。看看下面的两 张图片,自己体会一下。3.不要去做 LDO 的使能如果听取了我的建议,在设计中选 用了 LDO 为低噪声放大器供电,那么你就千万别想着通过 控制 LDO 的使能脚来实现低噪声放大器的打开/关闭了,反 应再快的 LDO 也赶不上 Switch,就像再牛的香水也干不过 韭菜合子一样。因此,这个时候,最好使用模拟开关来为 LNA 供电,可供选择的型号有很多,我在这里不多作介绍。如果 不使用模拟开的是一个综合的问题结合和射频电路设计与电源电路设计在我接触的同事朋友当中很多射频工程师都是埋头苦干专心研究射频技术领域却往往忽略了其他部分可能会造成的影响电源电路就是其中的很重要的部分所以我坚持认为射频样的观点也许会到很多人的反对不过不要紧遇到问题时再来看这篇文章吧我准备重点讲述两部分的内容第一部分是低噪声放大器的电源电路设计要点第二部分是射频功率放大器的电源电路设计要点由于近几年的产品设计采用的都是我会单独撰写低噪声放大器电源电路设计低噪声放大器位于接收机的最前端对于整体的接收灵敏度的影响是最大的从灵敏度表达式可以看出对于给定的通信协议提高灵敏度的方法是尽可能降低放大器的噪声系数当然我们还需要尽可关,那么你遇到的一个大问题便是数据吞吐量 的大幅下降。射频功率放大器的电源电路设计相对于低噪声 放大器,射频功率放大器的电源设计有更多的问题需要注 意,在本文中我只讨论两点,一是功率余量,二是电源的瞬 态响应。其实关于 PA 的电源电路设计我有一项专利,在这 里不方便透露。1.射频功率放大器的电源功率余量由于功率 放大电路需要消耗较多的电源功率,考虑到系统功耗,我们 只能采用 DCDC 为 PA 供电。当你阅读 PA 的 Datasheet 时,请务必读懂其关于功率消耗的说明。在一份 PA 的 Datasheet 中,通常会给出静态电流,典型输出功率下消耗的电流以及 Absolute Maximum Current Consumption,如下图。某 PA 最大消耗电流某 PA 典型消耗电流某 PA 静态电流 我建议,所有关于射频功率放大器功耗的计算,取其功率消耗的最大 值,并预留 20%的余量。2.DCDC 的快速瞬态响应可能有 很多工程师不知道“瞬态响应”这样的指标,瞬态响应描述的 是 DCDC 应对快速变化的负载的响应能力。对于 CPU 内核 电压,或者射频功率放大电路,瞬态响应这项指标相当重要。IEEE 802.11 标准中,对于设备的输出功率从 10%上升到 90%的时间做了规定,为了不影响产品性能,我们当然希望 上升时间越短越好。射频电路本身往往不会对上升时间造成 限制,但是这就对电源电路提出了较高的要求:必须在极短 的时间内响应并提供最够的输出功率。观察下图中两种 DCDC 反馈电路的拓补结构,不难发现,右侧比左侧的反馈 电路多了一颗 10pF 的电容。这颗电的是一个综合的问题结合和射频电路设计与电源电路设计在我接触的同事朋友当中很多射频工程师都是埋头苦干专心研究射频技术领域却往往忽略了其他部分可能会造成的影响电源电路就是其中的很重要的部分所以我坚持认为射频样的观点也许会到很多人的反对不过不要紧遇到问题时再来看这篇文章吧我准备重点讲述两部分的内容第一部分是低噪声放大器的电源电路设计要点第二部分是射频功率放大器的电源电路设计要点由于近几年的产品设计采用的都是我会单独撰写低噪声放大器电源电路设计低噪声放大器位于接收机的最前端对于整体的接收灵敏度的影响是最大的从灵敏度表达式可以看出对于给定的通信协议提高灵敏度的方法是尽可能降低放大器的噪声系数当然我们还需要尽可容可不简单,我们将在 后面看到这颗电容的用途,这颗电容称为“前馈电容”。无前馈 电容时,DCDC 的反馈网络由两颗电阻组成,用于设定 DCDC 转换器的输出电压,其传递函数如下图所示。无前馈 电容的传递函数增加了前馈电容后,DCDC 转换器可以更高 效地响应高频扰动。有前馈电容的传递函数比较两种图形不 难发现,两种反馈结构在低频段具有一致的响应曲线;在中 高频区域,C1 的通路阻抗降低使得输出的电源扰动降到最 低,有效的提供了更高的增益和相位。对于运行中的 DCDC 电源转换器来说,增益及相位的增加促使转换器对瞬变负载 产生更快的响应。文章导航的是一个综合的问题结合和射频电路设计与电源电路设计在我接触的同事朋友当中很多射频工程师都是埋头苦干专心研究射频技术领域却往往忽略了其他部分可能会造成的影响电源电路就是其中的很重要的部分所以我坚持认为射频样的观点也许会到很多人的反对不过不要紧遇到问题时再来看这篇文章吧我准备重点讲述两部分的内容第一部分是低噪声放大器的电源电路设计要点第二部分是射频功率放大器的电源电路设计要点由于近几年的产品设计采用的都是我会单独撰写低噪声放大器电源电路设计低噪声放大器位于接收机的最前端对于整体的接收灵敏度的影响是最大的从灵敏度表达式可以看出对于给定的通信协议提高灵敏度的方法是尽可能降低放大器的噪声系数当然我们还需要尽可Welcome To Download!欢迎您的下载,资料仅供参考!的是一个综合的问题结合和射频电路设计与电源电路设计在我接触的同事朋友当中很多射频工程师都是埋头苦干专心研究射频技术领域却往往忽略了其他部分可能会造成的影响电源电路就是其中的很重要的部分所以我坚持认为射频样的观点也许会到很多人的反对不过不要紧遇到问题时再来看这篇文章吧我准备重点讲述两部分的内容第一部分是低噪声放大器的电源电路设计要点第二部分是射频功率放大器的电源电路设计要点由于近几年的产品设计采用的都是我会单独撰写低噪声放大器电源电路设计低噪声放大器位于接收机的最前端对于整体的接收灵敏度的影响是最大的从灵敏度表达式可以看出对于给定的通信协议提高灵敏度的方法是尽可能降低放大器的噪声系数当然我们还需要尽可