同步整流技术总结讲解学习办公文档工作总结 _办公文档-工作总结 .pdf
-
资源ID:95507177
资源大小:715.86KB
全文页数:11页
- 资源格式: PDF
下载积分:4.3金币
快捷下载
会员登录下载
微信登录下载
三方登录下载:
微信扫一扫登录
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
|
同步整流技术总结讲解学习办公文档工作总结 _办公文档-工作总结 .pdf
学习-好资料 同步整流总结 1 概述 近年来,为了适应微处理器的发展,模块电源的发展呈现两个明显的发展趋势:低 压和快速动态响应,在过去的 10 年中,模块电源大大改善了分布式供电系统的面貌。即 使是在对成本敏感器件如线路卡,单板安装,模块电源也提供了诱人的解决方案。然而,高速处理器持续降低的工作电压需要一个全新的,适应未来的电压方案,尤其考虑到肖 特级二极管整流模块不能令人满意的效率。同步整流电路正是为了适应低压输出要求应 运而生的。由于一般的肖特基二极管的正向压降为 0.3V 以上,在低压输出时模块的效率 就不能做的很高,有资料表明采用肖特基二极管的隔离式 DC-DC 模块电源的效率可以 按照下式进行估算:Vout Vout(0.1 Vou t Vcu V f)0.1 Vou t 原边和控制电路损耗 Vcu 印制板的线路损耗 V f 整流管导通压降损耗 我们假设采用 0.4V 的肖特基整流二极管,印制板的线路损耗为 0.1V,则 1.8V 的模 块最大的估算效率为 72%。这意味着 28%的能量被模块内部损耗了。其中由于二极管导 通压降造成的损耗占了约 15%。随着半导体工艺的发展,低压功率 MOS 管的的有着越 来越小的通态电阻,越来越低的开关损耗,现在 IR 公司最新的技术可以制作 30V/2.5m 的 MOS 管,在电流为 15A 时,导通压降为 0.0375,比采用肖特基二极管低了一个数 量级。所以近年来对同步整流电路的研究已经引起了人们的极大关注。在中大功率低压 输出的 DC-DC 变换器的产品开发中,采用低压功率 MOSFET 替代肖特基二极管的方案 得到了广泛的认同。今天,采用同步整流技术的 ON-BOARD 模块已经广泛应用于通讯 的所有领域。2 同步整流电路的工作原理 VIN+L1 VOUT+VT 2 VD2 T1 C1 VT 1 VT 3 VD3 C2 DRV VIN-VOUT-更多精品文档 学习-好资料 图 1 采用同步整流的正激电路示意图(无复位绕组 )同步整流电路与普通整流电路的区别在于它采用了 MOS 管代替二极管,而 MOS 管 是它驱的开关器件,必须采用一定的方式控制 MOS 管的开关。同步整流电路中功率 MOS 管的驱动方式主要有两种:自驱动和它驱动。它驱动的方式与普通 MOS 管的驱动方式 相同,通过控制电路控制整流和续流 MOS 管的栅源电压实现同步开关的目的。而自驱 动一般应用于隔离式的变换器中,下面举个个例子说明上图是同步整流电路在正激电路 中应用的实例,从图中可以看出,整流管 VT3 和续流管 VT2 的驱动电压从变压器的副 边绕组取出,加在 MOS 管的栅 G 和漏 D 之间,如果在独立的电路中 MOS 管这样应用 不能完全开通,损耗很大,但用在同步整流时是可行的简化方案。由于这两个管子开关 状态互琐,一个管子开,另一个管子关,所以我们只简要分析电感电流连续时的开通情 况,我们知道 MOS 管具有体内寄生的反并联二极管,这样电感电流连续应用时,MOS 管在真正开通之前并联的二极管已经开通,把源 S 和漏 D 相对栅的电平保持一致,加在 GD 之间的电压等同于加在 GS 之间的电压,这样变压器副边绕组同铭端为正时,整流管 VT3 的栅漏电压为正,整流管零压开通,当变压器副边绕组为负时,续流管 VT2 开通,滤波电感续流。3 同步整流电路的应用设计注意事项 同步整流电路的概念由来已久,不过在产品中大量应用只是最近几年的事。这一方 面是因为半导体技术的发展,另一方面在隔离式变换器中采用同步整流也存在一定的问 题。下面以图 1 为例进行详细的说明 3.1 轻载效率低和同步整流管电压尖峰。由于功率 MOS 管开通后为双向导电器件,输出滤波电感的电流不可能不连续,当轻 载或空载时,输出滤波电感的电流下降到 0 后会继续反方向增加,直到整流二极管开通。这样虽然空载稳定性很容易保证,但这时造成续流管和滤波电感的一个环流,形成滤波 电感的铁损和铜损以及续流管和输出线路阻抗损耗比采用肖特基二极管的模块电源效率低。这种状况下,由于滤波电感的反向电流,续流管的并联体二极管反向,如果续流管的关断和整流管的开通之间的死区时间较长,续流管关断后,整流管没有开通,由于输出滤波电感的电流突变,就会造成续流管漏源和整流管栅源电压尖峰,损坏同步整流电路。在一般的 MOS 管中,由于栅源电压比漏源电压低很多,这样整流管损坏的概率比续流管大。所以在同步整流电路的设计中,一般输出滤波电感的电感量在设计允许的条件下尽量大,这样电感电流的上升和下降缓慢,可以大大降低电感电流的最大值,减小模块的空载损耗。但这种设计又会造成模块电源的输出动态响应太慢,所以还有一种解决 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 方式是通过滤波电感电流检测控制整流和续流二极管开关条件,不允许电流反向。这种 设计已经有产品应用。3.2 驱动不足和驱动过压 在图 1 所示的同步整流电路中,如果变压器副边电压在主功率管开通之间已经复位 到零,会造成续流管驱动电压提前为零,输出滤波电感通过并联的体二极管续流,增加 模块的损耗。另外最大和最小占空比的选择很关键,如果占空比选择不合适,在输入电 压变化时也有可能造成整流管或续流管驱动电压不足或过压,前者会造成模块的效率低 下,后者会造成模块电源的失效。所以设计时一定要仔细计算模块电源变压器的驱动电 压大小,限制控制芯片的最大驱动脉宽,必要时输入采用过压和欠压保护电路,确保不 发生驱动过压和欠压,同时要选用合适的电路拓扑,尽量减小开关尖峰对驱动电压的影 响。如果设计指标不能满足,可采用附加的驱动电路或采用独立的驱动绕组。论文中也 有人在二次电源中采用两级变换来保证同步整流电压的恒定,前一级变换采用 BUCK 电路 进行预稳压后进行隔离降压变换。这样后一级变换的占空比固定为 50%左右,增加了同 步整流电路的可靠性。3.3 不能直接并联 当采用图 1 所示的同步整流电路的模块直接把输出端接在一起进行并联时,相当于 在模块的输出端并联了一个电压源,这样通过边压器副边绕组可以把驱动电压直接加到 续流二极管的 GS 之间,会造成续流管的损坏和另一模块输出电压的短路。当然可以采用 独立的驱动绕组解决这个问题,但这又增加了变压器设计难度,降低了变压器磁芯利用 率。同时双同步整流模块直接并联也会造成模块之间的环流,增加模块的损耗。4 同步整流电路的选择依据 虽然同步整流电路可以提高模块电源的效率,但同步整流电路的应用面还是比较窄的。采用同步整流电路的一个主要目的是提高模块的效率,当模块的效率低于采用肖特基二极管时,采用同住整流电路也就失去了意义。下面介绍同步整流电路的选择依据。从上面的介绍我们可以看出,同步整流电路的应用只限于低压大功率输出的模块,目前主要的应用为输出电压小于等于 5V 的模块。原因除了轻载效率低以外,还有比较重 要的一点在于功率半导体器件发展的滞后。在高压输出的应用中,仅通态压降一项指标 就很难选择在额定输出电流下低于快恢复或超快恢复二极管正向压降的整流 MOS 管。另 外在低压应用时,采用同步整流电路的应用面也有一定的局限,下面具体介绍。首先我们考察一下用户希望的模块性能。近几年的便携式设备包括电子笔记本,计 算器,远程控制器,传呼机,手提电话等,电压为 1.1-1.8V ,其特点是负载变化大,多 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 数情况下工作低于备用模式,长期轻载运行。要求 DC-DC 变换器具有如下特征:a)负载 变化的整个范围内效率高。b)输出电压低(CMOS 电路的损耗与电压的平方成正比,供电 电压低,则电路损耗小)。c)功率密度高。为了迎合这这种发展,一种比较简洁的解决方 案是提高模块的开关频率,但在频率提高以后,同步整流电路的优点逐渐减弱。从上面 的介绍我们可以看出,同步整流电路通过一定的处理虽然可以满足 a),但频率增加以后,MOS 管整流河肖特基二极管整流的损耗发生了很大变化。图 2 和图 3 是一些学者做出的 同步整流电路和一般肖特基二极管整流电路效率对比曲线的仿真结果。试验条件:输入电压 Vin=5V 输出电压 Vout=2.0V BUCK 开关管为 P 沟道 MOSFET,Rdson=29m,Qs=22.5nC,Vgs=5V,开关时间 tr=20ns,tf=30ns 采用的肖特基二极管的参数 Vf=0.3V3Apk Tj=75 oC,If(A V)max=3A 同步整流电路中的续流管为 N 沟道 MOSFET,Rdson=18m,Qs=22.5 nC,开关时 间 tr=15ns,tf=30ns 同步整流电路两路驱动的死区时间为 60ns 纹波电流和平均电流之间的比值为 50%-60%。电路拓扑:Q1 L D1 +CRL _ VIN Q1 L +Q2 C RL _ VIN 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 94 92 90 88 86%84 率 效 82 80 78 76 74 72 1 2 3 4 5 6 7 8 9 1 2 3456789 2.1.0 0 0 0 0 0 0 0 0 1 1 1111111 r(i,10,2)s(i,10,2)r(i,6,2)s(i,6,2)fsMHz 图 2 同步整流电路和采用肖特基二极管电路效率随频率的变化曲线 图 2 中,s(i,10,2)s 代表同步整流电路,i 表示开关频率,10 表示输出电流,第三项表示主开关和同步整流开管并联的 MOS 管数量。从上表可以看出,采用同步整 流电路在电流大于 10A,开关频率大于 700KHZ 以后于普通的肖特基尔基二极管整流电 路相比效率要低。在开关频率低于 800KHZ 的场合,采用同步整流电路具有更好的表现。90 88 86 84 82 80 78 76 74 72 70 68 66 0 1 2 3 4 5 6 7 8 9 101112 r(1.5,j,2)s(1.5,j,2)r(0.6,j,2)s(0.6,j,2)图 3 同步整流电路和肖特基二极管整流电路在不同在不同负载下效率曲线 图 2 表明了在同步整流电路和肖特级二极管整流电路中,随着负载变化效率的变化情况,我们可以看出,在 1.5MHz 的开关频率,在全负载范围内,肖特基二极管整流电 路比同步整流电路具有更高的效率,在 600KHz 的开关频率,电流小于 9A 时采用同步 整流电路具有更高的效率,当电流大于 9A 时,采用肖特基二极管整流具有更高的效率。另外也有研究表明,如果模块的占空比减小,采用同步整流电路与普通肖特基二极管整流电路效率分割点的频率和电流也会呈上升的趋势。反过来,分割点的频率和电流 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 呈下降的趋势。这主要因为采用同步整流电路存在两个严重的制约因素:并联的体内二 极管和必须的死区时间。这两个因素大大限制了同步整流电路在大电流、高频率的应用。低压,大电流,高开关频率的应用场合,肖特级二极管整流比采用同步整流电路具有更 低的损耗。随着微处理器和数字信号处理器的不断发展,对芯片的供电电源的要求越来越高了。不论是功率密度、效率和动态响应等方面都有了新要求,特别是要求输出 电压越来越低,电流却越来越大。输出电压会从过去的 3.3V 降低到 1.1 1.8V 之间,甚至更低 1。从电源的角度来看,微处理器和数字信号处理器等都是电源 的负载,而且它们都是动态的负载,这就意味着负载电流会在瞬间变化很大,从 过去的 13A/s 到将来的 30A/s 50A/s2。这就要求有能够输出电压低、电 流大、动态响应好的变换器拓扑。而对称半桥加倍流同步整流结构的 DC/DC 变换器是最能够满足上面的要求的 3。本文对这种拓扑结构的变换器的工作原理作出了详细的分析说明,实验结果证明了它的合理性。1 主电路拓扑结构 主电路拓扑如图 1 中所示。由图 1 可以看出,输入级的拓扑为半桥电路,而输出级是倍流整流加同步整流结构。由于要求电路输出低压大电流,则倍流同步整流结构是最合适的,这是因为:图 1 主电路拓扑 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 1)变压器副边只需一个绕组,与中间抽头结构相比较,它的副边绕组数只有中间抽头结构的一半,所以损耗在副边的功率相对较小;2)输出有两个滤波电感,两个滤波电感上的电流相加后得到输出负载电流,而 这两个电感上的电流纹波有相互抵消的作用,所以,最终得到了很小的输出电流纹波;3)流过每个滤波电感的平均电流只有输出电流的一半,与中间抽头结构相比较,在输出滤波电感上的损耗明显减小了;4)较少的大电流连接线(high current inter-connection),在倍流整流拓扑中,它的副边大电流连接线只有 2 路,而在中间抽头的拓扑中有 3 路;5)动态响应很好。它唯一的缺点就是需要两个输出滤波电感,在体积上相对要大些。但是,有一种叫集成磁(integrated magnetic)的方法,可以将它的两个输出滤波电感和变压器都集成到同一个磁芯内,这样可以大大地减小变换器的体积。2 电路基本工作原理 电路在一个周期内可分为 4 个不同的工作模式,如图 2 所示,理想的波形图如图 3 所示。(a)模式 1t 0t 1 (b)模式 2t 1t 2 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 (c)模式 3t 2t 3 (d)模式 4t 3t 4 图 2 工作模式图图 3 工作波形图 模式 1t 0 t 1 在 t=t 0时刻,开关管 S1导通,变压器原边两端的电压为正,且有 Vp=Vin/2;而开关管 S2一直都处于关断状态,由于 S1的导通,S2的漏源极电压(Vds2)被钳位到输入电压,即 Vds2=Vin。变压器副边电压 Vsec为高电平,同步开关管 SR1的门极也是高电平,SR1导通。此时,负载的电流等于两个输出电感电流之和,且全部 流经 SR1。在这个模式下,滤波电感 Lo1上的电流是增大的,而电感 Lo2上的电 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 流是减小的,它们的电流纹波有相互抵消的作用,所以,负载电流 I o的纹波是很 小的。模式 2t 1 t 2 在 t=t 1时刻,S1关断。由于变压器漏感 Lk 的存在,电流要继续维持原来的方向,所以,如图 3(b)中所示,此时在变压器原边存在两个回路,一个是由 C1,Coss1,Lk 构成,对 S1的输出结电容 Coss1充电;另一个是由 C2,Coss2,Lk构成,对S2的输出结电容 Coss2 进行放电。最后 S1及 S2的漏源极电压都被钳位在输入电压的一半,即 Vds2=Vds2=Vin/2。同时,变压器原边的电压此时为零,副边也是零,此时,SR1及 SR2都处于导通状态,分别对两个输出电感上的电流进行续流。且两个电感上 的电流都是减小的,所以,最后得到的输出负载电流(I Lo1I Lo2)是减小的。模式 3t 2 t 3 在 t=t 2时刻,S2导通。S1处于关断状态,其两端电压也被钳位到输入电压,即 Vds1=Vin。由图 2(c)中可以看出,变压器原边的电压为负,且等于输入电压的一半,即 Vp=Vin/2。相对应的同步管 SR2导通,所有的负载电流都会流经 SR2。且输出电感电流 I Lo2是增大的,I Lo1是减小的。但最终得到的负载纹波电流是增大的。模式 4t 3 t 4 在 t=t 3时刻,S2关断。在这个工作模式下,原边的工作原理同图 2(b)正好相反。这时,S1及 S2都处于关断状态。存储在变压器原边漏感中的能量对 S1 及 S2输出结电容进行充放电。其中对 Coss1 是放电,而对 Coss2进行充电。变压器原副边的电压都为零,副边的两个同步整流管都被触发导通。两个输出电感上的电流都在不断地减小,所以,总的负载电流是减小的。在模式 4t3 t4 后,接着就进入下一个周期。3 实验及结果 在前面分析的拓扑基础上,完成了一个输入为 DC 36V,输出为 1V/25A 的 DC/DC 变 换器。这个电路中所用到的参数见表 1 所列,其中所有的参数和图 1 的主电路中所 标注的是相对应的。表 1 实验参 参数或型号 数 项目 输入(V in)DC36V 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研学习-好资料 输出(Vo/I o)S,S 1 2 S,S R1 R2 L,L o1 o2 Co 磁芯(core)DC 1V/25A IRLU2905 IRLR7833 2.2 H 1500 F/2.5 V R 42216 EC 更多精品文档 速动态响应在过去的年中模块电源大大改善了分布式供电系统的面貌即使是在对成本敏感器件如线路卡单板安装模块电源也提供了诱人的解决方案然而高速处理器持续降低的工作电压需要一个全新的适应未来的电压方案尤其考虑到二极管的正向压降为以上在低压输出时模块的效率就不能做的很高有资料表明采用肖特基二极管的隔离式模块电源的效率可以按照下式进行估算原边和控制电路损耗印制板的线路损耗整流管导通压降损耗我们假设采用的肖特基整流降造成的损耗占了约随着半导体工艺的发展低压功率管的的有着越来越小的通态电阻越来越低的开关损耗现在公司最新的技术可以制作的管在电流为时导通压降为比采用肖特基二极管低了一个数量级所以近年来对同步整流电路的研