大学《数字电子技术》判断题题库及答案.docx
数字电子技术判断题题库判断题(正确打J,错误的打X)1.方波的占空比为0. 5。( J )2数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(V )3 .格雷码具有任何相邻码只有一位码元不同的特性。(J )n> 度4 .八进制数(18) 8比十进制数(18) io小。(V )5 .当传送十进制数5时,在8421奇校验码的校验位上值应为U(J )6 .在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。(J )和 去Z7 .占空比的公式为:q = tw/T,则周期T越大占空比q越小。(X )8 .十进制数(9) io比十六进制数(9) 16小。(V )9 .当8421奇校验码在传送十进制数(8) io时,在校验位上出现了 1时,表明在 传送过程中出现了错误。(J )10 .逻辑变量的取值,1比0大。(X )。11 .异或函数与同或函数在逻辑上互为反函数。(V )。12 .若两个函数具有相同的真值表,则两个逻辑函数必然相等。(J )o13 .因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。(X )14 .若两个函数具有不同的真值表,则两个逻辑函数必然不相等。(V )15 .若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(X )16 .逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。(V )17 .逻辑函数Y=A5+ NB+EC+B3已是最简与或表达式。(X )18 .因为逻辑表达式Ab + B +AB=A+B+AB成立,所以A后+XB=A+B成立。(X )19 .对逻辑函数Y=AR + NB+后C+B2利用代入规则,令A=BC代入,得Y=BC石 + 正B+5C+B己=5C+BD成立。(X )20 . TTL与非门的多余输入端可以接固定高电平。(V )21 .当TTL与非门的输入端悬空时相当于输入为逻辑1。( V )22 .普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(J )23 .两输入端四与非门器件74LS00与7400的逻辑功能完全相同。(V )24 . CMOS或非门与TTL或非门的逻辑功能完全相同。(V )25 .三态门的三种状态分别为:高电平、低电平、不高不低的电压。(X )26 . TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。(J )27 . 一般TTL门电路的输出端可以直接相连,实现线与。(X )28 . TTLOC |,1 (集电极开路门)的输出端可以直接相连,实现线与。(J )29 . D触发器的特性方程为Q"JD,与Q11无关,所以它没有记忆功能。(X )30 . RS触发器的约束条件RSR表示不允许出现R=S=1的输入。(V )31 .同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。(V )32 .主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。(J )33 .若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持, 可选用T触发器,且令T=A。( X )34 .山两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不 定。(V)35 .对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。(X )36 .施密特触发器可用于将三角波变换成正弦波。(X )37 .施密特触发器有两个稳态。(J )38 .多谐振荡器的输出信号的周期与阻容元件的参数成正比。(J )39 .石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。(X )40 .单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。(X )41 .单稳态触发器的暂稳态维持时间用lw表示,与电路中RC成正比。(V )42 .采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发, 输出脉宽可在此前暂稳态时间的基础上再展宽tw。( X)43 .施密特触发器的正向阈值电压一定大于负向阈值电压。(V )44 .优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。(X )45 .编码与译码是互逆的过程。(V )46 .二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(V )47 .液晶显示器的优点是功耗极小、工作电压低。(J )48 .半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能 力问题。(V )49 .共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器 来驱动。(V )50 .数据选择器和数据分配器的功能正好相反,互为逆过程。(V )51 .用数据选择器可实现时序逻辑电路。(V )52 .组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。(X )53 .时序逻辑电路山组合电路和存储器(触发器)两部分组成。(V )54 .组合电路不含有记忆功能的器件。(J )55 .时序电路不含有记忆功能的器件。(X )56 .同步时序电路具有统一的时钟CP控制。(V )57 .异步时序电路的各级触发器类型不同。(X )58 .环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新X )59 .环形计数器如果不作自启动修改,则总有孤立状态存在。(V )60 .计数器的模是指构成计数器的触发器的个数。(X )61 .计数器的模是指对输入的计数脉冲的个数。(V )62 . I)触发器的特征方程Qn+D,而与W无关,所以,D触发器不是时 序电路。(X )63 .在同步时序电路的设计中,若最简状态表中的状态数为2N,而 又是用N级触发器来实现其甩路,则不需检查电路的自启动性。(J )64 .把一个5进制计数器与一个10进制计数器串联可得到15进制 计数器。(X )65 .同步二进制计数器的电路比异步二进制计数器复杂,所以实际 应用中较少使用同步二进制计数器。(X )66 .利用反馈清零法获得N进制计数器时,若为异步清零方式,则 状态S,只是短暂的过渡状态,不能稳定而是立刻变为0状态。(J )67 .权电阻网络D/A转换器的电路简单且便于集成工艺制造,因此被广泛使用。(X )68 . D/A转换器的最大输出电压的绝对值可达到基准电压VREF。( X )69 . D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小。(V )70 . D/A转换器的位数越多,转换精度越高。(J )n> 度和 去Z71 . A/D转换器的二进制数的位数越多,量化单位越小。(V )72 . A/D转换过程中,必然会出现量化误差。(J )73 . A/D转换器的二进制数的位数越多,量化级分得越多,量化误差就可以减小 至 IJ0。( X )74 . 一个N位逐次逼近型A/D转换器完成一次转换要进行N次比较,需要N+2个 时钟脉冲。(V)75 .双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表 中。(J )76 .采样定理对采样频率的规定,是为了能不失真地恢复原模拟信号,而又不使 甩路过于复杂。(V )77 .实际中,常以字数和字节数的乘积表示存储容量。(V )78 . RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息。(J )79 .动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失。(V )80 .用2片容量为16Kx8的RAM构成容量为32Kx8的RAM是位扩展。(X )81 .所有的半导体存储器在运行时都具有读和写的功能。(X )82 . ROM和RAM中存入的信息在电源断掉后都不会丢失。(X )83 . RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。(X )84 .存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。 (V )85 . PROM的或阵列(存储矩阵)是可编程阵列。(J )86 . ROM的每个与项(地址译码器的输出)都一定是最小项。(J )87 . PROM不仅可以读,也可以写(编程),则它的功能与RAM相同。(X )88. PAL和GAL都是与阵列可编程、或阵列固定。(V )89. PAL可重复编程。(X )9(). PAL的输出电路是固定的,不可编程,所以它的型号很多。(V )91. GAL的型号虽然很少,但却能取代大多数PAL芯片。(V )92. ABEL语言是一种通用的硬件描述语言(HDD,用于PLD的开发。(J )93. GAL不需专用编程器就可以对它进行反复编程。(X )94. 在系统可编程逻辑器件ISP-PLD不需编程器就可以高速而反复地编程,则它 与RAM随机存取存储器的功能相同。(X )95. PLA是全场可编程(与、或阵列皆可编程)的可编程逻辑器件, 功能强大,便于使用,因此被普遍使用。(X )