数字电子技术实验报告-基于Quartus-II的硬件描述语言电路设计(共10页).docx
《数字电子技术实验报告-基于Quartus-II的硬件描述语言电路设计(共10页).docx》由会员分享,可在线阅读,更多相关《数字电子技术实验报告-基于Quartus-II的硬件描述语言电路设计(共10页).docx(10页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上数字电子技术基础实验报告题目:实验四 基于Quartus II的硬件描述语言电路设计小组成员: 小组成员: 一、 实验四 基于Quartus II的硬件描述语言电路设计一、实验目的1) 学习并掌握硬件描述语言VHDL;熟悉门电路的逻辑功能,并用硬件描述语言实现门电路的设计。2) 熟悉中规模器件译码器的逻辑功能,用硬件描述语言实现其设计。3) 熟悉时序电路计数器的逻辑功能,用硬件描述语言实现其设计。4) 熟悉分频电路的逻辑功能,并用硬件描述语言实现其设计。二、实验要求要求1:参考“参考内容1”中给出的与门源程序,编写一个异或门逻辑电路。1)用QuartusII波形仿真验
2、证;2)下载到DE0开发板验证。要求2: 参考“参考内容2”中给出的将8421BCD码转换成0-9的七段码译码器源程序,编写一个将二进制码转换成0-E的七段码译码器。1)用QuartusII波形仿真验证;2)下载到DE0开发板,利用开发板上的数码管验证。要求3:参考“参考内容3”中给出的四位二进制计数器的源程序,编写一个计数器实现0-E计数。用QuartusII波形仿真验证;要求4:参考“参考内容4”中给出的50M分频器的源程序,编写一个能实现占空比50%的5M和50M分频器即两个输出,输出信号频率分别为10Hz和1Hz。下载到DE0开发板验证。(提示:利用DE0板上已有的50M晶振作为输入信
3、号,通过开发板上两个的LED灯观察输出信号)。电路框图如下:要求5:利用已经实现的VHDL模块文件,顶层文件采用原理图设计方法,实现0-E计数自动循环显示,频率1Hz和10Hz可以切换。(提示:如何将VHDL模块文件在顶层原理图文件中引用,参考参考内容5)三、实验设备(1)电脑一台;(2)数字电路实验箱;(3)数据线一根。四、实验原理1.VHDL具有功能强大的语言结构,可以用简洁明确的来描述复杂的逻辑控制。它具有多层次的设计描述功能,层层细化,最后可直接生成电路级描述。VHDL支持电路、电路和电路的设计,这是其他硬件描述语言所不能比拟的。VHDL还支持各种设计方法,既支持自底向上的设计,又支持
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 实验 报告 基于 Quartus II 硬件 描述 语言 电路设计 10
限制150内