I2C总线接口电路设计(共22页).doc
《I2C总线接口电路设计(共22页).doc》由会员分享,可在线阅读,更多相关《I2C总线接口电路设计(共22页).doc(22页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上FPGA与I2C总线器件接口电路设计利用FPGA模拟I2C总线协议对I2C总线接口器件AT24C256 进行读写操作。利用按键输入读写命令和相应的地址、数据,对芯片进行读写操作,读写的数据用数码管显示。一、I2C总线接口电路设计分析1. I2C 总线协议I2C 总线的两根通信线,一根是串行数据线SDA,另一根是串行时钟线SCL。多个符合I2C总线标准的器件都可以通过同一条I2C总线进行通信,而不需要额外的地址译码器。每个连接到总线上的器件都有一个唯一的地址作为识别的标志,都可以发送或接收数据。I2C 总线通信速率受主机控制,标准模式下可达100kbit/s。一般具有I
2、2C总线的器件其SDA、SCL引脚都为集电极(或漏极)开路结构。因此实际使用时,SDA和SCL信号线必须加310K的上拉电阻。总线空闲时均保持高平。I2C总线接法如图1所示。主机SDA SCL从机1SDA SCL从机2SDA SCL从机nSDAVCCSCL图1 I2C总线连接示意图(1) I2C的主机和从机,发送器和接收器产生I2C总线时钟信号和起始、停止控制信号的器件,称为主机,被主机寻址的器件称为从机。任何将数据传送到I2C总线的器件称为发送器,任何从I2C总线接收数据的器件称为接收器。主机和从机都可作为发送数据器件和接收数据器件。(2) I2C 总线上数据的有效性:时钟线SCL为高电平时
3、,数据线SDA的任何电平变化将被看作总线的起始或停止信号;在数据传送过程中,当时钟线SCL为高电平时,数据线SDA必须保持稳定状态,不允许有跳变;数据线SDA的状态只能在SCL低电平期间才能改变。即进行串行传送数据时,在SCL高电平期间传送位数据,低电平期间准备数据。(3) 从机地址 I2C总线不需要额外的片选信号或地址译码。多个I2C总线接口器件可连接到一条I2C总线上,它们之间通过地址来区分。主机是主控制器件,只有一个主机的不需要地址。其它器件均为从机,均有器件地址,但必须保证同一条I2C总线上的器件地址不能重复。一般从机地址由7位地址位和1位读写位组成,地址位为高7位,读写位为最低位。读
4、写位为0时,表示主机将向从机写入数据;读写位为1时,表示主机将要从从机读取数据。(4) I2C 总线的通信时序I2C 总线的通信时序如图2所示。SDASCLS起始条件P停止条件ACK应答ACK应答总线暂停控制停止条件1217892图2 I2C 总线的通信时序 首先主机发送一个起始信号。当时钟线SCL处于高电平期间,数据线SDA电平从高到低的跳变形成I2C总线的起始信号,启动I2C总线。 主机逐位发送7位(高位在前,低位在后)从机地址和1位读写控制信号,共8位。需8个时钟。 与传送地址一致的从机发应答信号(ACK)。在第9个时钟周期时将SDA线拉低表示其已收到一个8位数据。若在第9个时钟周期,S
5、DA为高电平时为非应答。 开始传送数据,传送数据数量不限。每个字节(8位)后紧跟1个接收器件发出的应答位。若是主机读取从机数据时,从机发送数据,主机发应答位;若是主机写数据到从机时,主机发送数据,从机发应答位。 数据传输结束时,主机发送1个停止信号,当时钟线SCL为高电平时,数据线SDA由低电平变为高电平时形成终止信号,停止I2C总线通信。(5) 数据传输基本格式如表1。表1 I2C总线数据传输基本格式SA7A1R/WACKD7D0ACKD7D0ASKP起始位7位地址0:写1:读应答位8位数据应答位8位数据应答位0:应答1:非应答停止位其中S、A7A1、R/W、P总是由主机产生;写数据时,AC
6、K由从机产生,D7D0由主机产生;读数据时,ACK由主机产生,D7D0由从机产生。2. I2C总线器件AT24C256 AT24C256 是一个256K 位的串行CMOS型 E2PROM, 可存储32768 个字节。该器件通过I2C总线接口进行操作,其引脚如图3所示,各引脚功能见表2。图3 AT24C256引脚图表2 AT24C256引脚功能说明管脚名称功能说明SCLAT24C256 串行时钟输入管脚。用于产生器件所有数据发送或接收的时钟,是输入管脚。SDA双向串行数据/地址管脚。用于器件所有数据的发送或接收,SDA 是一个开漏输出管脚可与其它开漏输出或集电极开路输出进行线或wire-OR。W
7、P写保护。当WP 脚连接到Vcc ,所有内存变成写保护只能读;当WP 引脚连接到Vss 或悬空,允许器件进行读/写操作。A0 A1器件地址输入。这些管脚为硬连线或者不连接,对于单总线系统最多可寻址4 个AT24C256器件。当这些引脚没有连接时其默认值为0。VSS电源地VCC1.86VNC空脚作为带有I2C总线接口的器件,每个AT24C256都有一个7位的从机地址,其高5 位固定为“10100”,接下来的2 位由AT24C256的引脚A1 A0 硬连线输入决定(A1、A0直接接电源VCC或GND),同一I2C总线上最多可以连接4 个AT24C256器件。AT24C256除了有作为从机的地址,其
8、内部还有作为存储单元的编码子地址,其子地址为双字节(16位),从0000H7FFFH。本设计中只有1 个AT24C256,可将AT24C256的引脚A1、 A0直接接地,其硬件电路如图4所示。则该AT24C256作为从机的7位地址为“”。图4 单个AT24C256连接电路图3. 对AT24C256的读写过程(1) 向AT24C256某一存储单元写入1个字节数据,过程如下: 主机(这里为FPGA控制器)发送一个起始信号,启动发送过程; 主机发送7 位从机地址(这里为)和1位写控制位(为0); 从机(这里为AT24C256)发应答位。在主机发送起始信号和从机地址字节后,AT24C256 监视总线并
9、当其地址与发送的从地址相符时,响应一个应答信号。在第9个时钟,将SDA 线拉为低电平; 主机接收到应答位后,发从机子地址高8位(为AT24C256某一存储单元地址)。 从机接收完高8位子地址后,发应答位; 主机接收到应答位后,发从机子地址低8位; 从机接收完低8位子地址后,发应答位; 主机接收到应答位后,发送待8位写入数据; 从机接收完8数据后,发应答位,并开始内部数据的擦写; 主机接收到应答位后,发停止位,结束传送,总线挂起。SDA上数据传输格式见表3,数据传送时序如图5所示。表3 向AT24C256写1个数据时总线SDA上数据传输格式SA7A100AD15AD80AD7AD00D7D00/
10、1P起始位7位器件地址写应答位高8位指针地址应答位低8位指针地址应答位写入8位数据应答位停止位主机发送从机发送主机发送从机发送主机发送从机发送主机发送从机发送主机发送图5 向AT24C256写一个数据时序(2) 从AT24C256某一存储单元读出1个字节数据,过程如下: 主机发送一个起始信号,启动发送过程,接着发送7 位从机地址()和1位写控制位(0); 从机检测到起始信号及本身从地址相符时的从机地址后,发应答位。 主机接收到应答位后,发从机子地址高8位(为AT24C256某一存储单元地址)。 从机接收完高8位子地址后,发应答位; 主机接收到应答位后,发从机子地址低8位; 从机接收完低8位子地
11、址后,发应答位; 主机接收到应答位后,再发送一个起始信号(称为重复起始信号),接着再发送7 位从机地址()和1位读控制位(为1); 从机检测到重复起始信号及从机地址后,发应答位,并将子地址对应的存储单元数据发送到总线上。 主机接收到应答位后,接着准备从总线接收数据,从总线接收完8数据后。发非应答位和发停止位,结束传送,总线挂起。SDA上数据传输格式见表4所示,数据传送时序如图6所示。表4 从AT24C256上读1个数据时总线SDA上数据传输格式SA7A100AD15AD80AD7AD00SrA7A110D7D00/1P起始位7位器件地址写应答位高8位指针地址应答位低8位指针地址应答位重复起始位
12、7位器件地址读应答位读出8位数据非应答停止位主机发送从机发送主机发送从机发送主机发送从机发送主机发送从机发送从机发送主机发送主机发送图6 从AT24C256读一个数据时序4. FPGA内部电路模拟I2C总线对AT24C256的读写控制电路基本结构框图如图7所示。AT24C256读写控制接口字节传输控制电路位传输控制电路IO总线端口电路SclSda命令寄存器传送寄存器接收寄存器移位寄存器标志寄存器图7 模拟I2C总线对AT24C256的读写控制框图(1) I2C总线端口I2C总线端口为三态输出,当使能端有效时,总线输出为低电平;当使能端无效时三态门输出为高阻,但由于I2C总线上有上拉电阻,总线保
13、持在高电平或由总线上从机输出数据决定。总线数据始终能被读入。其结构示意图如图8所示。SdaSda_enSda_iVccSclScl_enScl_iVcc图8 I2C总线端口示意图(2) 位传输控制模块位传输模块以“位”为单位产生各种I2C协议命令(开始、停止和重复开始)以及进行位数据读写。为了读写到稳定的“位”数据,读写1位数据分为4到5个阶段完成。1位数据传输时序要求如图9所示。这样内部读写时钟频率一般采用5倍于SCL时钟总线频率。SCLSDASCLSDASCLSDASCLSDASCLSDA开始重复开始停止写读ABC图9 I2C协议命令和位数据传输的执行时序位传输控制电路根据输入的控制命令,
14、将来自字控制模块的一位待写入的数据送到总线上,或从总线上读入一位数据给字控制模块。当完成1位数据传输时产生读写完成标志,并根据数据传输情况产生忙标志和总线仲裁丢失标志。(3) 字传输控制模块字节传输模块以字节为单位控制I2C总线的数据传输。该模块根据输入控制命令,将存放在发送寄存器中的数据加载到一个移位寄存器,然后逐位发送到位传输模块,再控制位传输模块将数据发送到I2C总线上。或控制位传输模块从总线上逐位接收位数据,暂存到移位寄存器,再转换成字节数据送给数据输出。同时给出相关传输标志。(4) AT24C256读写控制根据输入控制信号和来自位传输模块的反馈标志,将控制信号加到命令寄存器,给字节传
15、输模块提供控制信号;将输入数据或指定单元地址加载到数据传送寄存器;将从字节模块读取的数据回送到数据接收寄存器。 二、FPGA硬件系统电路设计(略)三、I2C总线接口电路VHDL设计1. I2C总线端口(1) 名称:IIC_IO.vhd(2) 功能:I2C总线双向端口电路描述(3) 端口说明方向端口名宽度说明输入Sda_en1数据线三态使能控制端,来自位传输控制模块Scl_en1时钟线三态使能控制端,来自位传输控制模块输出Sda_i1回送的数据线信号,给位传输控制模块Scl_i1回送的时钟线信号,给位传输控制模块双向Sda1I2C的数据线,外接I2C器件Scl1I2C的时钟线,外接I2C器件(4
16、) VHDL描述LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY IIC_IO ISPORT( Scl_en,sda_en:IN STD_LOGIC; Sda,Scl: INOUT STD_LOGIC; Scl_i,sda_i : OUT STD_LOGIC);END IIC_IO;ARCHITECTURE one OF IIC_IO ISBEGIN Sda_i=sda; Scl_i=scl; Scl=0 WHEN scl_en=0 ELSE Z; Sda=0 WHEN sda_en=0 ELSE Z;END one;2. 位传输控制模块(1)
17、名称:bit_txd_rxd.vhd(2)功能:实现位数据或协议命令的传输(3)端口说明方向端口名宽度说明输入Rst1复位信号,低电平复位clk_sys1系统时钟ena1系统使能信号,高电平有效cmd4控制命令,由字节传输模块给出Bit_data_wr1待写入总线的1位数据Scl_i1总线时钟输入Sda_i1总线数据输入输出Scl_oen1总线时钟输出使能Sda_oen1总线数据输出使能Bit_finish 1完成1位读写的标志,1为完成,0为未完成busy1总线忙标志,1为忙,0为闲lose1总线仲裁丢失标志,1为出错,0为正确Bit_data_rd1从总线读出的1位数据(4) VHDL描述
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- I2C 总线接口 电路设计 22
限制150内