基于FPGA的数字滤波器设计开题报告.docx
《基于FPGA的数字滤波器设计开题报告.docx》由会员分享,可在线阅读,更多相关《基于FPGA的数字滤波器设计开题报告.docx(4页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上附件B:基于FPGA的数字滤波器设计毕业设计(论文)开题报告1.课题的目的及意义(含国内外的研究现状分析或设计方案比较、选型分析等)随着信息时代和数字世界的到来,数字信号处理已成为当今一门极其重要的学科。数字信号处理在通信、语音、图像、自动控制、雷达、军事、航空航天、医疗和家用电器等众多领域得到了广泛的应用。在数字信号处理应用中,数字滤波器显得尤为重要。在很多应用场合,数字滤波器逐渐取代了模拟滤波器。数字滤波器是对数字信号实现滤波的离散时间系统,它将输入的数字序列通过特定运算转变为所需的数字序列。根据冲激响应函数的时域特性,可将数字滤波器分为两种,即无限长冲激响应II
2、R滤波器和有限长冲激响应FIR滤波器。数字滤波器一般由数字乘法器、加法器和延时单元组成的一种算法或装置。它可用计算机软件实现,也可用大规模集成数字硬件实现。本文所述是基于FPGA的设计方法。模拟滤波器分为有源和无源的,有源滤波器主要由集成运放、电阻、电容构成。无源的滤波器主要由R,L,C构成1。其物理构成导致存在电压漂移、温度漂移和噪声等问题。模拟滤波器还存在一个严重的问题,当技术指标改变时,其常常要更换电容、电感等元件,相当繁琐。相比于模拟滤波器,数字滤波器有以下优点:数字滤波器对外界环境不太敏感,具有更高的可靠性;可以实现精确的线性相位和多速率处理等模拟滤波器无法实现的功能;提高字长,可以
3、实现任意精度的信号处理;数字滤波器实现更加灵活,并能同时进行信号的存储2。FPGA(FieldProgrammable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点3。FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)和内部连线(I
4、nterconnect)三个部分。 现场可编程门阵列(FPGA)是可编程器件,与传统逻辑电路和门阵列(如PAL,GAL及CPLD器件)相比,FPGA具有不同的结构。FPGA利用小型查找表(161RAM)来实现组合逻辑,每个查找表连接到一个D的输入端,触发器再来驱动其他逻辑电路或驱动I/O,由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本模块,这些模块间利用金属连线互相连接或连接到I/O模块。FPGA的逻辑是通过向内部静态加载编程数据来实现的,存储在存储器单元中的值决定了的逻辑功能以及各模块之间或模块与I/O间的联接方式,并最终决定了FPGA所能实现的功能,FPGA允许无限次的编程。作为
5、嵌入式系统的基础元件之一,FPGA的面貌正日新月异:逻辑单元不断增加、单位成本和功耗不断降低,而根本的设计灵活性和快速转换能力却始终未变。在变与不变的共同推动下,FPGA的价值发生了变化,它已从纯粹的建模工具发展成为适合中小批量生产的应用器件,而其应用也从早期的嵌入式通信系统扩展到了低成本的消费电子4。FPGA之所以越来越多地在嵌入式系统中得到应用,主要得益于它在低成本和低功耗两方面均取得了很好的进步,从而能够满足OEM日益紧迫的上市周期、不断缩减的成本结构和低功耗要求。数字滤波器常用的硬件实现方法有DSP、ASIC、FPGA三种。与FPGA比较,DSP顺序执行使其速度较慢,而ASIC设计成本
6、较高。采用FPGA实现数字滤波器具有实时性强、处理速度快、采样率高以及小批量生产成本低等特点。2.课题任务、重点研究内容、实现途径等2.1课题任务:用matlab分析和仿真IIR和FIR数字滤波器,并用FPGA验证所设计的数字滤波器的性能。要求学生熟悉数字信号处理的有关内容,熟悉Verilog或VHDL语言,了解FPGA的开发过程;熟悉Xilinx FPGA设计的基本流程;熟悉VHDL语言编写驱动程序;实现Xilinx ISE 对数字滤波器仿真2.2重点研究内容:方案:IIR、FIR滤波器的结构电路设计:寄存器、加法器、乘法器。IIR、FIR滤波器整体电路电路仿真:正弦波的设计、正弦波仿真5。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA 数字滤波器 设计 开题 报告
限制150内