任务2-八路智力抢答器数码显示模块的分析与制作(共31页).doc
《任务2-八路智力抢答器数码显示模块的分析与制作(共31页).doc》由会员分享,可在线阅读,更多相关《任务2-八路智力抢答器数码显示模块的分析与制作(共31页).doc(32页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上任务二 八路智力抢答器数码显示模块的分析与制作一、任务资讯学校、工厂和电视台等单位常举办各种智力竞赛,抢答记分器便成为必要设备之一。在各种竞赛中我们经常看到有抢答的环节,举办方多数采用让选手通过举答题板的方法判断选手的答题权,这在某种程度上会由于主持人的主观误断带来比赛的不公平性。为解决这个问题,我就此问题制作一个低成本但又能满足这些活动需要的八路智力抢答器。通过对本产品电路的分析与制作,来达到本课程主要学习内容的目的。八路智力抢答器的基本功能如下:1.抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0S7表示。8个按钮分别安装在每位选手的操作台上;2.设置一个
2、抢答开始控制开关S,该开关由主持人控制;3.设置一个加1分和一个减1分按钮开关,该开关由主持人控制;4.抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,扬声器发出声响提示,并在主控台上用七段数码管上显示选手号码同时在相应选手席上有指示灯指示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。抢答器总体方框图如图2-1所示:图2-1 抢答器总体方框图由图2-1可知,该抢答器安功能不同分为四个模块:数码显示模块、抢答主控模块、声音报警模块和抢答计分模块。本课程将按其不同功能分为四任务分别进行分析与制作,最后装配成为一个完整的抢答器产品。根据逻辑功能的不同特点可将数字
3、电路分为两大类:一类是组合逻辑电路,另一类是时序逻辑电路。组合逻辑电路在逻辑功能上的共同特点是:任意时刻的输出状态仅取决于该时刻的输入状态,与电路原来的状态无关。组合逻辑电路应用十分广泛,如编码器、译码器、全加器、数据选择器等都是常用的组合逻辑电路。为了熟悉几种常用的组合逻辑电路的工作原理和使用方法,通过本任务制作一个八路抢答器数码显示模块,来掌握集成组合逻辑电路的原理、分析、设计和制作方法。(一)任务目标类别目 标知识目标1.能掌握组合逻辑电路的特点及分析方法、分析步骤;2.能分析出给定组合逻辑电路的逻辑功能;3.能按给定要求设计出较简单的组合逻辑电路;4.能理解并掌握集成显示译码电路的功能
4、和工作原理;技能目标1.能查阅数字集成门电路资料的技术资料;2.能按要求识别、测试与选取数字集成门电路;3.能按要求完成数码显示模块的安装、调试与检测任务。职业素养1.能在团队内部和团队之间进行较好的沟通并能力协作完成团队的工作任务;2.养成严谨的学习态度,良好的职业道德;3.养成良好的质量、成本、安全、环保意识。(二)产品电路图根据图2-2给定的八路抢答器数码显示模块电路的结构和参数,制作一个数码管显示器。图2-2 八路智力抢答器数码显示模块电路原理图图2-3 组合逻辑电路框图(三)组合逻辑电路简介1.组合逻辑电路概念在任一时刻,如果逻辑电路的输出状态只取决于输入各状态的组合,而与电路原来的
5、状态无关,则称该电路为组合逻辑电路。图2-3是组合逻辑电路框图,假设它有n个输入端,m个输出端,则可用下列逻辑函数描述。即描述一个组合逻辑电路逻辑功能的方法很多,通常有逻辑函数表达式、真值表、逻辑图、卡诺图、波形图五种。它们各有特点,既相互联系,也可以相互转换。2.组合逻辑电路的特点(1)从功能上看,组合逻辑电路的输出信号只取决于输入信号组合,与电路原来的状态无关,即组合逻辑电路没有记忆功能。(2)从电路结构上看,组合逻辑电路由逻辑门组成,只有输入到输出正向通路,没有输出到输入反馈通路。(3)门电路是组合逻辑电路的基本单元。3.组合逻辑电路的分类(1)按输出端数目可分为单输出电路和多输出电路。
6、(2)按接电路的逻辑功能分为加法器、编码器、译码器、数据分配器、数据选择器等。(3)按集成度分为大规模集成电路、中规模集成电路、小规模集成电路,分别称为LSI、MSI、SSI。(4)按器件的极型可分为TTL型和CMOS型。(四)组合逻辑电路分析组合逻辑电路的分析是指已知逻辑电路图,找出组合逻辑电路的输入与输出关系,确定在什么样的输入取值组合下,对应的逻辑输出值有效,从而阐明组合逻辑电路的功能。1.组合逻辑电路的分析步骤(1)根据给定组合逻辑电路的逻辑图,从输入端开始,逐级推导出输出端的逻辑函数表达式;(2)化简输出函数表达式;(3)由输出函数表达式,列出它的真值表(该步骤依据具体情况而定);(
7、4)从逻辑函数表达式或真值表,概括出给定组合逻辑电路的逻辑功能。对于典型的组合逻辑电路可直接说出其功能,对于非典型的组合逻辑电路,应根据真值表中逻辑变量和逻辑函数的取值规律来说明,即指出输入为哪些状态时,输出为1或0。2.举例分析图2-4 例2-1 的逻辑图【例2-1】分析图2-4所示电路的逻辑功能。解:(1)写出逻辑函数表达式,即(2)化简逻辑函数表达式,即 (3)分析逻辑功能,从逻辑函数表达式中可以看出,该电路具有同或功能。(五)常用集成组合逻辑电路1.编码器所谓编码就是将具有特定含义的信息(如数字、文字、符号等)用二进制代码来表示的过程,实现编码功能的电路称为编码器。编码器的输入是被编信
8、号,输出为二进制代码。按编码方式不同可分为普通编码器和优先编码器两大类。按输出代码的种类不同可分为二进制编码器、二一十进制编码器等。(1)二进制普通编码器。普通编码器对输入要求比较苛刻,任何时刻只允许一个输入信号有效,即输入信号之间是有约束的。用n位二进制代码对2n个信息进行编码的电路称为二进制编码器,如图2-5所示。图2-6所示的电路为由与非门及非门组成的3位二进制普通编码的逻辑图,它有7个编码输入端I1I7,有3个二进制代码输出端Y0Y2。图2-5 二进制编码器示意图 图2-6 3位二进制普通编码器由图2-6可写出编码器各输出端的逻辑函数表达式,即由上述逻辑函数表达式可列出该编码器的功能表
9、,见表2-1。表2-1 3位二进制普通编码器功能表输 入输 出I1I2I3I4I5I6I7Y2Y1Y000000011110000010110000010010100010001000010000011010000001010000000010000000000根据3位二进制普通编码器的功能表对其逻辑功能说明如下。I1I7为7个输入端,输入高电平有效。高电平有效即输入信号为高电平时表示有编码请求;输入信号为低电平时,表示无编码请求。当I1I7全为低电平,即I1I7无编码请求时,输出Y2Y0全为低电平,此时相当于对I0进行编码。所以该编码器能为8个输入信号编码。Y2Y0为3个二进制代码输出端,输
10、出高电平有效。3个二进制代码从高位到低位的顺序为Y2、Y1、Y0,输出为二进制码原码。任何时刻只允许对1个输入信号编码。此编码器任何时刻都不允许有两个或两个以上输入信号同时请求编码,否则输出将发生混乱,因此这种编码器的输入信号是相互排斥的。(2)优先编码器。优先编码器克服了普通编码器输入信号相互排斥的问题,它允许同时输入两个或两个以上编码信号。由于在设计优先编码器时已经预先对所有编码信号按优先顺序进行了排队,设置了优先级别,所以当输入端有多个编码请求时,编码器只对其中优先级别最高的输入信号进行编码,而不考虑其他优先级别比较低的输入信号。常用的优先编码集成器件有74LSl47、74LSl48等。
11、图2-7给出了3位二进制优先编码器74LSl48的逻辑符号图、引脚排列图。由于它有8个编码信号输入端,3个二进制代码输出端,为此又把它叫做8线3线优先编码器。74LS148的功能见表2-2。a)逻辑符号 b)引脚图图2-7 优先编码器74LS148表中H表示高电平,L表示低电平,表示任意电平。根据74LSl48的功能表对其逻辑功能说明如下。为8个编码输入端,低电平有效。优先级别最高,优先级别依次降低,优先级别最低。例如,在编码器工作时,若即有编码请求,无编码请求,编码器只对的输入信号进行编码,对应的输出代码为。为3个二进制代码输出端,低电平有效。3位二进制代码从高位到低位的排列为,且输出代码为
12、二进制码的反码。表2-2 74LS148的功能表输 入输 出HHHHHHLHHHHHHHHHHHHLLLLLLLHLLHLLHLHLLHHLHLLHLLHHHLHHLHLLHHHHHLLLHLLHHHHHHLHLHLLHHHHHHHHLLHLLHHHHHHHHHHLH为选通输入端,低电平有效。当时,禁止编码器工作。此时,不管编码输入端有无编码请求,输出,此时,。当时,允许编码器工作。当所有的编码输入端无编码请求时,输出,此时,。当编码输入端有编码请求时,编码器按优先级别为优先权高的输入信号编码,输出为与被输入信号相对应的二进制代码,此时,。为选通输出端,为扩展输出端,用于扩展编码功能。74LS
13、l48的功能表中出现的三种情况,可以用和的不同状态加以区分。2.译码器译码是编码的逆过程,即把编码的特定含义“翻译”过来。译码器是将代表特定信息的二进制代码翻译成对应的输出信号,以表示其原来含义的电路。译码器按其功能特点可以分为二进制译码器、二十进制译码器和显示译码器等。在这里主要讲解数字显示译码器。在各种数字系统中,常常需要将数字量以十进制数码直观地显示出来,供人们直接读取结果或监视数字系统的工作状况。因此,数字显示系统电路是许多数字设备中不可缺少的部分。数字显示电路通常由显示译码器和数字显示器两部分组成,下面分别对数码显示器和显示译码器的电路结构和工作原理进行简单介绍。(1)七段字符显示器
14、。七段字符显示器是由发光二极管构成的,亦称半导体数码管。将条状发光二极管按照共阴极(负极)或共阳极(正极)的方法连接,组成“8”字,再把发光二极管的另一电极作为笔段电极,就构成了LED数码管。若按规定使某些笔段上的发光二极管发光,字符显示器就能显示从09之间的数字。半导体数码管结构如图2-8所示,图2-8(a)是共阳极七段数码管的原理图,图2-8(b)是共阴极七段发光数码管的原理图。LED数码管能在低电压、小电流条件下驱动发光,能与CMOS电路、TTL电路兼容;发光响应时间极短(0.1s)、高频特性好;单色性好,亮度高、体积小,重量轻;抗冲击性能好、寿命长,使用寿命在10万小时以上,甚至可达1
15、00万小时;成本低。因此它被广泛用做数字仪器仪表、数控装置、计算机的数字显示器件。共阳级七段数码管结构 共阴级七段数码管结构(a)共阳级七段数码管结构 (b) 共阴级七段数码管结构图2-8 半导体数码管显示原理公共端公共端公共端公共端 (2)集成七段显示译码器。CC4511为CMOS集成七段显示译码器,具有锁存译码驱动功能。其引脚名称如图2-9所示,为灯测试端,为灯熄灭端,为锁存使能端。七段显示译码器CC4511的真值表见表2-3。当(低电平有效)时,所有字段发光,实现灯测试功能;当, (低电平有效)时,所有字段熄灭,实现消隐功能;当和均为高电平时,CC4511实现BCD译码显示功能,此时,锁
16、存使能端LE信号决定译码显示内容;当LE=0时,显示该时刻输入的BCD码相对应的字符,但只能显示字符“0”“9”;当LE=l时,显示LE上跳时锁存入CC4511内部锁存器的BCD码字符。图2-9 CC4511逻辑符号及引脚图表2-3 CC4511的真值表输 入输 出显示LEDCBAabcdefg01100001111110001100010110000101100101101101201100111111001301101000110011401101011011011501101100011111601101111110000701110001111111801110011110011901
17、1111118010000000空白111其它输出见利用CC4511的锁存功能,多个七段译码器可以实现数据线共享,能直接驱动数码管发光。集成显示译码器还有很多型号,常用的集成显示译码器见表2-4。表2-4 常用的集成显示译码器型 号功 能 说 明备 注74LS46BCD-七段译码/驱动器输出低电平有效74LS47BCD-七段译码/驱动器输出低电平有效74LS48BCD-七段译码器/内部上拉输出驱动输出高电平有效74LS247BCD-七段15V输出译码/驱动器输出低电平有效74LS248BCD-七段译码/升压输出驱动器输出高电平有效74LS249BCD-七段译码/开路输出驱动器输出高电平有效CC
18、4511BCD锁存,七段译码,驱动器输出高电平有效CC4513BCD锁存,七段译码,驱动器(消隐)输出高电平有效二、任务决策(一)电路工作原理1.工作任务电路整体结构图数码显示器制作电路原理图如图2-10所示。图2-10 数码显示器制作电路原理图2.电路分析该部分由编码电路、反相电路和译码显示电路三部分组成。(1)编码电路编码电路由优先编码器74LSl48、电路逻辑电平开关S0S7、限流电阻组成。优先编码器74LSl48中,74表示国际通用74系列,L表示低功耗,S表示肖特基型管(高速型),148表示产品序号。在优先编码器74LSl48中,的优先级别最高,的最低。(2)反相电路IC2是集成反相
19、器,可以是74LS04等芯片,其作用是将优先编码器74LSl48输出的二进制反码转换成二进制码。(3)译码显示电路译码显示电路由驱动器CC4511、限流电阻以及LED数码管CL5161AS组成。例如,有效(为低电平)时,74LSl48的输出为5的二进制反码,即,则经反相器后输出为101,再经CC4511译码和驱动后,LED数码管显示数字“5”。(二)电路主要技术参数与要求1.特性指标输入电压:+5V;输入电流:30mA。2.质量指标数码管LED应能按照设定的编码显示,无跳变、无叠字、无缺笔画等现象,显示亮度应均匀。逻辑电平开关应操作灵活,接触可靠。芯片74LSl48、反相器、译码器CC4511
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 任务 八路 智力 抢答 数码 显示 模块 分析 制作 31
限制150内