GHz频段的射频信发生器设计方案 .docx
《GHz频段的射频信发生器设计方案 .docx》由会员分享,可在线阅读,更多相关《GHz频段的射频信发生器设计方案 .docx(6页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品名师归纳总结2.4GHz频段的射频信号发生器设计 07-100作者:重庆电子工程职业学院张慧敏 毛卫平 何川前言在现代无线通信系统中,对大容量、高速数据的无线传输提出越来越高的要求,许多厂商也推出基于 802.11 系列协议的射频 IC,并且无线路由器、蓝牙等技术的广泛应用,对 2.4GHz 频段的使用需求日益增多,但是除部分高端信号发生器 具有 2.4GHz 频段的信号产生,大多数一般信号发生器 均未涉及 2.4GHz 频段,开发涉及一种基于2.4GHz 频段的 射频信号发生器 以中意科研及教案仪器使用的需要。本文正是基于这一点,设计成本低、性能牢靠的2.4GHz 频段的 射频信号发生器
2、 。系统方案系统方案以仪器面板上的人机把握设定所要操作的工作频率和基带调制方式,经由 FPGA 进行直接把握生成 4 种基本调制模式,即 QPSK 、16/64-QAM、GMSK 、FSK ,并将基带 I/Q两路信号经由串并转换后送入AD9856将信号调制至 70MHz的中频信号,然后通过上混频器MAX2671混频至 2450MHz的射频信号 ,然后将混频后的信号送入射频滤波器,再由可控增益放大器将信号输出。2.4GHz 频段的 射频信号发生器 框图如图 1 所示。电路设计信号调制电路信号调制电路第一是 FPGA 电路设计接受 ALTERA 公司的 EP1C20芯片,用VHDL 编程实现由人机
3、界面输出把握信息,然后将把握信息对应所要产生的信号,将信号输出到 AD9856。 AD9856是 ADI公司的一款单片混合信号的12 位积分数字上行转换器,采样速率为200MSPS ,产生 80MHz的数字输出和 80dB窄带的无杂散信号动态范畴。 AD9856具有 200MHz的内部时钟,集成带锁定指示器的4 20 倍可编程时钟倍频器,供应高精度的系统时钟,单端或者差分输入参考时钟,而且可以输出数据时钟。内部 32 位正交 DDS ,可实现 FSK 调制功能。 12 位 DDS 和 DAC 和数据路径结构,可接受复合I/Q输入数据。 32 位频率把握字,接受与SPI 兼容的接口,用 FPGA
4、 把握牢靠便利,串行时钟为10MHz 。具有反转 SINC 功能,在 DAC 变换之前复原出想得到的信号包络。利用AD9856产生调制信号的电路框图见图2 所示。可编辑资料 - - - 欢迎下载精品名师归纳总结图 1 系统框图图 2 AD9856产生调制信号的电路从图 2 可以看到,在FPGA 内进行编码调制,产生的I/Q两路信号经由串并转换后送入 AD9856中,在 AD9856内部有一个 DDS 内核 , 通过 FPGA 把握产生正交本振信号送入正交调制器,每路通过2 级分别与 I/Q信号相乘之后相加,产生正交调制信 号,而具体的调制模式可以通过FPGA 的基带信号编码映射设计,最终通过1
5、2 位DAC 变为正交调制的模拟差分信号输出,接着用耦合射频变压器将输出的差分信号转换为单端信号,经由 70MHz的 SAW 滤波器滤波,最终选用中频放大器进行信号放大,就可送入混频器进行混频了。混频器电路混频电路对 2.4GHz频段的实现极为重要,主要完成将70M 中频信号调制到2.4GHz射频,要求混频电路的频带抑制型,这里选用MAXIM公司的专用 2.4GHz频段的 MAX2671混频芯片。 MAX2671答应中频输入频率在 40MHz到 500MHz之间,射频输出频率在 2.4GHz到 2.5GHz之间。接受单端信号,内部集成了一个单通道的乘法器,在2450MHz的射频信号 混频输出时
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- GHz频段的射频信发生器设计方案 GHz 频段 射频 发生器 设计方案
限制150内