MAXPLASSII使用技巧FPGACPLD位频率计研发设计方案 .docx
《MAXPLASSII使用技巧FPGACPLD位频率计研发设计方案 .docx》由会员分享,可在线阅读,更多相关《MAXPLASSII使用技巧FPGACPLD位频率计研发设计方案 .docx(21页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精品名师归纳总结试验五 用原理图法设计四位十进制频率计可编辑资料 - - - 欢迎下载精品名师归纳总结原理图 总览(顶层电路)待测频率输入口可编辑资料 - - - 欢迎下载精品名师归纳总结把握模块计 数 模 块计 数 模 块外部时钟输入可编辑资料 - - - 欢迎下载精品名师归纳总结数码管译码数码管输出数码管译码可编辑资料 - - - 欢迎下载精品名师归纳总结数据锁存数据锁存可编辑资料 - - - 欢迎下载精品名师归纳总结数码管译码模块预览(底层电路)数码管译码可编辑资料 - - - 欢迎下载精品名师归纳总结把握模块内部16 进制计数器4-16 译码器 低有效可编辑资料 - - - 欢迎下载精
2、品名师归纳总结计数模块内部留意此点接 VCCNOW ! Begin our design .思路:底层电路设计建立模块顶层电路设计 .1. 建立新文件夹 本试验命名为 f_test留意:路径名及文件名不能含有中文2. 打开软件 新建 原理图文档2.1 建立第一个模块电路(把握模块电路)本讲稿为把握模块电路起名为tf_ctro(原理图可见附件)可编辑资料 - - - 欢迎下载精品名师归纳总结建好后 画电路图画好后 与工程建立连接 如下图:可编辑资料 - - - 欢迎下载精品名师归纳总结再编译编译成功后 将模块封装 如下图:可编辑资料 - - - 欢迎下载精品名师归纳总结到此 完成了第一个模块的制
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- MAXPLASSII使用技巧FPGACPLD位频率计研发设计方案 MAXPLASSII 使用 技巧 FPGACPLD 频率计 研发 设计方案
限制150内