多功能数字钟的设计(共12页).docx
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《多功能数字钟的设计(共12页).docx》由会员分享,可在线阅读,更多相关《多功能数字钟的设计(共12页).docx(12页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上1 引言 数字钟是用数字集成电路或专用芯片做成的计时器,一般采用液晶显示器或发光二极管直接显示“时”、“分”、“秒”,具有直观性。另外,它还具有校时,整点报时,按作息时间报时等功能,所以得到了广泛的应用。在控制系统中,也常用作定时控制的时钟源。2 多功能数字钟的设计2.1设计目的 设计制作一台数码管显示的数字钟2.2设计要求1时钟功能。具有直接显示“时”、“分”、“秒”的功能。2具有能自动校准时、分的功能。3能自动整点报时。2.3电路总体框图设计译码驱动译码驱动译码驱动译码驱动译码驱动译码驱动时十位分十位分个位秒十位秒个位时个位时24进制计数器分60进制计数器秒60进
2、制计数器秒脉冲分脉冲时脉冲校时电路 图1 数字钟的结构框图如图1,是数字时钟电路的基本结构框图,数字钟一般由振荡器、分频器、计数器、译码器、显示器校时电路、报时电路等组成。它的计时周期为24小时,显示满刻度为23时59分59秒。其工作原理简述如下:秒脉冲发生器产生频率稳定度很高的秒脉冲,秒脉冲被送到一个六十进制秒计数器计数,将计数结果送至秒个位和十位译码器译码,译码结果分别由两只七段半导体数码管以十进制数的形式显示出来。当秒六十进制数累计到第59秒时,若再来一个秒脉冲,秒计数器的进位输出就产生进位脉冲(分计数脉冲),同时,秒计数器的十位和个位都复位到零。分计数脉冲又被送到分六十进制计数器计数,
3、经译码电路译码后数码管显示相应的分数。当计满59分59秒时,若再来一个秒脉冲,则分计数器便向时计数器送出十计数脉冲,同时,分、秒计数器复位到零。时计数器是一个24进制的计数器,所以,当计数器显示23时59分59秒时,若再来一个秒脉冲,则时、分、秒计数器都应回到零,表示已达到午夜零点。当计数的起始时间与标准时间不一致时,校时电路就起到作用。2.4振荡器及分频器振荡器是计时器的核心,振荡器的稳定度和频率的精度决定了计时器的精确度,所以通常用石英晶体来构成振荡器。一般来说,振荡器的频率越高,计时的精度也就越高。但耗电量将增大。在精度要求不高时,可采用555定时器与定时图2 石英晶体振荡器原件RC组成
4、多谐振荡器。此处采用石英晶体振荡器。晶体振荡器电路为数字时钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。而该信号还不能作为数字钟的输入信号,必须将它变为周期为1s的脉冲信号。分频器电路就是将32768Hz的高频方波信号经32768次分频后得到1Hz的方波信号供秒计数器计数。如图三所示,分频器实际上也是计数器。图3:分频器图2中1门、2门是反相器,1门用于振荡,2门用于缓冲整形,Rf 为反馈电阻,反馈电阻的作用是为反相器提供偏置,时期工作在放大状态。反馈电阻Rf的值选取太大,会使放大器偏置不稳甚至不能正常工作;Rf值太小又会使反馈网络负担加重。图二中,C1是频率
5、微调电容,一般取535pF。C2是温度特性校正电容,一般取2040pF。电容C1、C2与晶体共同构成形网络,以控制振荡频率,并使输入输出移相180。石英晶体振荡器的振荡频率稳定,输出波形近似于正弦波,可用反相器整形而得到矩形脉冲输出。2.5数字钟的计数器将计数器做适当的连接,就能实现秒、分、时计时功能。 74LS161是四位二进制加法计数器中规模集成电路。当计数脉冲输入端CP(引脚2)上加入计数脉冲时,计数器输出端QDQCQBQA上的电平变化情况如表一所示。从表一中可以看出,此时的各输出端以二进制的方式进位。由于它由四位组成,因而可以有24种状态。所以当输入第16个脉冲时,计数器的输出状态恰好
6、循环一次(从0000回到0000)。可见,四位二进制加法计数器同时又是十六进制计数器,它可以累计15个数(或15个脉冲)。图4 四位二进制加法计数器表一:四位二进制计数器状态表输入计数脉冲顺序计数器输出状态对应十进制数输入计数脉冲顺序计数器输出状态对应十进制数QDQCQBQAQDQCQBQA000000810008100011910019200102101010103001131110111140100412110012501015131101136011061411101470111715111115如果要将计数结果清除,只要在清零端(RD)加入一个负向清零脉冲即可(或将RD端瞬时接地,以模
7、拟负向清零脉冲)。表二是74LS161的功能表。表二:四位二进制加法计数器74LS161功能表CLKRDLDEPET工作状态0置零10预置数1101保持110保持(但C=0)1111计数计数器是数字钟的主要组成部分,本实验中用二只六十进制计数器分别作为图5 74LSL61接成十进制分秒计数,用一只二十四进制计数器作为小时计数。全部计数器都由中规模集成 的四位二进制加法计数器74LS161构成。十进制加法计数器由十六进制74LS161连接而成,如图五所示。图6 秒(分)计数器(六十进制)秒计数器秒计数器可由一个十进制计数器和一个六进制计数器组合成六十进制的计数器。如图6所示。由于从个位向十位进位
8、时,进位信号是在个位计数器从1001状态变到0000状态时发出的,本电路采用异步置零法,个位将1010信号经与非门反馈到异步置零端RD,即将Q3、Q1经与非门接到RD上,EP、ET、LD均接于高电位,保证计数器处于计数状态。D0、D1、D2、D3均接于低电位,使计数器从0000开始计数。16脚接电源,8脚接地。十位接成六进制,由于也是采用异步置零法,对应状态为0110,所以只要将Q2、Q1端经与非门接到置零端RD。另将个位的进位输出端CO接到ET、EP端,LD端接高电位,这样,当个位计数达到1010,个位在清零的同时向十位进位,CO端输出高电平,十位计数器开始工作计数,计入1。当两计数器的整体
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 多功能 数字 设计 12
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内