数电试题库试卷(共23页).doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《数电试题库试卷(共23页).doc》由会员分享,可在线阅读,更多相关《数电试题库试卷(共23页).doc(23页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上1将二进制数化为等值的十进制和十六进制:()2=( 101)10 =(65)162写出下列二进制数的原码和补码:(-1011)2=( 11011)原=( 10101)补3输出低电平有效的3线 8线译码器的输入为110时,其8个输出端的电平依次为 。 4写出J、K触发器的特性方程: ;5. TTL集电极开路门必须外接_上拉电阻_才能正常工作。1余3码对应的8421码为(A )。A B. C. D.2.使逻辑函数为0的逻辑变量组合为( D ) A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=1103标准或-与式是由( C )构成的逻辑表达式
2、。 A与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R、触发器,则其输入端R、S应满足的约束条件为(B)。. R+S= . RS=. R+S=.RS=5一个8选一数据选择器的地址输入端有(C )个。A.1 B.2 C.3 D.86RAM的地址线为16条,字长为32,则此RAM的容量为( D )。 A1632 位 B. 16K32位 C. 32K32位 D.64K32位7要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。AJK=00 B. JK=01 C. JK=10 D. JK=11 8. 用个触发器可以记忆(D )种不同状态 A8B16
3、C128D2569. 多谐振荡器可以产生下列哪种波形( B )A.正弦波 B.矩形脉冲 C.三角波D.锯齿波10输出在每个时钟周期翻转一次的触发器是( A )。A. T 触发器 B. T触发器 C. D触发器 D. JK触发器11.对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?( C )A. 接地 B. 悬空 C. 通过电阻接电源 D. 以上都可12. 当TTL与非门的输入端悬空时相当于输入为( B )A.逻辑0 B.逻辑1 C.不确定 D.0.5V13. 在下列电路中,只有( C )属于组合逻辑电路.A. 触发器 B. 计数器 C.数据选择器 D.寄存器.14. 数码管的每个
4、显示线段是由( B )构成的.A.灯丝 B.发光二极管 C.发光三极管 D.熔丝.15逻辑函数F=AB和G=AB满足关系( A )。A. F=G B. F=G+1 C. F=G D. F=G 16下列四种类型的逻辑门中,可以用( D )实现三种基本运算。A. 与门 B. 或门C. 非门 D. 与非门17 逻辑函数F(A,B,C)=m(1,2,3,6);G(A,B,C)= m(0,2,3,4,5,7)则F和G相“与”的结果是( A )。Am2+m3 B 1 C A+B D A+B18. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移4位,完成该操作需要( B )时间。A.
5、10s B.40s C.100sD.400ms19 将D触发器改造成T触发器,图1所示电路中的虚线框内应是(D )。 A. 或非门 B. 与非门 C. 异或门 D. 同或门208位DAC转换器,设转换系数k=0.05, 数字转换后的电压值为(B)V。.0.05 B.3.25 C.6.45 D. 0.41. (93.75)10=( 5D.C )162. 写出函数F=A+(BC+(CD) ) 的反函数 F=AC+(AD) 。4. 对共阳接法的发光二极管数码显示器,应采用_低_电平驱动的七段显示译码器。5输出低电平有效的二 十进制译码器的输入为0110时,其输出端的电平为 。7. 一个时序电路,在时
6、钟作用下,状态变化是000-010-011-001-101-110-010-011-001-101-110-010-011.,作为计数器,为_5_进制计数器,还有_2_个偏离状态。8. A/D转换过程是通过取样、保持、_量化_、编码四个步骤完成的。9. 在2564位RAM中,每个地址有_4_个存储单元。1只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为( C )。A.与 B.与非 C.或 D.或非2与函数相等的表达式为( C )。A B C D3扇出系数是指逻辑门电路( C )。A. 输入电压与输入电压之间的关系数B. 输出电压与输入电流之间的关系数C. 输出端带同类门
7、的个数D. 输入端数4 TTL与非门多余端的处理,不能将它们( D )。A.与有用输入端连在一起 B.悬空 C.接正电源 D.接地5一个8选一数据选择器的地址输入端有( C )个。A.1 B.2 C.3 D.86为实现将JK触发器转换为D触发器,应使( A )。A. J=D,K=D B. K=D,J=D C. J=K=D D. J=K=D7同步时序电路和异步时序电路的差异在于后者( B )A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关8四级移位寄存器,现态为0111,经右移一位后其次态为(A )。A.0011或者1011 B.1111或者1110 C.1011
8、或者1110 D.0011或者11119为把50HZ正弦波变换成周期性矩形波,应选用( A )。A. 施密特触发器 B.单稳态触发器 C. 多谐振荡器 D.译码器10要构成容量为1K8的RAM,需要( A )片容量为2564的RAM。A.8 B.4 C.64D.321如果采用二进制代码为200份文件顺序编码,最少需用 8 位。2和二进制数(1010.01)2等值的十进制数为 10.25 。3二进制数(+)2的原码为 、反码为 补码为 。4逻辑函数式A0的值为 A 。5逻辑函数式Y = A BC + AC + BC的最小项之和的形式为 ABC+ABC+ABC+ABC+ABC 。 6. 组合逻辑电
9、路的特点是 任何时刻的输出只由当时的输入决定,与电路的其它状态无关 。7若存储器的容量为512K8位,则地址代码应取 19 位。8D/A转换器的主要技术指标是转换精度和 转换速度 。1逻辑代数中的三种基本运算指( C )。 (a)加、减运算 (b)乘、除运算 (c)与、或、非运算 (d)优先级运算2若两个逻辑式相等,则它们的对偶式( D )。 (a)不一定相等 (b)可能为0 (c) 可能为1 (d) 一定相等3.正逻辑的高电平表示为( B )。 (a) 0 (b)1 (c)原变量 (d)反变量4三态门电路的输出可以为高电平、低电平及(C )。 (a)0 (b)1 (c)高阻态 (d)导通状态
10、5随着计数脉冲的不断输入而作递增计数的计数器称为( A )。 (a)加法计数器 (b)减法计数器 (c)可逆计数器 (d)加/减计数器一、 填空题(每空1分,共20分):1寻址容量为2K8的RAM需要 11 根地址线。2 (-42)10的反码为 ;(+42)10的补码为 。(用8位二进制表示)3图(1)为8线-3线优先编码器,优先权最高的是 ,当同时输入、时,输出= 100 。 4一个8位D/A转换器的最小输出电压增量为0.02V,当输入代码为时,输出电压为 2.7V 。5Y=:在 B=C=1 条件下,可能存在 0 型冒险。6(84)10=( )2=( 54 )16=( )8421BCD码7A
11、1 = A ;A0 = A 。8对n个变量来说,最小项共有 2N 个;所有的最小项之和恒为 1 。9用TTL门电路驱动CMOS门电路必须考虑 电压是否匹配 问题。10已知施密特触发器的电压传输特性曲线如图(2)所示: 图(1) 图(2)则该施密特触发器的UT+= 7V 、UT-= 3V 、UT= 4V ;是 同相 (同相还是反相)施密特触发器。二、判断题(对的打,错的打;每小题1分,共10分):( 0 )1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。( 1 )2、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。( 0 )3、把一个5进制计数器与一个10进制计数器级联可得
12、到15进制计数器。( 1 )4、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。( 0 )5、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一次转换操作需要8us。( 1 )6、施密特触发器的回差越大,电路的抗干扰能力超强,但电路的触发灵敏度将越低。( 0 )7、数值比较器、寄存器都是组合逻辑电路。( 0 )8、若TTL门电路和CMOS门电路的电源电压都为5V,则它们的输出电压幅度也相等。( 1 )9、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。( 0 )10、单稳态触发器的分辨时间Td,由外加触发脉冲决定。1若将一个 JK触发器变成一位二进制计数
13、器,则( 4 )。(1)J=K=0 (2)J=0、K=1 (3)J=1、K=0 (4)J=K=12有一组合逻辑电路,包含7个输入变量,7个输出函数,用一个PROM实现时应采用的规格是( 3 )。(1)648 (2) 2564 (3) 2568 (4) 102483在异步六进制加法计数器中,若输入CP脉冲的频率为36kHz,则进位输出CO的频率为( 3 )。(1)18kHz (2)9kHz (3)6kHz (4)4kHz 4要构成容量为1K8的RAM,需要( 2 )片容量为2564的RAM。(1)4 (2)8 (3)16 (4)325若某模拟输入信号含有200Hz、600Hz、1KHz、3KHz
14、等频率的信号,则该ADC电路的采样频率应大于等于( 4 )。(1)400Hz (2)1.2KHz (3)2KHz (4)6KHz 6N个触发器可以构成能寄存( 2 )位二进制数码的寄存器。(1) N-1 (2) N (3) N+1 (4) 2N7时钟为1MHz的移位寄存器,串行输入数据经8us后到达串行输出端,则该寄存器的位数为( 2 )。(1)3 (2)4 (3)5 (4)68若接通电源后能自动产生周期性的矩形脉冲信号,则可选择( 3 )。(1)施密特触发器 2)单稳态触发器 (3)多谐振荡器 (4)T触发器9一个四位二进制加法计数器的起始值为0110,经过30个时钟脉冲作用之后的值为( 1
15、 )。(1)0100 (2)0101 (3)0110 (4)0111 10正逻辑的“0”表示(4 )。(1) 0 V (2)+5 V (3)高电平 (4)低电平二、 填空题(每空1分,共20分):1石英晶体多谐振荡器的振荡频率为: 石英晶体的固有谐振频率 2(46)10=( )2=( 2E )16=( )8421BCD码3图(1)为8线-3线优先编码器,优先权最高的是 I7 ,当同时输入、时,输出= 010 。4用CMOS门电路驱动TTL门电路必须考虑 电流是否匹配 问题。5一个双输入端的TTL与非门和一个双输入端的CMOS与非门,它们的输入端均是一端接高电平,另一端通过一个10kW的电阻接地
16、,则TTL与非门输出为 低电平 ,CMOS与非门输出为 高电平 。6(+35)10的反码为 ;(-35)10的补码为 。(用8位二进制表示)7Y=:在 B=C=0 条件下,可能存在 1 型冒险。10已知施密特触发器的电压传输特性曲线如图(2)所示: 图(1) 图(2)则该施密特触发器的UT+= 6V 、UT-= 2V 、UT= 4V ;是 反相 (同相还是反相)施密特触发器。三、 判断题(对的打,错的打;每小题1分,共10分):( 1 )1、普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( 0 )2、单稳态触发器的输出脉宽是指暂稳态的持续时间,它由外加触发脉冲决定。( 0 )3
17、、门电路的噪声容限越小,抗干扰能力越强。( 0 )4、共阴接法发光二极管数码显示器需选用有效输出为低电平的七段显示译码器来驱动。( 1 )5、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。( 0 )6、寻址容量为8K4的RAM需要10根地址线。( 1 )7、格雷码具有任何相邻码只有一位码元不同的特性。( 1 )8、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。( 1 )9、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一次转换操作需要10us。( 0 )10、存放CMOS电路的容器可以是任意材料制成的。1组合逻辑电路输入端信号同时向相反方向变化时,其
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 试题库 试卷 23
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内