实验四、-移位寄存器和计数器的设计--电子版实验报告(共3页).doc
《实验四、-移位寄存器和计数器的设计--电子版实验报告(共3页).doc》由会员分享,可在线阅读,更多相关《实验四、-移位寄存器和计数器的设计--电子版实验报告(共3页).doc(3页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上实验四:移位寄存器和计数器的设计实 验 室: 实验台号: 日 期: 专业班级: 姓 名: 学 号: 一、 实验目的1. 了解移位寄存器的工作过程。2. 掌握任意进制计数器的设计方法。二、 实验内容(一)用D触发器设计左移移位寄存器(二)利用74LS161和74LS00设计实现任意进制的计数器设计要求: 以实验台号的个位数作为所设计的任意进制计数器(0、1、2任选)。三、 实验原理图1. 由D触发器设计4位左移移位寄存器。(输入二进制:) 2. 测试74LS161的功能输入端输出Qn时钟清零置数PTX0XXX清零10XX置数1111计数X110X不计数X11X0不计数3
2、.熟悉用74LS161设计十进制计数器的方法。 利用置位端实现十进制计数器。 利用复位端实现十进制计数器。四、 实验结果及数据处理1. 左移寄存器实验数据记录表 要求:输入二进制:移位脉冲的次数移位寄存器状态Q4 Q3Q2Q10000010001200113011141111511106110071000800002. 画出你所设计的任意进制计数器的线路图(计数器从零开始计数),并简述设计思路。 答:在Q0和Q2之间接入一个与非门,使Q3Q2Q1Q0=0101时,计数器复位到0000。1五、思考题1. 74LS161是同步还是异步,加法还是减法计数器?答:同步加法计数器。2. 设计十进制计数器时将如何去掉后6个计数状态的?答:在电路中加入一个与非门,当计数到第一个无效状态时,用这个与非门来检测这一状态,令其输出作为复位信号RD,强制所有的触发器置0。即当Q3Q2Q1Q0=1010时,这个与非门的输入Q3Q1全为1,则输入为0。用此低电平作为RD,使计数器复位到0000。3. 谈谈电子实验的心得体会,希望同学们提出宝贵意见。专心-专注-专业
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 移位寄存器 计数器 设计 电子版 报告
限制150内