实验8--移位寄存器实验报告(共3页).doc
《实验8--移位寄存器实验报告(共3页).doc》由会员分享,可在线阅读,更多相关《实验8--移位寄存器实验报告(共3页).doc(3页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上移位寄存器实验报告(一) 实验原理 移位寄存器是用来寄存二进制数字信息并且能进行信息移位的时序逻辑电路。根据移位寄存器存取信息的方式可分为串入串出、串入并出、并入串出、并入并出4种形式。74194是一种典型的中规模集成移位寄存器,由4个RS触发器和一些门电路构成的4位双向移位寄存器。该移位寄存器有左移,右移、并行输入数据,保持及异步清零等5种功能。有如下功能表CLRNCLKS1 S0 1 10 11 00 0工作状态0清零10保持1并行置数,Q为ABCD1串行右移,移入数据位为SRS11串行左移,移入数据位为SLS11保持74194移位寄存器串行输入(二) 实验框图并
2、行输入ABCD清零输入并行输出QA、QB、QC、QD模式控制输入时钟脉冲输入(三) 实验内容1. 按如下电路图连接电路十个输入端,四个输出端,主体为74194.2. 波形图 参数设置:End time:2us Grid size:100ns波形说明:clk:时钟信号; clrn:置0s1s0:模式控制端 sl_r:串行输入端abcd:并行输入 qabcd:并行输出结论:clrn优先级最高,且低有效高无效;s1s0模式控制,01右移,10左移,00保持,11置数重载;sl_r控制左移之后空位补0或补1。3. 数码管显示移位(1)电路图(2)下载验证管脚分配:a,b,c,d:86,87,88,89 bsg3.0:99,100,101,102clk:122 clk0:125 clrn:95q6.0:51,49,48,47,46,44,43 s0,s1:73,72sl_r:82,83结论:下载结果与仿真结果一致,下载正确。专心-专注-专业
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 移位寄存器 报告
限制150内