数字电子钟逻辑测试(共15页).doc
《数字电子钟逻辑测试(共15页).doc》由会员分享,可在线阅读,更多相关《数字电子钟逻辑测试(共15页).doc(15页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上课程设计名称: 电子技术课程设计 题 目: 数字电子钟逻辑电路设计 学 期:2013-2014学年第2学期专 业: 班 级: 姓 名: 学 号: 指导教师: 专心-专注-专业辽宁工程技术大学课 程 设 计 成 绩 评 定 表评定标准评定指标标准评定合格不合格单元电路及整体设计方案合理性正确性创新性仿真或实践是否进行仿真或实践技术指标或性能符合设计要求有完成结果设计报告格式正确内容充实语言流畅标准说明:以上三大项指标中,每大项中有两小 项或三小项合格,视为总成绩合格。总成绩日期年 月 日课程设计任务书一、 设计题目数字电子钟逻辑电路设计二、设计任务用中、小规模集成电路设
2、计一台能显示日、时、分、秒的数字电子钟,要求如下:1. 由晶振电路产生1Hz标准秒信号。2. 秒、分为0059六十进制计数器。3. 时为0023二十四进制计数器。4. 周显示从1日为七进制计数器。5. 可手动校时:能分别进行秒、分、时、日的校时。6. 有整点报时功能。三、设计计划电子技术课程设计共1周。第1天:查找相关资料;第2天:确定总体方案;第3天:器件选择;第4天:设计硬件电路;第5天:整理报告。四、设计要求1确定原理方框图。2画出整个系统电路原理图。3对所设计的电路进行分析。4心得体会。 指 导 教师:曹媛 时 间:2014年 6月 24日 摘要 数字钟计时的标准信号应该是频率相当稳定
3、的1HZ秒脉冲,所以要设置标准时间源。数字钟计时周期是24小时,因此必须设置24小时计数器,应由模为60的秒计数器和分计数器及模为24的时计数器组成,秒、分、时由七段数码管显示。为使数字钟走时与标准时间一致,校时电路是必不可少的。设计中采用开关控制校时直接用秒脉冲先后对“时”,“分”计数器进行校时操作。能进行整点报时,在从59分50秒开始,每隔2秒钟发出一次“嘟”的信号,连续五次,此信号结束即达到正点。数字电子钟在我们日常生活中是必不可缺少的,他为我们日常的生活生产提供了极大的方便。它的作用是十分巨大的,因此我们一定要保证它的准确性。它的准确才能保证我们生产生活有条不紊的进行,才能让我们过上更
4、加美好的生活。并且具有整点报时的功能,更加人性化。 电子钟主要用到CD4060,计数器,JK触发器CD4027,74LS90计数器等关键字 振荡器; 分频器; 译码器; 计数器; 校时电路; 报时电路; 目录综述.11数字电子钟的构成.22数字电子钟系统设计.32.1CD4060外接晶振的振荡电路.32.2时间计数器电路.32.3译码器驱动电路.32.4数码管.33数字电子钟电路设计.43.1用CD4060外接晶振的振荡电路.43.2时间计数器电路.43.3译码显示电路.63.4校时电路.63.5整点报时电路.7心得体会.8结论.9参考文献.10 综述现代电子技术的飞跃发展,各类智能化产品相应
5、而出,数字电路具有电路简单、可靠性高、成本低等优点,本设计就以数字电路为核心设计智能电子钟。 数字钟是采用数字电路实现对时,分,秒数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了因此,研究数字钟及扩大其应用,有着非常现实的意义。本设计电路由计时电路、动态显示电路、控制电路、显示电路等部分组成,在数码管上显示24小时计时的时刻,具有清零、保持、校时、报时的功能,并在此基础上增加了星期显示的功能。现如今,人们对于时间的精确度的
6、要求越来越高,在军事,医学,教育等等各个领域时间的准确都起着至关重要的作用,本实验所设计的数字电子钟是以数字电子技术为基础,因此能够有效地提高时间的准确性,并且具有整点报时功能,因此说本实验所设计的数字电子钟是一项非常实用的电路。本实验先通过外接CD4060计数器的晶振电路完成标准秒信号的发生。再接入六十进制,二十四进制和七进制计数器完成适中的技术功能。同时接有校时电路和整点报时电路完成其相应的功能。1 数字电子钟的构成数字电子钟由基准频率源、分频器、计数器、译码显示驱动器、数字显示器和校准电路等六部分组成。如图1.1所示。 图1.1数字钟的组成框图2 数字电子钟系统设计2.1 CD4060外
7、接晶振的振荡电路 由晶体振荡器产生2HZ的标准信号,再接入CD4060计数器进行二分频即可得到1HZ的标准秒信号。2.2 时间计数器电路 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器、时个位和时十位计数器及星期计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,时个位和时十位计数器为24进制计数器,星期计数器为7进制计数器。2.3 译码器驱动电路译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。2.4 数码管 数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子钟 逻辑 测试 15
限制150内