数字电子技术课程设计报告(四人抢答器)(共33页).doc





《数字电子技术课程设计报告(四人抢答器)(共33页).doc》由会员分享,可在线阅读,更多相关《数字电子技术课程设计报告(四人抢答器)(共33页).doc(33页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上 数字逻辑电路课程设计报告系 (部): 三 系 专 业: 通 信 工 程 班 级: 12 通 信 2 班 姓 名: 杨 超 学 号: 成 绩: 指导老师: 李 海 霞 开课时间: 2013-2014 学年 2 学期一、设计题目数字式竞赛抢答器二、主要内容1、 分析设计题目的具体要求2、 完成课题所要求的各个子功能的实现3、 用multisim软件完成题目的整体设计三、具体要求(1) 在给定5V直流电源电压的条件下设计一个可以容纳四组参赛者的抢答器,每组设定一个抢答按钮供参赛者使用。4名参赛者编号为:1、2、3、4,按钮的编号与选手的编号对应,也分别为1、2、3、4。(
2、2) 设置一个系统清零和抢答控制开关K=space(该开关由主持人控制),当开关K被按下时,抢答开始(允许抢答),打开后抢答电路清零。(3) 抢答器具有一个抢答信号的鉴别、锁存及显示功能。即参赛者的开关中任意一个开关被按下,锁存相应的编号,并在抢答显示器上显示该编号,同时扬声器发声。此时再按其他任何一个抢答器开关均无效,优先抢答选手的编号一直保持不变,直到主持人将系统清除为止。(4) 抢答器具有定时(9秒)抢答的功能。当主持人按下开始按钮后,定时器开始倒计时,定时显示器显示倒计时间,若无人抢答,倒计时结束时,扬声器响。参赛者在设定时间(9秒)内抢答有效,抢答成功,扬声器响,同时定时器停止倒计时
3、,抢答显示器上显示选手的编号,定时显示器上显示剩余抢答时间,并保持到主持人将系统清零为止。(5) 如果抢答定时间截止,却没有选手抢答时,本次抢答无效。系统扬声器报警,并封锁输入编码电路,禁止选手超时后抢答,时间显示器显示0。四、进度安排第一天:介绍所用仿真软件;布置任务,明确课程设计的完整功能和要求。第二天:消化课题,掌握设计要求,明确设计系统全部功能,图书馆查阅资料。第三天:确定总体设计方案,画出系统的原理框图。第四天:绘制单元电路并对单元电路进行仿真。第五天:分析电路,对原设计电路不断修改,获得最佳设计方案。第六天:完成整体设计并仿真验证。 第七天:对课程设计进行现场运行检查并提问,给出实
4、践操作成绩。第八天:完成实践报告的撰写五、成绩评定课程设计成绩按优、良、中、及格、不及格评定,最终考核成绩由四部分组成:1、 理论设计方案,演示所设计成果,总成绩40;2、 设计报告,占总成绩30;3、 回答教师所提出的问题,占总成绩20;4、 考勤情况,占总成绩10;无故旷课一次,平时成绩减半;无故旷课两次平时成绩为0分,无故旷课三次总成绩为0分。迟到20分钟按旷课处理。目录专心-专注-专业前言多人竞赛抢答的器件在现实生活竞赛中是一个很常见且应用很普遍的机器,尤其是在随着各种综艺电视节目的不断发展,越来越多的竞赛抢答器被用在了其中,多路智力抢答器不仅给选手限制了思考时间,而且也更加能够锻炼参
5、赛选手的快速反应能力,使得节目现场的的氛围更加紧张,比赛更加精彩,更能吸引观众。在知识竞赛中,特别是抢答题时,为了明确选手抢答的先后顺序,必须要有一个系统来完成这个任务。如果在抢答中,只靠人的视觉听觉是很难判断出哪位选手先抢答,哪位选手后抢答。这次设计就是用几个触发器以及门电路设计抢答器,使以上问题得以解决,即使两位选手的抢答时间相差无几,也可分辨出哪位选手优先答题,保证了竞赛的公平性。随着社会迅速发展,此类智能抢答器很早就问世了。其功能的实现方式多种多样,趋向于易于扩展,可靠性高,集成度高,制造费用低,功能更加多样化。本次设计主要利用常见的74LS系类集成电路芯片和555芯片,并划分功能模块
6、进行各个部分的设计,最后完成四人智力抢答器。本文主要介绍了抢答器的工作原理及设计,以及它的实际用途。 数字式竞赛抢答器1、总体设计思路、基本原理和框图1.1设计思路电路大致可以由四个功能模块组成:编码锁存部分,脉冲产生电路部分,倒计时显示电路部分,报警电路部分。(1)在4D触发器构成的抢答锁存器中,由主持人来控制74LS175的清零端。当清零端为高电平“1”时,选手开始抢答,最先按键的选手相应的灯泡亮,并且扬声器发出声音;同时,由4个非Q及门电路组成的锁存电路来控制其他选手再按键时不起作用,这时其他选手抢答无效。(2)在倒计时显示电路部分中,由计数器74LS190,数码管显示器组成。利用74L
7、S190计数器作为计时的芯片,实行倒计数功能。当主持人按下抢答按钮时,74LS190被置初始值(9秒),抢搭时间开始倒计时,将时间显示在显示器上。假如在规定时间内无人抢答,即抢答时间为0时,则计数器停止倒计时,锁存器被锁存,禁止选手抢答,抢答时间数码管显示为0,灯泡闪烁,扬声器响;假如在规定时间内有人抢答,则计数器停止倒计时,锁存器被锁存,禁止其他选手抢答,抢答时间停止倒计时,灯泡亮,扬声器响。1.2设计原理和功能四路抢答器根据对功能要求的简要分析,将定时抢答器电路分为主题电路和扩展电路两部分。主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答器按钮时,能显示选手的编号,同时能封锁输入电
8、路,禁止其他选手抢答。扩展电路完成定时抢答及报警功能。选手分别对应的按钮编号是1、2、3、4,抢答后选手对应灯被点亮,扬声器响。比赛开始时,接通电源,节目主持人将开关置于“清零”位置,抢答器处于禁止工作状态,编号显示器灭灯,定时显示器上显示设定时间(9s)。当节目主持人宣布“抢答开始”,同时将控制开关接通电源,抢答器处于工作状态,同时定时器开始倒计时。若规定时间结束,没有选手抢答时,封锁输入电路,禁止选手超时抢答。若选手在规定时间内抢答(闭合选手开关),抢答器要完成以下四项工作:1. 优先编码器电路立即分辨出抢答者的编号,并由锁存器进行锁存,然后由译码显示电路显示编号;2. 扬声器发出响声,表
9、示有人抢答或者无人抢答,提醒节目主持人注意;3. 控制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答; 4. 控制电路要使定时器停止工作,时间显示器上显示剩余的抢答时间,直到主持人将系统清零为止。当选手将问题回答完毕时,主持人操作控制开关,使系统清零,准备进行下一轮抢答。上述方案所示抢答器的工作过程:主持人闭合开关后,最先抢答的选手的电平信号经过优先编码器,和数据锁存器,此时已经限制了其他选手的抢答,信号再经过译码器和显示器,将最先抢答的该选手的编号显示出来,同时扬声器发出声响,此时完成抢答功能;如果没人抢答, 9秒减计数器显示到0时扬声器也会发出声响,此时完成计时功能,本轮抢答结束。
10、它的优点表现在以下几个方面:这种方案原理比较简单。主持人对整体电路的控制只需几个门电路就可完成,不必用特别的芯片来组成控制电路;更容易实现报警提示功能,在有选手抢答后或者计时开始和结束时。既减少了布线使整个电路更直观简单,又降低了产生错误的可能性。1.3总体设计框图图1.1 总设计框图2、单元电路设计2.1各芯片的用法和功能2.1.1 74LS175 图2.1 74LS175引脚图74LS175 表达式: 表2.1 74LS175功能表Sd RdCPD1000111100011010111011111174LS175的工作原理:D触发器的的构成原件见下图:图2.2 D触发器此D触发器又叫维持阻
11、塞边沿触发器,该触发器有六个与非门组成,其中啊a 和b构成基本RS触发器下面分析其工作原理:Sd和Rd接至基本RS触发器的输入端,它们分别是预置和清零端,低电平有效。当Sd=0且Rd=1时,不论输入端D为何种状态,都会使Q=1,=0,即触发器置一;当Sd=1且Rd=0时,触发器的状态为0,Sd和Rd通常又称为直接置1和置0端。工作过程如下:、CP=0时,与非门c和g 封锁,其输出c=e=1,触发器的状态不变。同时,由于c至f和e至g的反馈信号将这两个门打开,因此可接收输入信号D,f=,g=D。、当CP由0变1时触发器翻转。这时c和e打开,它们的输出c和e的状态由f和g的输出状态决定。C= =D
12、,e=。由基本RS触发器的逻辑功能可知,Q=D。、触发器翻转后,在CP=1时输入信号被封锁。C和e打开后,它们的输出c和e的状态是互补的,即封锁了D通往基本RS触发器的路径;该反馈线起了使触发器维持在0状态和阻止触发器变为1状态的作用,故该反馈线称为置0维持线,置1阻塞线。e为0时,将c和g封锁,D端通往基本RS触发器的路径也被封锁。维持阻塞D 触发器状态方程和状态真值表如下: 抢答器的工作流程,其核心就是该D触发器。当主持人宣布开始抢答时,将开关S1断开,选手迅速按键,假设选手1首先按下抢答键,此时一号就输入一个相当于上升沿的脉冲使D1输出高电平同时将该高电平信号传送给或非门,通过或非门的判
13、断将信号输送到其它选手的D触发器的R端并将其锁定使其无法输出信号。2.1.2 74LS148图2.3 74LS148引脚图表2.2 74LS148功能表 74LS148的工作原理:74LS148是8线-3线八进制优先编码器:电源是VCC(16),GND(8),I0-I7为输入信号,A2,A1,A0为二进制编码输出信号,IE是使能端,OE是使能输出端,GS为优先编码输出端。功能:当OE输入,IE=1时,禁止编码,输出反码,A2,A1,A0全为1。当OE输入,IE=0时,允许编码,在I0-I7输入中,输入I7优先级最高,其余依次为:I6,I5,I4,I3,I2,I1,I0。当某一输入端有低电平输入
14、,且比它优先级别高的输入没有低电平输入时,输出端才输出相应的输入端的代码。例如I5=0且I6=I7=1(16,17优先级别高于15),此时输出代码010。2.1.3 74LS190图2.4 74LS190引脚图74LS190有预置数功能.74ls190没有清除功能, 有加/减控制端控制加减,74ls190有使能端,高电平时禁止计数。2.1.4 555 定时器555定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS触发器和放电管的状态。在电源与地之间加上电压,当5脚悬空时,则电压比较器C1的同相输入端的电压为2VCC/3,C2的反相输入端的电压为VCC/3。若触发输入端TR的电压小于
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 课程设计 报告 抢答 33

限制150内