《集成电路设计原理》试卷及答案(共8页).doc
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_1.gif)
![资源得分’ title=](/images/score_05.gif)
《《集成电路设计原理》试卷及答案(共8页).doc》由会员分享,可在线阅读,更多相关《《集成电路设计原理》试卷及答案(共8页).doc(8页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上电科集成电路原理期末考试试卷一、填空题1.(1分) 年,第一次观测到了具有放大作用的晶体管。2(2分)摩尔定律是指 。3.集成电路按工作原理来分可分为 、 、 。4.(4分)光刻的工艺过程有底膜处理、涂胶、前烘、 、 、 、 和去胶。5.(4分)MOSFET可以分为 、 、 、 四种基本类型。6.(3分)影响MOSFET阈值电压的因素有: 、 以及 。7.(2分)在CMOS反相器中,Vin,Vout分别作为PMOS和NMOS的 和 ; 作为PMOS的源极和体端, 作为NMOS的源极和体端。8(2分)CMOS逻辑电路的功耗可以分为 和 。9.(3分)下图的传输门阵列中,
2、各管的阈值电压,电路中各节点的初始电压为0,如果不考虑衬偏效应,则各输出节点的输出电压Y1= V,Y2= V,Y3= V。10.(6分)写出下列电路输出信号的逻辑表达式:Y1= ;Y2= ;Y3= 。二、画图题:(共12分)1(6分)画出由静态CMOS电路实现逻辑关系的电路图,要求使用的MOS管最少。2.(6分)用动态电路级联实现逻辑功能,画出其相应的电路图。三、简答题:(每小题5分,共20分)1.简单说明n阱CMOS的制作工艺流程,n阱的作用是什么?2.场区氧化的作用是什么,采用LOCOS工艺有什么缺点,更好的隔离方法是什么?3.简述静态CMOS电路的优点。4.简述动态电路的优点和存在的问题
3、。四、分析设计题:(共38分1.(12分)考虑标准0.13 CMOS工艺下NMOS管,宽长比为W/L=,栅氧厚度为,室温下电子迁移率,阈值电压=0.3V,计算V、V和0.9V时的大小。已知:,。2(12分)如图所示,M1和M2两管串联,且,请问: 1) 若都是NMOS,它们各工作在什么状态?2) 若都是PMOS,它们各工作在什么状态?3) 证明两管串联的等效导电因子是。3(14分)设计一个CMOS反相器,要求在驱动10fF外部负载电容的情况下,输出上升时间和下降时间都不能大于40ps,并要求最大噪声容限不小于0.55V。针对0.13工艺,已知:,,ln14.33=2.66,ln14=2.64。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路设计原理 集成电路设计 原理 试卷 答案
![提示](https://www.taowenge.com/images/bang_tan.gif)
限制150内