微机原理与接口技术-试题库(共28页).doc
《微机原理与接口技术-试题库(共28页).doc》由会员分享,可在线阅读,更多相关《微机原理与接口技术-试题库(共28页).doc(28页珍藏版)》请在淘文阁 - 分享文档赚钱的网站上搜索。
1、精选优质文档-倾情为你奉上一,填空题基础知识,中等,寄存器1. 执行部件EU的组织有:4个通用寄存器,4个专用寄存器 和1个标志寄存器和算术逻辑部件。基础知识,中等,总线周期2. 8086CPU从偶地址访问内存1个字时需占用 1个总线 周期,而从奇地址访问内存1个字操作需占用 2个总线 周期。基础知识,中等,内存3. IBM-PC机中的内存是按段存放信息的,一个段最大存贮空间为 64K 字节。基础知识,中等,输出4. 8086微处理机在最小模式下,用 M/ 来控制输出地址是访问内存还是访问I/O。基础知识,中等,组成原理5. 一台计算机能执行多少种指令,是在 设计 时确定的。基础知识,中等,处
2、理器6. CPU中的总线接口部件BIU,根据执行部件EU的要求,完成CPU 或存储器的数据传送。基础知识,中等,寄存器7. 8086/8088的执行部件EU由 4 个通用寄存器、 4 个专用寄存器、一个标志寄存器和 ALU 等构成。基础知识,中等,地址8. 8086/8088构成的微机中,每个主存单元对应两种地址:逻辑地址和物理地址 。基础知识,中等,逻辑地址9. 逻辑地址由段基值和偏移地址组成。将逻辑地址转换为物理地址的公式是段基址*16+偏移地址。其中的段基值是由段寄存器存储。基础知识,中等,指令10. 计算机的指令由 码 和操作数两部分组成。基础知识,中等,条件码11. 条件码中最主要的
3、是ZF,CF,SF,OF 。基础知识,中等,指令12. 当指令“指令SUB AX,BX”执行后,CF=1,说明最高有效位 1 ;对有符号数,说明操作结果溢出。相关知识,稍难,指令13. 假设(DS)=0B000H,(BX)=080AH,(0B080AH)=05AEH,(0B080CH)=4000H,当执行指令“LES DI,BX”后,(DI)=05AEH,(ES)=4000H 。相关知识,稍难,指令14. 令(AL)=98H,(BL)=12H,则执行指令MUL BL后,(AX)= 0AB0H,OF= 1 ,CF= 1 ;而执行指令IMUL BL后,它们的结果是(AX)=0F8B0H,OF= 1
4、 ,CF= 1 。基础知识,中等,地址总线15. 8086 CPU地址总线中的6条线可用于I/O寻址,形成64K 的输入输出地址空间,地址范围为0000H 0FFFFH ;PC机中用了10条地址线进行I/O操作,1K其地址空间为 ,可寻址范围为0000H 03FFH 。基础知识,中等,外设管理16. 实现主机与外设之间同步需要解决的基本问题有二,一为外设与主机之间的联络及响应处理方式,另一为多外设管理方式。基础知识,中等,外设17. 对于微机而言,任何新增的外部设备,最终总是要通过I/O接口与主机相接。基础知识,中等,外设接口18. I/O接口的含义,从硬件来说,包括主机板上的接口逻辑,系统总
5、线,具体外设的接口逻辑;从软件来说,可以理解为接口的软件和软件的接口。基础知识,中等,外设19. 在以DMA方式传送数据的过程中,由于没有破坏CS 和IP 的内容,所以一旦数据传送完毕,主机可以立即返回原程序。基础知识,中等,外设接口20. 通常接口中各种信息以数据 形式,通过微处理器的数据 总线同激处理器交换信息。基础知识,中等,外设接口21. 实质上,微处理器对外设的访问就是对外设的接口中端口的访问。基础知识,中等,控制22. 微型计算机最基本、最频繁的操作是数据传输,其关键问题是控制方式。基础知识,中等,中断23. 在中断方式下,微处理器可以事先安排优先顺序,按轻重缓急处理几台外设与微处
6、理器的数据传送。基础知识,中等,外设接口24. 微型计算机中的微处理器与外围设备之间的接口芯片按功能选择的灵活性可分成可编程和不可编程接口芯片。基础知识,中等,内存储器25. 内存储器是计算机系统中的存储装置,用来存放数据和程序。基础知识,中等,存储器26. CPU对RAM存贮器进行读/写操作时,应送出的方向控制命令有 输入 和 输出 命令。基础知识,中等,存储器27.Intel 2114 RAM存贮芯片的存贮容量为1K4位基础知识,中等,存储器28. Intel 4116 RAM芯片容量为2K8,访问该芯片须用 11根地址线。基础知识,中等,存储器29. 存贮芯片存贮的信息会消失,必须定时刷
7、新,刷新的时间间隔为1110MS 。基础知识,中等,存储器30. 存贮器分为内部寄存器,高速缓存、内存、外存。基础知识,中等,存储器31. 逻辑地址为2000H:1234H的存储单元的物理地址是21234H 。基础知识,中等,存储器32. 8086CPU写入一个规则字,数据线的高8位写入奇数存储体,低8位写入偶数存储体。基础知识,中等,存储器33. 将存储器与系统相连的译码片选方式有全译码法和线选控制法。基础知识,中等,芯片34. 对6116进行读操作,6116引脚 =0 , = 1 , =0 。基础知识,中等,芯片35. 8255A-5芯片中包含有3 个 端口;CPU可通过 编程 指令对其端
8、口进行输入输出访问。基础知识,中等,芯片36. 8255A-5的端口可分成A组和B组,其中A组包含A端口和C端口的高4位;B组包含 B端口和C端口的低4位。8255A-5有3 种工作方式,只有 A组可工作于所有工作方式。基础知识,中等,芯片37. 若要使8255A-5的A组和B组均工作于方式0,且使端口A为输入,端口B为输出,端口C为输入,需设置控制字为B 。基础知识,中等,芯片38. 在IBM-PC系统中,8255A-5工作于方式0 ;其中,A端口的端口地址是60H ,其功能是接受键盘扫描码,B端口的端口地址是61H ,功能是进行输出控制,C端口的端口地址是 62H,功能是接受一组系统状态。
9、基础知识,中等,芯片39. 当8255A的PC4PC7全部为输出线时,表明8255A的A端口的工作方式是方式0 基础知识,中等,芯片40. 若使8086与8255A连接时8086引脚A0 和 A1与8255A的A0、A1连接。基础知识,中等,芯片41. 当8255A引脚RESET信号为高电平有效时,8255A内部所有寄存器内容被 清0 ,同时三个连接数据端口被自动设置为输入端口基础知识,中等,芯片42.8086 CPU有20条地址总线,可形成1M 的存贮器地址空间,可寻址范围为00000H 0FFFFFH。基础知识,中等,芯片43. 当8255A引脚 为高电平时,数据总线处于高阻态。基础知识,
10、中等,芯片44. 当8255A引脚 为低电平时,若 、 为 时则数据引脚处于高阻状态。基础知识,中等,芯片45. 8255A工作于方式0,微处理器可以采用无条件传送和;查询式传送方式。基础知识,中等,芯片46. 8251A引脚 是数据装置准备好信号,低电平有效,是输入方向,表示MODEM或外设数据已准备好。基础知识,中等,芯片47. 8251A引脚RST是请求发送信号。低电平有效,方向是输出,此信号用于通知 MODEM微处理器已准备好发送。基础知识,中等,芯片48. 8251A引脚CTS是清除发送信号。低电平时有效,方向是 、输入,当其有效时,表示USART 发送数据。基础知识,中等,信号49
11、. 当发送缓冲器中没有再要发送的字符时,TxE信号变成高电平,当从微处理器送来一个数据字符时,TxE信号就变成低信号。基础知识,中等,芯片50. 在8086/8088PC机系统中使用的中断控制器是 8259A芯片,该中断控制器可接受 8级硬件外中断。基础知识,中等,中断51. PC机系统中,中断优先做级别最高的为IR0 中断,而级别最低的为 IR7中断。基础知识,中等,中断52. 在中断响应期间,CPU要做的工作,即(1)关闭中断,(2)CS、IP以及FR的内容推入堆栈,(3)中断服务程序段地址送入CS中,偏移地址送入IP中。基础知识,中等,中断53. 8088/8086 CPU提供的中断控制
12、系统,它最多能处理 256个不同类型的中断。基础知识,中等,中断54. 在8088/8086系统中,中断向量地址由中断类型号*4 计算得到。基础知识,中等,中断55. 8088/8086 CPU允许接受三种类型的中断:内部中断,NMI中断,INTR中断。基础知识,中等,中断56. 8088/8086 CPU的外中断是指由外部中断源对CPU产生的中断请求,而内中断是指是指CPU内部事件及执行软中断指令所产生的中断中断。基础知识,中等,中断57. 8088/8086 CPU中用作中断屏蔽的标志为关中断时,该标志位是IF=0 。基础知识,中等,中断58. 当中断控制器8259A的A0接向地址总线A1
13、时,若其中一个口地址为62H,则另一个口地址为60H;若某外设的中断类型码为86H,则该中断应加到8259A的中断请求寄存器IRR的IR6 输入端。基础知识,中等,存储器59. 属于磁表面存贮器有磁盘和磁带 两种基础知识,中等,中断60. 8086最大方式下,两个中断响应周期内,微处器发出 LOCK信号,以通知其他处理器不能再企图控制总线。基础知识,中等,中断61. 最大方式下,茬第二个中断类型码响应周期下,8259A把送到数据总线 AD0-AD7上。基础知识,中等,处理器62. 8259A应用于8086微处理器8259A引脚A0与地址总线 A1相连;8259A应用于8088微处理器时A0地址
14、总线与 A0相连。基础知识,中等,处理器63. 8259A工作于缓冲方式时, / 是输出方向; ;当工作于非缓冲方式时, / 是输入方向。基础知识,中等,处理器64. 若8259A是主片时引脚 /高电平,若8259A是从片时则引脚 / 是低电平。基础知识,中等,计数器65. 82533-5是可编程定进/计数器芯片,也称为可编程间隔定时器片。基础知识,中等,计数器66. 采用可编程定时/计数器,其定时与计算功能可由程序设定,设定后与微处理器并行工作。基础知识,中等,计数器67. 8253-5内部有3 个结构完全相同的计数器。基础知识,中等,计数器68. 8253-5内部计数器是互相独立的,它们的
15、输人和输出都取决于控制寄存器中的控制字 。基础知识,中等,计数器69. 8253-5内部计数器的执行部件CE,实际上是16位减法计数器,它的初始值是由初始值寄存器 提供的。基础知识,中等,计数器70. 8253计数,实际上是对CLK 信号线上的信号进行计数。专业知识,难,计数器71. 在PC机中,用8253的通道3向系统定时提出动态RAM刷新刷新请求,考虑在PC中选用128K*1位的动态RAM,因此要求在8ms内完成芯片256行的刷新。已确定通道工作在方式2,则要求计数器的负脉冲输出周期为31.25us ms,若CLK3的输入频率为1.216MHZ,则置入通道3的计数初值为25 。基础知识,中
16、等,计数器72. 某8253的端口地址为40H43H,若对计数器0进行初始化,则工作方式控制字应写入43H ,计数初始值应写入40H 。基础知识,中等,计数器73. 8253在计数过程中,改变计数初始值,必须当外部GATE 信号触发后,新的计数值才能有效的工作方式有方式1、方式2、方式3、方式6 。基础知识,中等,计数器74. 8253工作于方式2时,能产生固定频率定时信号,称为速率发生器,又称为分频器。基础知识,中等,寄存器75. 当8253-5引脚 A1A0为100 或111 等表示无效。基础知识,中等,寄存器76. 8253-5控制寄存器D5D4位为10时,表示读写高8位。基础知识,中等
17、,寄存器77. 8253-5控制寄存器D5D4位为11时,表示先读写 低 8 位,后读写高8 位。 基础知识,中等,寄存器78. 8251A初始化时写入方式指令字和控制指令字。基础知识,中等,计数器79. 8253-5工作于方式2时,当计数结束输出一负脉冲后,同一时间,又把CR内容自动 装入CE中,开始下一轮计数过程。基础知识,中等,计数器80. 8253-5工作于方式3时,当计数初值为偶数时,输出OUT为对称方波;当计数初值为奇数时,输出OUT为近似对称方波基础知识,中等,计数器81. Rfb是运放反馈电阻,被放在芯片内部。基础知识,中等,计数器82. DAC0832内部有模拟地和数字 地。
18、基础知识,中等,计数器83. LE是DAC0832内部寄存器的锁存命令。当其为 1时,寄存器输出随输入 变化。基础知识,中等,寄存器84. 当LE为0时,数据锁存在寄存器,不再随数据总线上的数据变化而变化。基础知识,中等,寄存器85. 在过程控制应用中,有时对控制量的输出要求是单向的,在给定值时产生的偏差不改变控制量的极性,这时可采用单极性输出电路。基础知识,中等,控制86. 在随动系统中,由偏差所产生的控制量仅大小不同,而且控制量异性不同,这时要求D/A转换器有双极性输出; 基础知识,中等,数字量87. D/A转换器实现双极性输出,在输出除需要有运算放大器外还应增加运放和VREF 。基础知识
19、,中等,处理器88. 若D/A转换器芯片内部有锁存寄 存器,微处理器就把D/A芯片当作一个并行输出接口; 若D/A转换器芯片内部无锁存寄存器,微处理器就把D/A芯片当作一个并行输出外部设备。基础知识,中等,处理器89. ADCO809是CMOS的 8位A/D 转换器。基础知识,中等,处理器90. ADCO809的引脚EOC是转换结束信号,可作为中断请求信号。基础知识,中等,数制转换91. 十进制数61.5转换为二进制是_.1_,转换为十六进制是_3D.8_。基础知识,中等,码92. 已知X的原码是,则X的反码是_,补码是_ .基础知识,中等,逻辑运算93. 逻辑运算和的相“或”的结果是_。相关
20、知识,中等,键盘94. 键盘一般可分为四个盘区,它们是 主键盘区、小键盘区 、功能键区 和编辑键区 。基础知识,中等,声卡95. 声卡是实现 模拟 和 数字 转换的硬件电路。基础知识,中等,打印机96. 常用的打印机除针打外,还有激光 和喷墨 打印机。基础知识,中等,显示器97. 要显示真彩色,屏幕上的每个象素要用16 字节来表示,这时所能表示的颜色种类多达216 种。基础知识,中等,显示器98. LED有 共阴极 和 共阳极 两种接法。基础知识,中等,电压基础知识,中等,电压99. 子程序的调用和返回使用 call 和 ret 指令。100. 高速缓冲存储器的英文名称是_ cache _。二
21、,选择题基础知识,中等,性能1.微型计算机的性能主要由(B)来决定。 A、价钱 B、CPU C、控制器 D、其它基础知识,中等,指令周期2.对微处理器而言,它的每条指令都有一定的时序,其时序关系是(C) A、一个时钟周期包括几个机器周期,一个机器周期包括几个指令周期。 B、一个机器周期包括几个指令周期,一个指令周期包括几个时钟周期。 C、一个指令周期包括几个机器周期,一个机器周期包括几个时钟周期。 D、一个指令周期包括几个时钟周期,一个时钟周期包括几个机器周期。 基础知识,中等,寄存器3.属于数据寄存器组的寄存器是(C) A、AX,BX,CX,DS B、SP,DX,BP,IP C、AX,BX,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微机 原理 接口 技术 试题库 28
限制150内